一种像素电路及其驱动方法、显示面板和显示装置制造方法及图纸

技术编号:18811580 阅读:19 留言:0更新日期:2018-09-01 09:47
一种像素电路、显示面板、显示装置及驱动方法。该像素电路包括数据信号写入模块、驱动模块、阈值补偿晶体管、第一电源电压写入模块、发光模块,其中驱动模块中包含驱动晶体管。该像素电路、显示面板、显示装置及驱动方法,可对驱动晶体管进行阈值电压补偿,提高了驱动电流的均匀性,进而提高了显示面板显示的均匀性,同时减小漏电流,使得发光模块的发光亮度一致。

Pixel circuit and driving method, display panel and display device thereof

A pixel circuit, a display panel, a display device and a driving method. The pixel circuit comprises a data signal writing module, a driving module, a threshold compensation transistor, a first power supply voltage writing module, and a luminous module, wherein the driving module includes a driving transistor. The pixel circuit, display panel, display device and driving method can compensate the threshold voltage of the driving transistor, improve the uniformity of the driving current, thereby improving the uniformity of the display panel, while reducing the leakage current, making the luminous brightness of the luminous module consistent.

【技术实现步骤摘要】
一种像素电路及其驱动方法、显示面板和显示装置
本公开涉及显示
,具体地,涉及一种像素电路及其驱动方法、显示面板、显示装置。
技术介绍
在OLED显示面板中,各个像素单元中的驱动晶体管的阈值电压由于制备工艺可能彼此之间存在差异,而且由于例如温度变化的影响,驱动晶体管的阈值电压也会产生漂移的现象。因此,各个驱动晶体管的阈值电压的不同也可能会导致显示面板显示不均匀、发光器件的发光亮度不一致,影响用户的观看体验。并且,当前,显示器(例如,OLED显示器)中的像素电路通常由低温多晶硅(LTPS)薄膜晶体管(TFT)构成,而LTPSTFT在处于截止状态时存在漏电流(Ioff),并且该漏电流并不平缓而存在翘尾现象,使得在一帧显示画面期间,不能很好地锁住写入到驱动晶体管的电压。
技术实现思路
为了解决上述问题,本专利技术的第一方面提出了一种像素电路,该像素电路可以包括:数据信号写入模块、驱动模块、阈值补偿晶体管、第一电源电压写入模块、发光模块,其中所述驱动模块中包括驱动晶体管,第一电源电压写入模块,与第一发光控制信号端、第一电源电压端、驱动晶体管的源极及其栅极相连,被配置为在所述第一发光控制信号端的第一发光控制信号的控制下将所述第一电源电压端的第一电源电压信号写入驱动晶体管的源极;数据信号写入模块,与写入控制端、数据信号端、驱动晶体管的源极相连,被配置为在写入控制端的写入控制信号的控制下将所述数据信号端的数据信号传递到驱动晶体管的源极;阈值补偿晶体管,其栅极与第一节点相连,源极与驱动晶体管的栅极相连,其漏极与驱动晶体管的漏极相连,被配置为在第一节点处于有效电平的情况下对驱动晶体管的栅极进行电压补偿;发光模块,其第一端与驱动晶体管的漏极相连,第二端连接到第二电源电压端。在一个示例中,所述阈值补偿晶体管可以为氧化物晶体管。在一个示例中,所述像素电路还包括:参考信号写入模块,与参考控制端、参考信号端、第一发光控制信号端和第一节点相连,被配置为根据参考控制端的参考控制信号和第一发光控制信号端的第一发光控制信号来控制第一节点的电位。在一个示例中,所述像素电路还包括:复位模块,与复位控制端、复位电位端和发光模块的第一端相连,被配置为在复位控制端的复位控制信号的控制下对所述发光模块的第一端和驱动晶体管的栅极进行复位。在一个示例中,所述像素电路还包括:发光控制模块,与第二发光控制信号端、驱动晶体管的漏极和发光模块的第一端相连,被配置为在所述第二发光控制信号端的第二发光控制信号的控制下驱动所述发光模块发光。在一个示例中,所述参考信号写入模块包括:参考信号写入晶体管,其栅极与参考控制端相连,源极与第一节点相连,漏极与参考信号端相连;以及,第一电容,连接在第一发光控制信号端和第一节点之间。在一个示例中,所述数据信号写入模块包括:数据写入晶体管,其栅极与数据写入控制端相连,源极与数据信号端相连,漏极与驱动晶体管的源极相连。在一个示例中,所述第一电源电压写入模块包括:第一电源电压写入晶体管,其栅极与第一发光控制信号端相连,源极与第一电源电压端相连,漏极与驱动晶体管的源极相连。在一个示例中,所述驱动模块还包括:第二电容,连接在第一电源电压端和驱动晶体管的栅极之间。在一个示例中,所述发光控制模块包括:发光控制晶体管,其栅极与第二发光控制信号端相连,源极与驱动晶体管的漏极相连,漏极与发光模块的第一端相连;在一个示例中,所述发光模块包括:有机发光二极管OLED,所述OLED的阳极作为所述发光模块的第一端,所述OLED的阴极作为所述发光模块的第二端。在一个示例中,所述复位模块包括复位晶体管,其栅极与复位控制端相连,源极与发光模块的第一端相连,漏极与复位电位端相连。在一个示例中,第二电源电压端的第二电源电压低于复位电位端的复位电位。本公开的第二方面,提供了一种用于驱动如本公开第一方面所述的任一像素电路的方法,所述方法可以包括:在数据写入及阈值补偿阶段,所述写入控制端的写入控制信号处于第一电平,将所述数据信号端的数据信号写入驱动晶体管的源极,并且参考控制端的参考控制信号从第一电平跳变至第二电平,第一发光控制信号的电平从第一电平跳变至第二电平,拉高所述第一节点的电平,在所述第一节点的控制下,对所述驱动晶体管的栅极电位进行补偿;在发光阶段,所述第二发光控制信号端的第二发光控制信号处于第一电平,所述驱动晶体管的驱动电流流向所述发光模块,驱动所述发光模块发光。在一个示例中,所述像素电路还包括:参考信号写入模块,与参考控制端、参考信号端、第一发光控制信号端和第一节点相连;所述方法还包括:第一初始化阶段和第二初始化阶段,在第一初始化阶段,参考控制端的参考控制信号处于第一电平,将所述参考信号端的参考信号传递至第一节点;在第二初始化阶段,参考控制端的参考控制信号从第一电平跳变至第二电平,第一发光控制信号的电平从第一电平跳变至第二电平,拉高所述第一节点的电平。在一个示例中,所述像素电路还包括:复位模块,与复位控制端、复位电位端和发光模块的第一端相连;在所述第二初始化阶段,所述复位控制端的复位控制信号处于第一电平,将复位电位端的复位电位传递至发光模块的第一端和所述驱动晶体管的栅极。在一个示例中,在所述像素电路工作预设时间后,所述参考信号端的参考信号基于阈值补偿晶体管的阈值电压的偏移而调整。在一个示例中,所述像素电路还包括:发光控制模块,其与第二发光控制信号端、驱动晶体管的漏极和发光模块的第一端相连;在所述数据写入及阈值补偿阶段后、在所述发光阶段前,所述方法还包括:预发光阶段,在所述预发光阶段,所述第一发光控制信号端的第一发光控制信号处于第一电平,将所述第一电源电压端的第一电源电压传递至所述驱动晶体管的源极。在一个示例中,在数据写入及阈值补偿阶段,所述驱动晶体管的栅极电位被补偿至所述数据信号的电位与所述驱动晶体管的阈值电位之和。在一个示例中,所述第一电平低于所述第二电平。本公开的第三方面,还提供了一种显示面板,包括如本公开第一方面所述的任一像素电路。本公开的第四方面,还提供了一种显示装置,包括如本公开第三方面所述的显示面板。附图说明为了更清楚地说明本公开的实施例的技术方案,下面将对实施例的附图作简单地介绍,显而易见地,下面描述中的附图仅仅涉及本公开的一些实施例,而非对本公开的限制。图1是示出了根据本公开的实施例的一种像素电路的结构示意图;图2是示出了图1所示的像素电路的一种具体电路图;图3示出了用于驱动上述实施例中的像素电路的方法的流程图;图4是示出了如图1或图2所示的像素电路的示例性的驱动时序图;图5a-5e是示出了与图3中的T1-T5各阶段分别对应的像素电路中各晶体管的导通状态;以及图6是示出了在图2所示的像素电路中对阈值补偿晶体管M1设置不同的阈值电压时仿真得到的流过其自身的电流与其栅源极电压差Vg之间的关系曲线图、以及流过OLED的电流的示意曲线图。具体实施方式将参照附图详细描述根据本公开的各个实施例。这里,需要注意的是,在附图中,将相同的附图标记赋予基本上具有相同或类似结构和功能的组成部分,并且将省略关于它们的重复描述。为使本公开的实施例的目的、技术方案和优点更加清楚,下面将结合本公开的实施例的附图,对本公开的实施例的技术方案进行清楚、完整地描述。显然,所本文档来自技高网...

【技术保护点】
1.一种像素电路,包括数据信号写入模块、驱动模块、阈值补偿晶体管、第一电源电压写入模块、发光模块,其中所述驱动模块中包括驱动晶体管,第一电源电压写入模块,与第一发光控制信号端、第一电源电压端、驱动晶体管的源极及其栅极相连,被配置为在所述第一发光控制信号端的第一发光控制信号的控制下将所述第一电源电压端的第一电源电压信号写入驱动晶体管的源极;数据信号写入模块,与写入控制端、数据信号端、驱动晶体管的源极相连,被配置为在写入控制端的写入控制信号的控制下将所述数据信号端的数据信号传递到驱动晶体管的源极;阈值补偿晶体管,其栅极与第一节点相连,源极与驱动晶体管的栅极相连,其漏极与驱动晶体管的漏极相连,被配置为在第一节点处于有效电平的情况下对驱动晶体管的栅极进行电压补偿;发光模块,其第一端与驱动晶体管的漏极相连,第二端连接到第二电源电压端。

【技术特征摘要】
1.一种像素电路,包括数据信号写入模块、驱动模块、阈值补偿晶体管、第一电源电压写入模块、发光模块,其中所述驱动模块中包括驱动晶体管,第一电源电压写入模块,与第一发光控制信号端、第一电源电压端、驱动晶体管的源极及其栅极相连,被配置为在所述第一发光控制信号端的第一发光控制信号的控制下将所述第一电源电压端的第一电源电压信号写入驱动晶体管的源极;数据信号写入模块,与写入控制端、数据信号端、驱动晶体管的源极相连,被配置为在写入控制端的写入控制信号的控制下将所述数据信号端的数据信号传递到驱动晶体管的源极;阈值补偿晶体管,其栅极与第一节点相连,源极与驱动晶体管的栅极相连,其漏极与驱动晶体管的漏极相连,被配置为在第一节点处于有效电平的情况下对驱动晶体管的栅极进行电压补偿;发光模块,其第一端与驱动晶体管的漏极相连,第二端连接到第二电源电压端。2.如权利要求1所述的像素电路,其中,所述阈值补偿晶体管为氧化物晶体管。3.如权利要求1或2任一所述的像素电路,其中,所述像素电路还包括:参考信号写入模块,与参考控制端、参考信号端、第一发光控制信号端和第一节点相连,被配置为根据参考控制端的参考控制信号和第一发光控制信号端的第一发光控制信号来控制第一节点的电位。4.如权利要求3所述的像素电路,其中,所述像素电路还包括:复位模块,与复位控制端、复位电位端和发光模块的第一端相连,被配置为在复位控制端的复位控制信号的控制下对所述发光模块的第一端和驱动晶体管的栅极进行复位。5.如权利要求4所述的像素电路,其中,所述像素电路还包括:发光控制模块,与第二发光控制信号端、驱动晶体管的漏极和发光模块的第一端相连,被配置为在所述第二发光控制信号端的第二发光控制信号的控制下驱动所述发光模块发光。6.如权利要求5所述的像素电路,其中,所述参考信号写入模块包括:参考信号写入晶体管,其栅极与参考控制端相连,源极与第一节点相连,漏极与参考信号端相连;以及,第一电容,连接在第一发光控制信号端和第一节点之间。7.如权利要求6所述的像素电路,其中,所述数据信号写入模块包括:数据写入晶体管,其栅极与数据写入控制端相连,源极与数据信号端相连,漏极与驱动晶体管的源极相连。8.如权利要求7所述的像素电路,其中,所述第一电源电压写入模块包括:第一电源电压写入晶体管,其栅极与第一发光控制信号端相连,源极与第一电源电压端相连,漏极与驱动晶体管的源极相连。9.如权利要求8所述的像素电路,其中,所述驱动模块还包括:第二电容,连接在第一电源电压端和驱动晶体管的栅极之间。10.如权利要求9所述的像素电路,其中,所述发光控制模块包括:发光控制晶体管,其栅极与第二发光控制信号端相连,源极与驱动晶体管的漏极相连,漏极与发光模块的第一端相连。11.如权利要求10所述的像素电路,其中,所述发光模块包括...

【专利技术属性】
技术研发人员:高雪岭羊振中王铁石彭锦涛
申请(专利权)人:京东方科技集团股份有限公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1