数字音频接口的时钟及数据回复电路制造技术

技术编号:18796297 阅读:63 留言:0更新日期:2018-08-29 12:49
一种数字音频接口的时钟及数据回复电路,该回复电路包括第一锁相回路,第一译码电路,第二锁相回路和第二译码电路。第一译码电路用于处理传输数据、识别并译码其中的前导码;第一锁相回路用于处理系统时钟、生成所述第一译码电路的工作时钟;第二锁相回路与所述第一译码电路连接,用于对前导码译码获得的脉冲序列处理、回复出所述传输数据的时钟;第二译码电路与所述第二锁相回路和所述传输数据的通道连接,用于采用回复的时钟译码所述传输数据。该电路能够在音频数据接收端回复出传输时钟,进而利用回复的时钟正确地译码传输数据,回复出传输数据中的音频数据、用户信息以及声道信息。

【技术实现步骤摘要】
数字音频接口的时钟及数据回复电路
本技术涉及数字音频接口,尤其涉及一种数字音频接口的时钟及数据回复电路,应用在音响工程协会与欧洲广播联盟(AudioEngineeringSociety/EuropeanBroadcastUnion,简称AES/EBU)订定的音频数据传输接口。
技术介绍
目前在数字音频处理系统中,可以使用不同的传输接口进行音频数据的传输,例如,I2S(Inter-ICSound)、AES/EBU数字音频接口(简称为AES3接口)等接口,前者方便数字音频数据在系统内进行传递及处理,后者则适合外传或外接音频资料。I2S接口是用于芯片(集成电路)之间音频数据传输的数字音频格式,该界面被广泛地应用在芯片间数字音频数据转换的许多应用上。对于需要相互传递数字音频数据的芯片,则包括有数字信号处理器(DSP)、模拟数字转换芯片(ADC)、数字模拟转换芯片(DAC)、数字过滤芯片(DigitalFilter)、数字录音芯片(DigitalRecording)、数字电视音源芯片(DigitalTV)、数字音频带(DigitalAudioTape)等;因此,在音频处理系统内配置I2S接口,就能方便的提供数字音频数据再传递、再转换或再处理。I2S音频传输接口的传输信号包括三根信号线传输数据,分别是位时钟(BitClock,BCLK)、音框时钟(FrameClock,LRCLK)和资料线(SerialData,SD)。AES/EBU接口则是AES/EBU订定的音频传输格式,提供装置间的数字音频(讯息)数据的交换。该接口清楚定义了音频的两个声道的讯息数据的取样,取样频率则包括了(24-bit)32KHz、44.1KHz、48KHz及96KHz;以及定义在双绞线上是如何的传输的,其传输长度限制大约在100~300公尺之间。由于AES/EBU接口的音频数据传输方式,在双绞线使用差动信号TXP/TXN进行远距传输,并没有音频时钟信号传送到接收端,属于异步串行数据的传输方式。所以在音频数据接收端必须进行传输时钟的回复,才能正确地接收(译码)传输的音频数据。
技术实现思路
本技术的目的是提供一种数字音频接口的时钟及数据回复电路,用于在音频数据接收端进行传输时钟的回复及正确地译码传输数据。为达上述目的,本技术采用的技术方案如下:一种数字音频接口的时钟及数据回复电路,用于在音频数据接收端进行传输时钟的回复及正确地译码传输数据,其包括:第一译码电路,用于处理传输数据、识别并译码其中的前导码;第一锁相回路,用于处理系统时钟、生成所述第一译码电路的工作时钟;第二锁相回路,与所述第一译码电路连接,用于对前导码译码获得的脉冲序列处理、回复出所述传输数据的时钟;以及第二译码电路,与所述第二锁相回路和所述传输数据的通道连接,用于采用回复的时钟译码所述传输数据。优选地,所述第一译码电路包括:边缘检测电路,用于处理传输数据,当检测到电平变换时输出一个第一脉冲;时间计数电路,分别连接所述边缘检测电路和所述第一锁相回路的输出端;以及前导码检测电路,与所述时间计数电路的输出端连接,当检测到正确的前导码时输出一个第二脉冲。优选地,所述传输数据的编码方式为双相标志码(Bi-phaseMaskCode,BMC),所述传输数据的前导码由8位二进制数组成,所述时间计数电路包括四个时间计数器。优选地,所述第一锁相回路为16倍倍频电路。优选地,所述第二锁相回路为256倍倍频电路。与现有技术相比,本技术至少具有以下有益效果:能够在音频数据接收端回复出传输时钟,进而利用回复的时钟正确地译码传输数据,回复出传输数据中的音频数据、用户信息以及声道信息。附图说明图1为本技术数字音频接口的时钟及数据回复电路的原理框图;图2为AES/EBU接口的传输数据的结构图;图3为AES/EBU接口的传输数据中的子音框的结构图;图4为AES/EBU接口的传输数据中的三种前导码”X”,“Y”,“Z”的数据结构图;图5为一种实施例数字音频接口的时钟及数据回复电路的原理框图。具体实施方式下面结合附图和实施例对本技术做进一步说明。由于AES/EBU数字音频传输接口在进行音频数据传输时,使用双绞线差动传输方式,属于异步串行传输接口且没有无传输数据的时钟;另外,依据AES/EBU订定数据传输的标准,其传输内容包括有音频数据、声道信息及用户信息等数据,且使用双相标志码的编码方式进行编码。因此,本技术提供一种数字音频接口的时钟及数据回复电路及回复方法,用于在音频数据接收端进行传输时钟的回复及正确地译码传输数据。参照图1,本数字音频接口的时钟及数据回复电路包括:第一锁相回路100,第一译码电路200,第二锁相回路300,第二译码电路400。第一锁相回路100用于处理系统时钟、生成所述第一译码电路200的工作时钟。第一译码电路200用于处理传输数据、识别并译码其中的前导码,前导码译码正确后会产生第二脉冲序列,提供给第二锁相回路300。第二锁相回路300与所述第一译码电路200连接,用于对前导码译码获得的第二脉冲序列处理、回复出所述传输数据的时钟。第二译码电路400与所述第二锁相回路300和所述传输数据的通道连接,用于采用回复的时钟译码所述传输数据,回复出传输数据中的音频数据、用户信息以及声道等信息。参照图2,AES/EBU接口的传输数据的组成包括音讯区块(block)、音框(frame)及子音框(sub-frame);每个音讯区块内有192个音框,每个音框内传送2个子音框,每个子音框内则是由前导码(Preamble,Z或X、Y)及音频数据(声道1或声道2)组成;前导码的使用是在音讯区块第0音框的声道1子音框使用Z前导码外,其余的子音框内则是声道1子音框使用X前导码,及声道2子音框使用Y前导码。参照图3,AES/EBU接口音频数据传输格式内的子音框,订定有2种数据传输格式。传输格式(A)为24位音频数据传输方式,其包括前导码、24位音频数据、正确标示位、用户信息位、声道状态信息位及奇偶校验位。传输格式(B)则为20位音频数据传输方式,除音频数据(24bits)由4位辅助数据+20位音频数据取代外,其余位定义与格式(A)相同。至于AES/EBU接口音频数据传输是经过双相标志码(Bi-phaseMaskCode,BMC)的编码方式,属于一种相位调变(phasemodulation)的编码方法,是将时钟讯号和数据讯号混合在一起传输的编码方法。其原理是使用一个两倍于传输比特率的时钟频率做为基准,把原本一个位数据拆成两部份,当数据为1时在其时钟周期内进行一次电位转变,让数据变成两个不同电位的资料,变成10或01(根据前一数据位编码后的第2个数值做转变,0→1或1→0),而当数据为0时则不转变电位,变成11或00;同时前一个位结尾电平与下一个位开头的电平是要不同的,这样接收端才能判别每一个位的边界。参照图4,定义AES/EBU接口音频数据传输中前导码的编码方式(即前导码的数据结构)。在AES/EBU接口中,前导码是用来表示一个子音框的开头,其包含有X、Y、Z三种不同的字节态,分别代表不同的意义。X代表此时是传送声道1的子音框、Y代表此时是传送声道2的子音框、而Z比较特别,是代表此时本文档来自技高网
...

【技术保护点】
1.一种数字音频接口的时钟及数据回复电路,用于在音频数据接收端进行传输时钟的回复及正确地译码传输数据,其特征在于,包括:第一译码电路(200),用于处理传输数据、识别并译码其中的前导码;第一锁相回路(100),用于处理系统时钟、生成所述第一译码电路的工作时钟;第二锁相回路(300),与所述第一译码电路连接,用于对前导码译码获得的脉冲序列处理、回复出所述传输数据的时钟;以及第二译码电路(400),与所述第二锁相回路和所述传输数据的通道连接,用于采用回复的时钟译码所述传输数据。

【技术特征摘要】
1.一种数字音频接口的时钟及数据回复电路,用于在音频数据接收端进行传输时钟的回复及正确地译码传输数据,其特征在于,包括:第一译码电路(200),用于处理传输数据、识别并译码其中的前导码;第一锁相回路(100),用于处理系统时钟、生成所述第一译码电路的工作时钟;第二锁相回路(300),与所述第一译码电路连接,用于对前导码译码获得的脉冲序列处理、回复出所述传输数据的时钟;以及第二译码电路(400),与所述第二锁相回路和所述传输数据的通道连接,用于采用回复的时钟译码所述传输数据。2.根据权利要求1所述的数字音频接口的时钟及数据回复电路,其特征在于,所述第一译码电路(200)包括:边缘检测电路(201),用于处理传输数据,当...

【专利技术属性】
技术研发人员:刘焱
申请(专利权)人:深圳市富励逻辑科技有限公司
类型:新型
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1