当前位置: 首页 > 专利查询>陈晓辉专利>正文

一种动态比较方法技术

技术编号:18529991 阅读:25 留言:0更新日期:2018-07-25 14:48
本发明专利技术涉及集成电路设计领域,具体涉及一种动态比较方法;CAL=1,动态差分比较电路的输入端输入共模电平,Von和Vop其中一端输出高电平另一端输出低电平;Von=1,与门AND1的输出控制开关SW31打开,SW33相当于一个虚拟开关对SW31进行补偿,电流源对C31充电,M32栅极电位上升;每过一个时钟周期M32的栅极电位上升一个台阶;当M32栅极电位上升到一定程度时,M31和M32分别对动态差分比较电路的失调电压进行补偿,导致Von=0,AND2的输出控制开关SW32打开,SW33对SW32进行补偿;C31通过电流源对地放电,M32栅极电位下降,节点CH处的电位稳定在这个跳变点附近;该方法具有较低的失调电压和功耗。

【技术实现步骤摘要】
一种动态比较方法本申请是专利技术专利申请《一种具有失调补偿的动态比较器》的分案申请。原案申请日:2016-01-20。原案申请号:2016100365847。原案专利技术名称:一种具有失调补偿的动态比较器。
本专利技术涉及集成电路设计领域,具体涉及一种动态比较方法。
技术介绍
随着无线通信技术的快速发展,采用便携电池工作的可穿戴式设备越来越多,因而不断研发高精度、低功耗的集成电路技术是便携式电子系统的迫切需要。降低电源电压并减小工艺的特征尺寸是减小功耗的主要方式之一,但是电源电压的降低将导致电路各项性能指标的恶化,工艺角的相对变化量也随之不断增大。这些问题限制着模数转换器的转换精度和功耗的进一步提升。在模数转换器中比较器所消耗的功耗是比较大的。出于低功耗的需要,采用动态电路则能很好地解决功耗过大的问题,但是传统的动态比较器一般会加入前置预放大器,而不是全动态电路,失调电压较大,这样势必会消耗较大的功耗,对于整个模数转换器的精度有较大的影响。
技术实现思路
本专利技术所要解决的是传统动态比较器的失调电压较大,而对整个模数转换器的精度产生较大影响的问题,提供一种动态比较方法。为解决上述问题,本专利技术是通过以下技术方案实现的:一种具有失调补偿的动态比较器,包括动态差分比较电路、基于逐次逼近逻辑的失调电压校正电路、时钟控制电路、第一开关SW11、第二开关SW121、第三开关SW13、第四开关SW14和第五开关SW15;时钟控制电路的时钟输入端连接外部输入的时钟信号CLK;时钟控制电路的同相控制电位输出端输出同相控制电位信号CAL,时钟控制电路的反相控制电位输出端输出反相控制电位信号CAL;基于逐次逼近逻辑的失调电压校正电路的时钟输入端连接外部输入的时钟信号CLK;基于逐次逼近逻辑的失调电压校正电路的控制电位输入端连接同相控制电位信号CAL;基于逐次逼近逻辑的失调电压校正电路的参考输入端连接参考电压Vb;基于逐次逼近逻辑的失调电压校正电路的同相输入端连接同相输出信号Von;基于逐次逼近逻辑的失调电压校正电路的反相输入端连接反相输出信号Vop;基于逐次逼近逻辑的失调电压校正电路的同相补偿输出端输出同相补偿信号Din;基于逐次逼近逻辑的失调电压校正电路的反相补偿输出端输出反相补偿信号Dip;动态差分比较电路的时钟输入端连接外部输入的时钟信号CLK;动态差分比较电路的同相输入端同时连接第一开关SW11和第三开关SW13的其中一端,第一开关SW11的另一端连接外部输入的同相输入信号Vin,第三开关SW13的另一端连接外部输入的共模信号Vcm;动态差分比较电路的反相输入端同时连接第二开关SW12和第五开关SW15的其中一端,第二开关SW12的另一端连接外部输入的反相输入信号Vip,第五开关SW15的另一端连接外部输入的共模信号Vcm;第四开关SW14的一端连接动态差分比较电路的同相输入端,另一端连接动态差分比较电路的反相输入端;第一开关SW11和第二开关SW12的控制端连接反相控制电位信号CAL,第三开关SW13、第四开关SW14和第五开关SW15的控制端连接同相控制电位信号CAL;动态差分比较电路的同相补偿输入端连接同相补偿信号Din;动态差分比较电路的反相补偿输入端连接同相补偿信号Dip;动态差分比较电路的同相输出端输出同相输出信号Von;动态差分比较电路的反相输出端输出反相输出信号Vop。上述方案中,动态差分比较电路包括动态比较器和锁存比较器;动态比较器的同相输入端和反相输入端分别形成动态差分比较电路的同相输入端和反相输入端;动态比较器的同相输出端和锁存比较器的同相输入端相连,并形成动态差分比较电路的同相补偿输入端;动态比较器的反相输出端和锁存比较器的反相输入端相连,并形成动态差分比较电路的反相补偿输入端;动态比较器的时钟输入端形成动态差分比较电路的时钟输入端;锁存比较器的同相输出端和反相输出端分别形成动态差分比较电路同相输出端和反相相输出端。上述方案中,基于逐次逼近逻辑的失调电压校正电路包括第一晶体管M31、第二晶体管M32、第一电容C31、第六开关SW31、第七开关SW32、第八开关SW33、第一电流源Icp1、第二电流源Icp2、第一与门AND1、第二与门AND2和反相器NOT1;第一晶体管M31的栅极形成基于逐次逼近逻辑的失调电压校正电路的参考输入端;第一晶体管M31的源极形成基于逐次逼近逻辑的失调电压校正电路的同相补偿输出端;第一晶体管M31的漏极接地;第二晶体管M32的源极形成基于逐次逼近逻辑的失调电压校正电路的反相补偿输出端;第二晶体管M32的漏极接地;第二晶体管M32的栅极连接第一电容C31的上极板、第六开关SW31的一端、第七开关SW32的一端和第八开关SW33的两端;第一电容C31的下极板接地;第六开关SW31的另一端连接第一电流源Icp1的一端,第一电流源Icp1的另一端接电源;第七开关SW32的另一端连接第二电流源Icp2的一端,第二电流源Icp2的另一端接地;第六开关SW31的控制端连接第一与门AND1的输出端;第七开关SW32的控制端连接第二与门AND2输出端;第八开关SW33的控制端连接反相器NOT1的输出端;第一与门AND1的一个输入端和第二与门AND2的一个输入端共同形成基于逐次逼近逻辑的失调电压校正电路的控制电位输入端;第一与门AND1的另一个输入端形成基于逐次逼近逻辑的失调电压校正电路的同相输入端;第二与门AND2的另一个输入端形成基于逐次逼近逻辑的失调电压校正电路的反相输入端;反相器NOT1的输入端形成基于逐次逼近逻辑的失调电压校正电路的时钟输入端。上述方案中,第六开关SW31的宽长比和第七开关SW32的宽长比相等,第八开关SW33的宽长比为第六开关SW31宽长比的二分之一。动态比较方法如下:当CAL=1时,动态差分比较电路的输入端输入共模电平,基于逐次逼近逻辑的失调电压校正电路输出的失调电压经过动态差分比较电路后输出端Von和Vop其中一端输出高电平另一端输出低电平。当Von=1时,基于逐次逼近逻辑的失调电压校正电路的与门AND1的输出控制开关SW31打开,同时开关SW33相当于一个虚拟开关对SW31进行补偿,电流源对电容C31充电,晶体管M32栅极电位上升。每过一个时钟周期晶体管M32的栅极电位上升一个台阶。当晶体管M32栅极电位上升到一定程度的时候,因为晶体管M32和晶体管M31的栅极存在电压差,晶体管M31和晶体管M32分别对动态差分比较电路的失调电压进行补偿。从而会导致Von=0,与门AND2的输出控制开关SW32打开,同时开关SW33相当于一个虚拟开关对SW32进行补偿。电容C31通过电流源对地放电,晶体管M32栅极电位下降。节点CH处的电位稳定在这个跳变点附近。基于逐次逼近逻辑的失调电压校正电路降低了动态差分比较电路的系统失调电压,失调电压只由基于逐次逼近逻辑的失调电压校正电路的精度决定。电容C31充放电的速度决定基于逐次逼近逻辑的失调电压校正电路的精度,放电速度越慢晶体管M32栅极电位的上升和下降就越慢,从而检测出来的节点CH处的电位越准确。与现有技术相比,本专利技术采用的失调校正技术,无须增加前置预放大器,使得整个电路的全部为动态电路,有效地减小了功耗;此外,通过失调电本文档来自技高网...

【技术保护点】
1.一种动态比较方法,其在于,当CAL=1时,动态差分比较电路的输入端输入共模电平,基于逐次逼近逻辑的失调电压校正电路输出的失调电压经过动态差分比较电路后输出端Von和Vop其中一端输出高电平另一端输出低电平;当Von=1时,基于逐次逼近逻辑的失调电压校正电路的与门AND1的输出控制开关SW31打开,同时开关SW33相当于一个虚拟开关对SW31进行补偿,电流源对电容C31充电,晶体管M32栅极电位上升;每过一个时钟周期晶体管M32的栅极电位上升一个台阶;当晶体管M32栅极电位上升到一定程度的时候,因为晶体管M32和晶体管M31的栅极存在电压差,晶体管M31和晶体管M32分别对动态差分比较电路的失调电压进行补偿,从而会导致Von=0,与门AND2的输出控制开关SW32打开,同时开关SW33相当于一个虚拟开关对SW32进行补偿;电容C31通过电流源对地放电,晶体管M32栅极电位下降,节点CH处的电位稳定在这个跳变点附近。

【技术特征摘要】
1.一种动态比较方法,其在于,当CAL=1时,动态差分比较电路的输入端输入共模电平,基于逐次逼近逻辑的失调电压校正电路输出的失调电压经过动态差分比较电路后输出端Von和Vop其中一端输出高电平另一端输出低电平;当Von=1时,基于逐次逼近逻辑的失调电压校正电路的与门AND1的输出控制开关SW31打开,同时开关SW33相当于一个虚拟开关对SW31进行补偿,电流源对电容C31充电,晶体管M32栅极电位上升;每过一个时钟周期晶体管M32的栅极电位上升一个台阶;当晶体管M32栅极电位上升到一定程度的时候,因为晶体管M32和晶体管M31的栅极存在电压差,晶体管M31和晶体管M32分别对动态差分比较电路的失调电压进行补偿,从而会导致Von=0,与门AND2的输出控制开关SW32打开,同时开关SW33相当于一个虚拟开关对SW32进行补偿;电容C31通过电流源对地放电,晶体管M32栅极电位下降,节点CH处的电位稳定在这个跳变点附近。2.一种权利要求1所述的动态比较方法,其在于,在动态比较器上实现。3.根据权利要求1或2所述的动态比较方法,其在于,所述的动态比较器包括动态差分比较电路、基于逐次逼近逻辑的失调电压校正电路、时钟控制电路、第一开关SW11、第二开关SW121、第三开关SW13、第四开关SW14和第五开关SW15;时钟控制电路的时钟输入端连接外部输入的时钟信号CLK;时钟控制电路的同相控制电位输出端输出同相控制电位信号CAL,时钟控制电路的反相控制电位输出端输出反相控制电位信号CAL非;基于逐次逼近逻辑的失调电压校正电路的时钟输入端连接外部输入的时钟信号CLK;基于逐次逼近逻辑的失调电压校正电路的控制电位输入端连接同相控制电位信号CAL;基于逐次逼近逻辑的失调电压校正电路的参考输入端连接参考电压Vb;基于逐次逼近逻辑的失调电压校正电路的同相输入端连接同相输出信号Von;基于逐次逼近逻辑的失调电压校正电路的反相输入端连接反相输出信号Vop;基于逐次逼近逻辑的失调电压校正电路的同相补偿输出端输出同相补偿信号Din;基于逐次逼近逻辑的失调电压校正电路的反相补偿输出端输出反相补偿信号Dip;动态差分比较电路的时钟输入端连接外部输入的时钟信号CLK;动态差分比较电路的同相输入端同时连接第一开关SW11和第三开关SW13的其中一端,第一开关SW11的另一端连接外部输入的同相输入信号Vin,第三开关SW13的另一端连接外部输入的共模信号Vcm;动态差分比较电路的反相输入端同时连接第二开关SW12和第五开关SW15的其中一端,第二开关SW12的另一端连接外部输入的反相输入信号Vip,第五开关SW15的另一端连接外部输入的共模信号Vcm;第四开关SW1...

【专利技术属性】
技术研发人员:不公告发明人
申请(专利权)人:陈晓辉
类型:发明
国别省市:宁夏,64

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1