The present application provides an array substrate and a display panel including the array substrate. The array substrate includes a plurality of pixel regions and the pixel electrodes and thin film transistors corresponding to each one. The pixel electrodes include a pixel electrode and an electrode connection structure set in the corresponding pixel area, and the leakage and the pair of the thin film transistors. The pixel electrode of the corresponding pixel electrode is electrically connected by the first through hole and the electrode connection structure, and the plurality of pixel regions includes the first color pixel region and the second color pixel region which are alternately arranged along the first direction, and the third color pixel area and the bright pixel region arranged alternately along the first direction; any third. The leakage pole of the electrical connection corresponding to the pixel branch set in the color pixel area is set in the adjacent bright pixel area; the array substrate and display panel provided by this application can reduce the risk of circuit breakage and avoid the generation of color deviation problems.
【技术实现步骤摘要】
一种阵列基板及显示面板
本申请涉及显示领域,尤其涉及一种阵列基板和包括该阵列基板的显示面板。
技术介绍
在显示领域,实现低功耗及实现高亮度成为当今研究的两个热点问题。在传统的红色像素、绿色像素、蓝色像素实现彩色画面的基础上,增加白色像素可以实现低功耗及高亮度。如图1所示,图1是现有技术的一种阵列基板示意图,该阵列基板对应显示红色、蓝色、绿色及白色的像素区域分别为第一颜色像素区域111、第二颜色像素区域112、第三颜色像素区域113及高亮像素区域114,并且通常第一颜色像素区域111、第二颜色像素区域112、第三颜色像素区域113的面积相同,高亮像素区域114的面积较小,未实现高亮像素区域的面积较小,通常栅极线或者数据线需要做弯折设计。如图1所示,高亮像素区域114的面积小于其他颜色像素区域的面积是通过减小高亮像素区域114的宽度来实现的,此时对应的部分数据线21需要做弯折设计,如210处的弯折设计。而当栅极线或者数据线等走线做弯折设计时,必然存在断路风险。申请内容有鉴于此,本申请提供一种阵列基板及包括该阵列基板的显示面板,以解决以上问题。第一方面,本申请提供一种阵列基板,该阵列基板包括:多条栅极线、多条数据线、多个像素电极及与像素电极一一对应的薄膜晶体管;多条栅极线沿第一方向排列,多条数据线沿第二方向排列,该多条栅极线和该多条数据线交叉限定多个像素区域;像素电极与像素区域一一对应且包括像素支电极及与该像素支电极连接的电极连接结构,其中像素支电极设置在对应的像素区域内;薄膜晶体管的漏极与对应的像素电极的像素支电极通过第一过孔及电极连接结构实现电连接;其中,多 ...
【技术保护点】
1.一种阵列基板,其特征在于,包括:多条栅极线及多条数据线,所述多条栅极线沿第一方向排列,所述多条数据线沿第二方向排列;所述多条栅极线和所述多条数据线交叉限定多个像素区域;多个像素电极,所述像素电极与所述像素区域一一对应;所述像素电极包括像素支电极及与所述像素支电极连接的电极连接结构,所述像素支电极设置在对应的所述像素区域内;多个薄膜晶体管,所述薄膜晶体管与所述像素电极一一对应,且所述薄膜晶体管的漏极与对应的所述像素电极的像素支电极通过第一过孔及电极连接结构实现电连接;其中,多个像素区域包括第一颜色像素区域、第二颜色像素区域、第三颜色像素区域及高亮像素区域;所述第一颜色像素区域与所述第二颜色像素区域沿所述第一方向交替排布,所述第三颜色像素区域与所述高亮像素区域沿所述第一方向交替排布;所述第一颜色像素区域与所述第二颜色像素区域的面积相等,所述第三颜色像素区域与所述高亮像素区域的面积相等;其中,任一所述第三颜色像素区域内设置的所述像素支电极,对应电连接的漏极设置在相邻的高亮像素区域内。
【技术特征摘要】
1.一种阵列基板,其特征在于,包括:多条栅极线及多条数据线,所述多条栅极线沿第一方向排列,所述多条数据线沿第二方向排列;所述多条栅极线和所述多条数据线交叉限定多个像素区域;多个像素电极,所述像素电极与所述像素区域一一对应;所述像素电极包括像素支电极及与所述像素支电极连接的电极连接结构,所述像素支电极设置在对应的所述像素区域内;多个薄膜晶体管,所述薄膜晶体管与所述像素电极一一对应,且所述薄膜晶体管的漏极与对应的所述像素电极的像素支电极通过第一过孔及电极连接结构实现电连接;其中,多个像素区域包括第一颜色像素区域、第二颜色像素区域、第三颜色像素区域及高亮像素区域;所述第一颜色像素区域与所述第二颜色像素区域沿所述第一方向交替排布,所述第三颜色像素区域与所述高亮像素区域沿所述第一方向交替排布;所述第一颜色像素区域与所述第二颜色像素区域的面积相等,所述第三颜色像素区域与所述高亮像素区域的面积相等;其中,任一所述第三颜色像素区域内设置的所述像素支电极,对应电连接的漏极设置在相邻的高亮像素区域内。2.根据权利要求1所述的阵列基板,其特征在于,任一所述第一颜色像素区域内,设置的所述像素电极及其对应电连接的漏极位于同一个像素区域内;任一所述第二颜色像素区域内,设置的所述像素电极及其对应电连接的漏极位于同一个像素区域内;任一所述高亮像素区域内,设置的所述像素电极及其对应电连接的漏极位于同一个像素区域内。3.根据权利要求1所述的阵列基板,其特征在于,所述高亮像素区域为白色像素区域。4.根据权利要求1所述的阵列基板,其特征在于,所述第一颜色像素区域、所述第二颜色像素区域、所述第三颜色像素区域及所述高亮像素区域沿所述第一方向的高度相等;所述第一颜色像素区域沿所述第二方向的宽度大于所述第三颜色像素区域沿所述第二方向的宽度。5.根据权利要求4所述的阵列基板,其特征在于,所述第一颜色像素区域和所述第二颜色像素区域内设置的像素支电极的面积相等,所述第三颜色像素区域内设置的像素支电极的面积大于所述高亮像素区域内设置的像素支电极的面积。6.根据权利要求5所述的阵列基板,其特征在于,所述第一颜色像素区域内设置的所述像素支电极沿所述第一方向的高度,等于所述第二颜色像素区域内设置的所述像素支电极沿所述第一方向的高度;所述第三颜色像素区域内设置的所述像素支电极沿所述第一方向的高度,大于所述高亮像素区域内设置的所述像素支电极沿所述第一方向的高度。7.根据权利要求5所述的阵列基板,其特征在于,所述第三颜色像素区域内设置的所述像素支电极沿所述第二...
【专利技术属性】
技术研发人员:李明娟,吴玲,余艳平,凌安恺,沈柏平,
申请(专利权)人:厦门天马微电子有限公司,
类型:发明
国别省市:福建,35
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。