一种具有蓝牙传输功能的多路信号采集与处理系统技术方案

技术编号:18400792 阅读:45 留言:0更新日期:2018-07-08 20:28
本发明专利技术公开了一种具有蓝牙传输功能的多路信号采集与处理系统,包括MCU主控电路和系统电源电路,MCU主控电路连接有AD采集电路、数字输入电路、数字输出电路、蜂鸣器报警电路、LCD显示及按键控制电路和接口与存储电路,系统电源电路为各模块电路供电。具有以下优点:针对多应用场景进行设计,板载了多路数字模拟信号的输入与控制输出,能够对输入输出信号进行多种算法处理,满足了众多应用场景中多路信号采集与处理需求。

A multi channel signal acquisition and processing system with Bluetooth transmission function

The invention discloses a multi-channel signal acquisition and processing system with Bluetooth transmission function, including MCU main control circuit and system power circuit. The main control circuit of MCU is connected with AD acquisition circuit, digital input circuit, digital output circuit, buzzer alarm circuit, LCD display and key control circuit and interface and storage circuit. The power supply circuit is power supply for each module. It has the following advantages: for multi application scene design, the input and control output of multi-channel digital analog signals are loaded, and the input and output signals can be processed in various algorithms to meet the needs of multichannel signal acquisition and processing in many application scenes.

【技术实现步骤摘要】
一种具有蓝牙传输功能的多路信号采集与处理系统
本专利技术涉及多路模拟和数字信号采集与处理、控制输出以及蓝牙通信领域,具体为一种具有蓝牙传输功能的多路信号采集与处理系统。
技术介绍
随着信息社会的发展,在众多应用场景中都存在微弱模拟信号和数字信号的采集和处理之后进行显示与无线传输的需求。在大部分应用场景中,信号采集处理完成的信号都是通过数据线来进行传输的,然而在很多场景下众多的信号采集线、电源线分布在工作区域中,不仅可能给信号传输带来干扰,而且散落在脚下的线还会成为不安全的因素,引起不方便和造成危险,导致目前的信号采集系统存在以下缺点:1、不能够兼容24V电源系统;2、应用场景少,只采集单一信号,单路数字模拟信号的输入与控制输出,不能对输入输出信号进行多种算法处理,单一通信接口。
技术实现思路
本专利技术要解决的问题是针对以上不足,提供一种具有蓝牙传输功能的多路信号采集与处理系统,能够兼容24V电源系统,针对多应用场景进行设计,可采集多路信号,板载了多路数字模拟信号的输入与控制输出,能够对输入输出信号进行多种算法处理,拥有多个通信接口,满足了众多应用场景中多路信号采集与处理需求。为了解决上述问题,本专利技术采用以下技术方案一种具有蓝牙传输功能的多路信号采集与处理系统,包括MCU主控电路和系统电源电路,MCU主控电路连接有AD采集电路、数字输入电路、数字输出电路、蜂鸣器报警电路、LCD显示及按键控制电路和接口与存储电路,系统电源电路为各模块电路供电。进一步的,所述MCU主控电路包括芯片U15,芯片U15的型号为STM32F103V,芯片U15的12脚连接有晶振X4一端和电容C36一端,芯片U15的13脚连接有晶振X4另一端和电容C37一端,电容C36另一端、电容C37另一端接地,芯片U15的9脚连接有晶振X6一端和电容C38一端,芯片U15的8脚连接有晶振X6另一端和电容C39另一端,电容C38另一端、电容C39另一端接地;所述芯片U15的6脚连接有二极管D16一端和二极管D15一端,二极管D16另一端连接3.3V电源VCC33,二极管D15另一端连接有锂电池BAT1的一端,锂电池BAT1的另一端接地;所述芯片U15的76脚连接有连接有排座P3的1脚,芯片U15的72脚连接有连接有排座P3的2脚,排座P3的3脚接地;所述芯片U15的94脚连接有船型开关K8的2脚,船型开关K8的3脚连接3.3V电源VCC33,船型开关K8的1脚接地;所述芯片U15的37脚连接有电阻R39一端,电阻R39另一端接地;所述芯片U15的14脚连接有电阻R66一端、按键开关K7一端、电容C40一端,电阻R66一端连接3.3V电源VCC33,电容C40另一端、按键开关K7另一端接地;所述芯片U15的97脚连接有二极管D20一端,二极管D20另一端连接有电阻R42一端,电阻R42另一端连接3.3V电源VCC33;芯片U15的98脚连接有二极管D23一端,二极管D23另一端连接有电阻R43一端,电阻R43另一端连接3.3V电源VCC33;芯片U15的1脚连接有二极管D27一端,二极管D27另一端连接有电阻R44一端,电阻R44另一端连接3.3V电源VCC33。进一步的,所述AD采集电路包括芯片U01,芯片U01的型号为CS5532/34,芯片U01的1脚连接有电容C01一端、电容C02一端、电阻R01一端,电容C01另一端接模拟地AGND,电阻R01另一端连接有排针X03的3脚,芯片U01的2脚连接有电容C04一端、电容C02另一端、电阻R04一端,电容C04另一端接模拟地AGND,电阻R04另一端连接有排针X03的4脚;芯片U1的24脚连接有电容C08一端、电容C09一端、电阻R05一端,电容C08另一端接模拟地AGND,电阻R05另一端连接有排针X03的5脚,芯片U01的23脚连接有电容C010一端、电容C09另一端、电阻R06一端,电容C010另一端接模拟地AGND,电阻R06另一端连接有排针X03的6脚;芯片U01的22脚连接有电容C013一端、电容C014一端、电阻R07一端,电容C013另一端接模拟地AGND,电阻R07另一端连接有排针X03的9脚,芯片U01的21脚连接有电容C015一端、电容C014另一端、电阻R08一端,电容C015另一端接模拟地AGND,电阻R08另一端连接有排针X03的10脚;芯片U01的3脚连接有电容C016一端、电容C017一端、电阻R09一端,电容C016另一端接模拟地AGND,电阻R09另一端连接有排针X03的7脚,芯片U01的4脚连接有电容C018一端、电容C017另一端、电阻R010一端,电容C018另一端接模拟地AGND,电阻R010另一端连接有排针X03的4脚;所述芯片U01的8脚连接有电阻R011一端,并接模拟地AGND,芯片U01的18脚连接有电阻R011另一端,并接电源GND5;芯片U01的11脚连接有晶振X02一端,晶振X02另一端连接芯片U01的12脚;芯片U01的5脚连接有电容C012一端和电容C011一端,芯片U01的6脚连接电容C012另一端和电容C011另一端;芯片U01的19脚连接有电容C07一端、电容C06一端,并接入模拟地AGND,电容C07另一端、电容C06另一端连接5V模拟电源AVDD50,芯片U01的20脚连接5V模拟电源AVDD50,芯片U01的7脚连接有电阻R03一端,并连接5V模拟电源AVDD50,芯片U01的17脚连接有电阻R03另一端、电容C05一端、电阻R02一端、电容C03一端,电容C05另一端、电容C03另一端连接电源GND5,电阻R02另一端连接3.3V电源VCC33;所述芯片U01的16脚连接有排针X01的2脚,芯片U01的15脚连接有排针X01的3脚,芯片U01的14脚连接有排针X01的4脚,芯片U01的13脚连接有排针X01的5脚。进一步的,所述数字信号输入电路包括光电耦合器U2,光电耦合器U2的1脚连接有电阻R6一端,电阻R6另一端接外部24V电源VDD24_OUT,光电耦合器U2的2脚连接有排阻RP1的1脚,光电耦合器U2的3脚接地,光电耦合器U2的4脚连接有二极管D1的一端,二极管D1的另一端连接有电阻R7一端,电阻R7另一端连接3.3V电源VCC33;数字信号输入电路还包括光电耦合器U4,光电耦合器U4的1脚连接有电阻R8一端,电阻R8另一端接外部24V电源VDD24_OUT,光电耦合器U4的2脚连接有排阻RP1的2脚,光电耦合器U2的3脚接地,光电耦合器U4的4脚连接有二极管D2的一端,二极管D2的另一端连接有电阻R9一端,电阻R9另一端连接3.3V电源VCC33;数字信号输入电路还包括光电耦合器U5,光电耦合器U5的1脚连接有电阻R11一端,电阻R11另一端接外部24V电源VDD24_OUT,光电耦合器U5的2脚连接有排阻RP1的3脚,光电耦合器U5的3脚接地,光电耦合器U5的4脚连接有二极管D7的一端,二极管D7的另一端连接有电阻R12一端,电阻R12另一端连接3.3V电源VCC33;数字信号输入电路还包括光电耦合器U6,光电耦合器U6的1脚连接有电阻R13一端,电阻R13另一端接外部24V电源VDD24_OUT,光电本文档来自技高网...

【技术保护点】
1.一种具有蓝牙传输功能的多路信号采集与处理系统,其特征在于:包括MCU主控电路和系统电源电路,MCU主控电路连接有AD采集电路、数字输入电路、数字输出电路、蜂鸣器报警电路、LCD显示及按键控制电路和接口与存储电路,系统电源电路为各模块电路供电。

【技术特征摘要】
1.一种具有蓝牙传输功能的多路信号采集与处理系统,其特征在于:包括MCU主控电路和系统电源电路,MCU主控电路连接有AD采集电路、数字输入电路、数字输出电路、蜂鸣器报警电路、LCD显示及按键控制电路和接口与存储电路,系统电源电路为各模块电路供电。2.如权利要求1所述的一种具有蓝牙传输功能的多路信号采集与处理系统,其特征在于:所述MCU主控电路包括芯片U15,芯片U15的型号为STM32F103V,芯片U15的12脚连接有晶振X4一端和电容C36一端,芯片U15的13脚连接有晶振X4另一端和电容C37一端,电容C36另一端、电容C37另一端接地,芯片U15的9脚连接有晶振X6一端和电容C38一端,芯片U15的8脚连接有晶振X6另一端和电容C39另一端,电容C38另一端、电容C39另一端接地;所述芯片U15的6脚连接有二极管D16一端和二极管D15一端,二极管D16另一端连接3.3V电源VCC33,二极管D15另一端连接有锂电池BAT1的一端,锂电池BAT1的另一端接地;所述芯片U15的76脚连接有连接有排座P3的1脚,芯片U15的72脚连接有连接有排座P3的2脚,排座P3的3脚接地;所述芯片U15的94脚连接有船型开关K8的2脚,船型开关K8的3脚连接3.3V电源VCC33,船型开关K8的1脚接地;所述芯片U15的37脚连接有电阻R39一端,电阻R39另一端接地;所述芯片U15的14脚连接有电阻R66一端、按键开关K7一端、电容C40一端,电阻R66一端连接3.3V电源VCC33,电容C40另一端、按键开关K7另一端接地;所述芯片U15的97脚连接有二极管D20一端,二极管D20另一端连接有电阻R42一端,电阻R42另一端连接3.3V电源VCC33;芯片U15的98脚连接有二极管D23一端,二极管D23另一端连接有电阻R43一端,电阻R43另一端连接3.3V电源VCC33;芯片U15的1脚连接有二极管D27一端,二极管D27另一端连接有电阻R44一端,电阻R44另一端连接3.3V电源VCC33。3.如权利要求1所述的一种具有蓝牙传输功能的多路信号采集与处理系统,其特征在于:所述AD采集电路包括芯片U01,芯片U01的型号为CS5532/34,芯片U01的1脚连接有电容C01一端、电容C02一端、电阻R01一端,电容C01另一端接模拟地AGND,电阻R01另一端连接有排针X03的3脚,芯片U01的2脚连接有电容C04一端、电容C02另一端、电阻R04一端,电容C04另一端接模拟地AGND,电阻R04另一端连接有排针X03的4脚;芯片U1的24脚连接有电容C08一端、电容C09一端、电阻R05一端,电容C08另一端接模拟地AGND,电阻R05另一端连接有排针X03的5脚,芯片U01的23脚连接有电容C010一端、电容C09另一端、电阻R06一端,电容C010另一端接模拟地AGND,电阻R06另一端连接有排针X03的6脚;芯片U01的22脚连接有电容C013一端、电容C014一端、电阻R07一端,电容C013另一端接模拟地AGND,电阻R07另一端连接有排针X03的9脚,芯片U01的21脚连接有电容C015一端、电容C014另一端、电阻R08一端,电容C015另一端接模拟地AGND,电阻R08另一端连接有排针X03的10脚;芯片U01的3脚连接有电容C016一端、电容C017一端、电阻R09一端,电容C016另一端接模拟地AGND,电阻R09另一端连接有排针X03的7脚,芯片U01的4脚连接有电容C018一端、电容C017另一端、电阻R010一端,电容C018另一端接模拟地AGND,电阻R010另一端连接有排针X03的4脚;所述芯片U01的8脚连接有电阻R011一端,并接模拟地AGND,芯片U01的18脚连接有电阻R011另一端,并接电源GND5;芯片U01的11脚连接有晶振X02一端,晶振X02另一端连接芯片U01的12脚;芯片U01的5脚连接有电容C012一端和电容C011一端,芯片U01的6脚连接电容C012另一端和电容C011另一端;芯片U01的19脚连接有电容C07一端、电容C06一端,并接入模拟地AGND,电容C07另一端、电容C06另一端连接5V模拟电源AVDD50,芯片U01的20脚连接5V模拟电源AVDD50,芯片U01的7脚连接有电阻R03一端,并连接5V模拟电源AVDD50,芯片U01的17脚连接有电阻R03另一端、电容C05一端、电阻R02一端、电容C03一端,电容C05另一端、电容C03另一端连接电源GND5,电阻R02另一端连接3.3V电源VCC33;所述芯片U01的16脚连接有排针X01的2脚,芯片U01的15脚连接有排针X01的3脚,芯片U01的14脚连接有排针X01的4脚,芯片U01的13脚连接有排针X01的5脚。4.如权利要求1所述的一种具有蓝牙传输功能的多路信号采集与处理系统,其特征在于:所述数字信号输入电路包括光电耦合器U2,光电耦合器U2的1脚连接有电阻R6一端,电阻R6另一端接外部24V电源VDD24_OUT,光电耦合器U2的2脚连接有排阻RP1的1脚,光电耦合器U2的3脚接地,光电耦合器U2的4脚连接有二极管D1的一端,二极管D1的另一端连接有电阻R7一端,电阻R7另一端连接3.3V电源VCC33;数字信号输入电路还包括光电耦合器U4,光电耦合器U4的1脚连接有电阻R8一端,电阻R8另一端接外部24V电源VDD24_OUT,光电耦合器U4的2脚连接有排阻RP1的2脚,光电耦合器U2的3脚接地,光电耦合器U4的4脚连接有二极管D2的一端,二极管D2的另一端连接有电阻R9一端,电阻R9另一端连接3.3V电源VCC33;数字信号输入电路还包括光电耦合器U5,光电耦合器U5的1脚连接有电阻R11一端,电阻R11另一端接外部24V电源VDD24_OUT,光电耦合器U5的2脚连接有排阻RP1的3脚,光电耦合器U5的3脚接地,光电耦合器U5的4脚连接有二极管D7的一端,二极管D7的另一端连接有电阻R12一端,电阻R12另一端连接3.3V电源VCC33;数字信号输入电路还包括光电耦合器U6,光电耦合器U6的1脚连接有电阻R13一端,电阻R13另一端接外部24V电源VDD24_OUT,光电耦合器U6的2脚连接有排阻RP1的4脚,光电耦合器U6的3脚接地,光电耦合器U6的4脚连接有二极管D8的一端,二极管D8的另一端连接有电阻R14一端,电阻R14另一端连接3.3V电源VCC33,排阻RP1的5-8脚接入有外部24V电源VDD24_OUT;所述数字信号输入电路还包括光电耦合器U7,光电耦合器U7的1脚连接有电阻R15一端,电阻R15另一端接外部24V电源VDD24_OUT,光电耦合器U7的2脚连接有排阻RP5的8脚,光电耦合器U7的3脚接地,光电耦合器U7的4脚连接有二极管D9的一端,二极管D9的另一端连接有电阻R16一端,电阻R16另一端连接3.3V电源VCC33;数字信号输入电路还包括光电耦合器U8,光电耦合器U8的1脚连接有电阻R19一端,电阻R19另一端接外部24V电源VDD24_OUT,光电耦合器U8的2脚连接有排阻RP5的7脚,光电耦合器U8的3脚接地,光电耦合器U8的4脚连接有二极管D10的一端,二极管D10的另一端连接有电阻R20一端,电阻R20另一端连接3.3V电源VCC33;数字信号输入电路还包括光电耦合器U9,光电耦合器U9的1脚连接有电阻R21一端,电阻R21另一端接外部24V电源VDD24_OUT,光电耦合器U9的2脚连接有排阻RP5的6脚,光电耦合器U9的3脚接地,光电耦合器U9的4脚连接有二极管D13的一端,二极管D13的另一端连接有电阻R22一端,电阻R22另一端连接3.3V电源VCC33;数字信号输入电路还包括光电耦合器U10,光电耦合器U10的1脚连接有电阻R23一端,电阻R23另一端接外部24V电源VDD24_OUT,光电耦合器U10的2脚连接有排阻RP5的5脚,光电耦合器U10的3脚接地,光电耦合器U10的4脚连接有二极管D14的一端,二极管D14的另一端连接有电阻R24一端,电阻R24另一端连接3.3V电源VCC33,排阻RP5的1-4脚接入有外部24V电源VDD24_OUT;所述数字信号输入电路还包括排针P4,排针P4的1脚连接光电耦合器U2的2脚,排针P4的2脚连接光电耦合器U4的2脚,排针P4的3脚连接光电耦合器U5的2脚,排针P4的4脚连接光电耦合器U6的2脚,排针P4的5脚连接光电耦合器U7的2脚,排针P4的6脚连接光电耦合器U8的2脚,排针P4的7脚连接光电耦合器U9的2脚,排针P4的8脚连接光电耦合器U10的2脚,排针P4的9脚接GND_OUT,排针P4的10脚接外部24V电源VDD24_OUT;所述光电耦合器U2的4脚连接有芯片U15的39脚,光电耦合器U4的4脚连接有芯片U15的40脚,光电耦合器U5的4脚连接有芯片U15的41脚,光电耦合器U6的4脚连接有芯片U15的42脚,光电耦合器U7的4脚连接有芯片U15的43脚,光电耦合器U8的4脚连接有芯片U15的44脚,光电耦合器U9的4脚连接有芯片U15的45脚,光电耦合器U10的4脚连接有芯片U15的46脚。5.如权利要求1所述的一种具有蓝牙传输功能的多路信号采集与处理系统,其特征在于:所述数字输出电路包括长线驱动器输出电路,长线驱动器输出电路包括芯片U1,芯片U1的型号为AM26LS31,芯片U1的的4脚、12脚和16脚接入3.3V电源VCC33,芯片U1的1脚连接有芯片U15的63脚,芯片U1的7脚连接有芯片U15的64脚,芯片U1的9脚连接有芯片U15的65脚,芯片U1的15脚连接有芯片U15的66脚,芯片U1的2脚连接有排针P2的1脚,芯片U1的3脚连接有排针P2的2脚,芯片U1的6脚连接有排针P2的3脚,芯片U1的5脚连接有排针P2的4脚,芯片U1的10脚连接有排针P2的5脚,芯片U1的11脚连接有排针P2的6脚,芯片U1的14脚连接...

【专利技术属性】
技术研发人员:王立华孙少通倪雪张恒梁佳玮扈玮单恒胡月
申请(专利权)人:山东科技大学
类型:发明
国别省市:山东,37

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1