【技术实现步骤摘要】
一种10G-KR高速信号优化方法与系统
本专利技术涉及信号传输领域,特别是一种10G-KR高速信号优化方法与系统。
技术介绍
随着电子通信技术的发展,信号传输的速率已经越来越快,目前总线带宽已经发展到100Gbps/400Gbps,正在向1000Gbps带宽迈进。XAUI/XLAUI、SFP+、PCIE、SATA和QPI等都属于串行总线,传输距离较短,板内走线一般局限在50cm以下。对于ATCA(AdvancedTelecomComputingArchitecture,先进电信计算平台)架构的高性能计算平台,由于需要很长背板走线,因此IEEE在2007年发布了802.3ap标准,此标准提出了BackplaneEthernet概念,通常也把此标准叫做背板以太网接口标准。在背板接口标准中,10G背板目前存在并行和串行两种,并行(10GBASE-KX4)将10G信号拆分为4条通道,每条通道的速率都是3.125Gb/s(类似于XAUI),串行(10GBASE-KR)定义了一条通道,采用64b-66b编码方式,速率为10.3125Gb/s。现有10G-KR信号方案中,对于F ...
【技术保护点】
一种10G‑KR高速信号优化方法,其特征在于,包括以下步骤:获取信号系统拓扑结构;获取信号链路的标准插入损耗;依次调整FFE、CTLE和DFE参数值大小,获取每次调整后的插入损耗;根据每次调整后的插入损耗与标准插入损耗的比值大小来确定最优FFE、CTLE和DFE参数值大小。
【技术特征摘要】
1.一种10G-KR高速信号优化方法,其特征在于,包括以下步骤:获取信号系统拓扑结构;获取信号链路的标准插入损耗;依次调整FFE、CTLE和DFE参数值大小,获取每次调整后的插入损耗;根据每次调整后的插入损耗与标准插入损耗的比值大小来确定最优FFE、CTLE和DFE参数值大小。2.根据权利要求1所述的一种10G-KR高速信号优化方法,其特征在于,所述系统拓扑结构具体为:SerDes芯片从Tx端发送信号,经第一单板链路后经过连接器以及背板到达另一连接器后,再经过第二单板,经Retimer芯片后再经过第二单板剩余链路后,最后到达SerDes芯片的Rx端。3.根据权利要求1所述的一种10G-KR高速信号优化方法,其特征在于,所述标准插入损耗为当FFE、CTLE和DFE参数值为出厂设定值下的信号链路插入损耗。4.根据权利要求1所述的一种10G-KR高速信号优化方法,其特征在于,所述确定最优FFE、CTLE和DFE参数值大小具体为:调节FFE的值,直至当在5GHz时插入损耗值为标准插入损耗的50%;调节CTLE参数的值,直至当在5GHz时插入损耗相对于调节FFE值后的60%;调节DFE参数的值,直至当在10GHz时插入损耗相对于调节CTLE值后的40%。5.一种10G-KR高速信号优化系统,其特征在于,包括:拓...
【专利技术属性】
技术研发人员:刘法志,
申请(专利权)人:郑州云海信息技术有限公司,
类型:发明
国别省市:河南,41
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。