一种用于BPSK信号解调的新型鉴相器制造技术

技术编号:17618072 阅读:95 留言:0更新日期:2018-04-04 08:40
本发明专利技术公开了一种用于BPSK信号解调的新型鉴相器,该电路包括:相位选择器U1、反相器INV1、开关MUX1以及异或门XOR1。在BPSK调制方式时,载波信号的相位会根据基带信号为0或1决定是否进行反相,调制信号的相位会发生180

A new phase detector for BPSK signal demodulation

The invention discloses a new phase discriminator for BPSK signal demodulation, which includes phase selector U1, inverter INV1, switch MUX1 and XOR gate XOR1. In the BPSK modulation mode, the phase of the carrier signal depends on the base band signal of 0 or 1 to determine whether the phase is reversed, and the phase of the modulated signal will occur 180

【技术实现步骤摘要】
一种用于BPSK信号解调的新型鉴相器
本专利技术涉及微电子技术中的通信电路
,特别是涉及一种用于BPSK信号解调的新型鉴相器,该技术使得BPSK信号解调电路变得更加简单更加易于集成。
技术介绍
计算机内的信息是由“0”和“1”的数字信号组成的,而一般传输媒介中传输的只能是模拟电信号。因此,当信息需要在两台计算机之间进行传输时,就必须要一个设备对信息进行数字信号与模拟信号的转换,将各种数字基带信号转换成适于信道传输的频带信号的过程叫调制,而在接收端将收到的数字频带信号还原成数字基带信号的过程叫解调。根据所控制的信号参量的不同,调制可以分为调频、调幅与调相三种方式,其中本专利技术主要关注调相方式,调相是指利用原始信号控制载波信号的相位,BPSK则是利用载波与载波的反相信号来表示基带信号,如用载波信号代表0,载波的反相信号代表1,如图1所示。随着集成电路技术和工艺水平的不断发展,芯片上的晶体管以及器件尺寸越做越小,芯片的集成度越来越高,如何采用简单可靠的电路实现调制解调的功能一直是通信电路研究中重要的课题。由于BPSK调制信号相位的突变,图2所示的传统的时钟信号鉴相器不能实现鉴相的作用。BPSK信号的解调往往需要复杂的解调电路实现,如平方环法与科斯塔斯环法,但以上方法往往需要大量非线性处理,电路复杂性较高,因此,设计出具有更灵活更广泛应用的BPSK信号解调电路,对整个通信电路发展是非常有意义的。
技术实现思路
本专利技术的目的在于提供一种用于BPSK信号解调的鉴相器的结构,该电路结构利用到一般PLL中即可实现BPSK载波恢复与信号解调,不需要用传统的平方环和科斯塔斯环等方法进行解调,该技术使得BPSK信号解调变得更为灵活简单。为了实现上述目的,本专利技术提供的鉴相器电路包括:相位选择器U1、反相器INV1、开关MUX1以及异或门XOR1。相位选择器U1的输出接MUX1的控制端,控制MUX1输出fin信号或fin的反相信号;反相器INV1的输入为BPSK调制信号fin,输出为MUX1的0输入端;MUX1的0输入端为反相器INV1的输出信号,1输入端为输入BPSK调制信号fin,MUX1的控制端为相位选择器U1的输出,MUX1的输出端连接到异或门XOR1的其中一个输入端;异或门XOR1的其中一个输入端接MUX1的输出,另外一个输入端连接另外一个输入信号fbk,fbk一般来源于PLL的VCO输出,异或门XOR1的输出即为鉴相器的输出信号Vout。根据本专利技术的实施例,所述相位选择器U1包含90°相移延时单元PS1、异或门XOR2、电阻R1、电容C1以及施密特触发器SCH1。90°相移延时单元PS1的输入端即为鉴相器的时钟输入端fbk,fbk信号一般来源于PLL中的VCO输出信号,90°相移延时单元PS1的输出端连接到异或门XOR2的其中一个输入端;异或门XOR2的一个输入端连接到BPSK调制信号fin,另一个输入端连接到90°相移延时单元PS1的输出端,异或门XOR2的输出端连接到电阻R1的一端;电阻R1的一端连接到异或门XOR2的输出端,另外一端则连接到电容C1的一端以及施密特触发器SCH1的输入端;电容C1的一端连接到R1的一端以及施密特触发器SCH1的输入端,另外一端则连接到地;施密特触发器SCH1的输入端连接到R1与C1的连接点,输出作为相位选择器U1的输出连接到开关MUX1的控制端。根据本专利技术的实施例,鉴相器包含的反相器INV1的输入为BPSK调制信号fin,输出为MUX1的一个输入端;MUX1的一个输入端为输入BPSK调制信号fin,另外一个输入端为反相器INV1的输出,MUX1的控制端为相位选择器U1的输出,MUX1的输出端连接到异或门XOR1的其中一个输入端。异或门XOR1的其中一个输入端接MUX1的输出,另外一个输入端接反馈时钟信号fbk,该信号一般来源于PLL中的VCO输出信号,其输出即为鉴相器的输出信号Vout。根据本专利技术的技术方案,具有以下的有益效果:由于电路结构应用到一般PLL中即可实现BPSK载波恢复与信号解调,不需要用传统的平方环和科斯塔斯环等方法进行解调,因此可以省去大量非线性信号处理,电路简单可靠易于集成,该技术使得BPSK信号解调变得更为灵活简单。附图说明下面通过参考附图并结合实例具体地描述本专利技术,本专利技术的优点和实现方式将会更加明显和清晰,其中附图所示内容仅用于对本专利技术的解释说明,而不构成对本专利技术的任何意义上的限制,在附图中:图1为BPSK调制原理示意图;图2为传统时钟鉴相器示意图;图3为本专利技术鉴相器示意图;图4为本专利技术具体实施例示意图;图5为本专利技术原理分析图。具体实施方式如图3所示,本专利技术用于BPSK信号解调的新型鉴相器包含相位选择器U1、反相器INV1、开关MUX1以及异或门XOR1。其连接关系如下:相位选择器U1的输出接MUX1的控制端,控制MUX1输出fin信号或fin的反相信号;反相器INV1的输入为BPSK调制数字信号fin,输出为MUX1的0输入端;MUX1的0输入端为反相器INV1的输出信号,1输入端为输入BPSK调制信号fin,MUX1的控制端为相位选择器U1的输出,MUX1的输出端连接到异或门XOR1的其中一个输入端;异或门XOR1的其中一个输入端接MUX1的输出,另外一个输入端连接另外一个输入信号fbk,fbk一般来源于PLL的VCO输出,异或门XOR1的输出即为鉴相器的输出信号Vout。在电路正常工作时,根据基带信号的变化,fin的相位会发生1800的突变,如图3所示,由于相位的突变,采用传统的鉴相器在相位突变的时候,PLL将会失锁,因此恢复的时钟信号会随着数据的变化而变化,无法实现时钟恢复。为了解决以上问题,本专利技术采用相位选择器U1控制通过fin或fin的反相信号,从图3可以看出,节点n1为fin的反相信号,当相位选择器U1正常工作时,会交替选择fin或节点n1信号。当发送数据1时,相位选择器U1就会输出1,选择fin通过;当发送数据为0时,相位选择器U1就会输出0,选择节点n1信号通过。以上的方式使得节点n2信号为完整的时钟信号而没有相位突变,然后n2与fbk可以通过普通鉴相器异或门XOR1实现鉴相。如图4所示,专利技术用于BPSK信号解调的新型鉴相器具体实施例包含相位选择器U1、反相器INV1、开关MUX1以及异或门XOR1。其连接关系如下:相位选择器U1的输出接MUX1的控制端,控制MUX1输出fin信号或fin的反相信号,相位选择器U1包含90°相移延时单元PS1、异或门XOR2、电阻R1、电容C1以及施密特触发器SCH1。90°相移延时单元PS1的输入端即为鉴相器的时钟输入端fbk,fbk信号一般来源于PLL中的VCO输出信号,90°相移延时单元PS1的输出端连接到异或门XOR2的其中一个输入端;异或门XOR2的一个输入端连接到BPSK调制数字信号fin,另一个输入端连接到90°相移延时单元PS1的输出端,异或门XOR2的输出端连接到电阻R1的一端;电阻R1的一端连接到异或门XOR2的输出端,另外一端则连接到电容C1的一端以及施密特触发器SCH1的输入端;电容C1的一端连接到R1的一端以及施密特触发器SCH1的输入端,另外一端则连接到地施密特触发器本文档来自技高网...
一种用于BPSK信号解调的新型鉴相器

【技术保护点】
一种用于BPSK信号解调的新型鉴相器,该鉴相器电路包括:相位选择器U1、反相器INV1、开关MUX1 以及异或门XOR1;相位选择器U1接MUX1的控制端,控制MUX1输出fin信号或fin的反相信号;反相器INV1的输入为BPSK调制数字信号fin,输出为MUX1的0输入端;MUX1的0输入端为反相器INV1的输出,1输入端为输入BPSK调制数字信号fin, MUX1的控制端为相位选择器U1的输出,MUX1的输出端连接到异或门XOR1的其中一个输入端;异或门XOR1的其中一个输入端接MUX1的输出,另外一个输入端接来自反馈时钟信号fbk,该信号一般来源于PLL中的VCO输出信号,其输出即为鉴相器的输出信号Vout。

【技术特征摘要】
1.一种用于BPSK信号解调的新型鉴相器,该鉴相器电路包括:相位选择器U1、反相器INV1、开关MUX1以及异或门XOR1;相位选择器U1接MUX1的控制端,控制MUX1输出fin信号或fin的反相信号;反相器INV1的输入为BPSK调制数字信号fin,输出为MUX1的0输入端;MUX1的0输入端为反相器INV1的输出,1输入端为输入BPSK调制数字信号fin,MUX1的控制端为相位选择器U1的输出,MUX1的输出端连接到异或门XOR1的其中一个输入端;异或门XOR1的其中一个输入端接MUX1的输出,另外一个输入端接来自反馈时钟信号fbk,该信号一般来源于PLL中的VCO输出信号,其输出即为鉴相器的输出信号Vout。2.根据权利要求1所述的鉴相器电路,其特征在于:所述相位选择器U1包含90°相移延时单元PS1、异或门XOR2、电阻R1、电容C1以及施密特触发器SCH1;90°相移延时单元PS1的输入端即为鉴相器的时钟输入端fbk,fbk信号一般来源于PLL中的VCO输出信号,90°相移延时单元PS1的输出端连接到异或门XOR2的其中一个输入端;异或门XOR2的一个输入端连接到BPSK调制数字信号fin,另一个输入端连接到90°相移延时单元PS1的输出端,异或门XOR2的输出端连接到电阻R1的一端;电阻R1的一端连接到异或门XOR2的输出端,另外一端则连接到电容C1的一端以及施密特触发器SCH1的输入端;电容C1的一端连接到R1的一端以及施密特触发器SCH1的输入端,另外一端则连接到地;施密特触发器SCH1输入连接到R1与C1的连接点,输出作为相位选择器U1的输出连接到开关MUX1的控制端。3.根据权利要求1至2所述的鉴相器电路,其特征在于:反相器INV1的输入为BPSK调制数字信号fin,输出为MUX1的一个输入端。4.根据权利要求1至3所述的鉴相器电路,其特征在于:MUX1的0输入端为反相器INV1的输出,1输入端为输入BPSK调制数字信号fin,MUX1的控制...

【专利技术属性】
技术研发人员:严智
申请(专利权)人:珠海亿智电子科技有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1