均衡器制造技术

技术编号:17618063 阅读:40 留言:0更新日期:2018-04-04 08:40
本发明专利技术提供一种均衡器,包括奇路处理电路和偶路处理电路,其中,奇路处理电路包括N个处理电路以及第一加法器,偶路处理电路包括N个处理电路以及第二加法器,并且,这N个处理电路中的每一个处理电路均包括一个D触发器和一个转换电路。在N个处理电路中的第i个处理电路中,转换电路的第一输入端连接D触发器的输入端,转换电路的第二输入端连接D触发器的输出端;第i个处理电路中的D触发器的输出端连接第i+1个处理电路中的D触发器的输入端。本发明专利技术所提供的均衡器,通过在均衡器的奇路处理电路以及偶路处理电路中分别设置转换电路来对多电平信号进行边沿转换处理,从而降低均衡器的误码率。

Equalizer

The invention provides an equalizer, including the odd way processing circuit and even path processing circuit, the processing circuit includes N odd path processing circuit and a first adder, even path processing circuit includes N processing circuit and second adder, and each of the processing circuits of the N processing circuit which includes a D trigger and a conversion circuit. In a N processing circuit in the I processing circuit, a first input conversion circuit is connected with the input end of the trigger D conversion circuit, the second input output connection ends of D trigger; input D trigger output D trigger I processing circuit in the i+1 terminal is connected to the processing circuit the. The equalizer provided by the invention, the equalizer Frontage Road processing circuit and processing circuit are respectively arranged in the way of my conversion circuit to the multilevel signal edge conversion processing, thereby reducing the error rate of equalizer.

【技术实现步骤摘要】
均衡器
本专利技术涉及电子技术,尤其涉及一种均衡器。
技术介绍
高速信号在传输过程中可能存在信号衰减、信号反射、码间干扰以及串扰等问题,影响信号的传输质量。作为一种解决方案,在高速串行收发器中采用幅度调制技术来提高信号的频谱利用率,即用一个符号传输多个比特,能够减轻高速信号传输时的均衡设计负担、降低信道要求、提高时钟频率。其中,四电平幅度调制技术(Four-levelPulse-AmplitudeModulation,简称PAM-4)是典型的幅度调制技术。PAM-4的前向均衡器可以像两电平信号的前向均衡器一样,采用有限长单位冲激响应(FiniteImpulseResponse,简称FIR)滤波器和模拟加法器来实现。但是,PAM-4的前向均衡器存在固有的符号相关性抖动,会导致码间干扰。现有技术中,PAM-4的前向均衡器通过构造一个多抽头的FIR滤波器来实现信道频率响应的倒数值来补偿信道衰减。但是,现有技术中所提供的PAM-4的前向均衡器,并不能消除固有的码间干扰。
技术实现思路
本专利技术实施例提供一种均衡器,用于消除PAM-4的前向均衡器所存在的固有的码间干扰。本专利技术实施例所提供的均本文档来自技高网...
均衡器

【技术保护点】
一种均衡器,包括奇路处理电路和偶路处理电路,所述奇路处理电路包括N个处理电路以及第一加法器,所述偶路处理电路包括N个处理电路以及第二加法器,其中,所述N个处理电路中的每一个处理电路均包括一个D触发器和一个转换电路;在所述N个处理电路中的第i个处理电路中,所述转换电路的第一输入端连接所述D触发器的输入端,所述转换电路的第二输入端连接所述D触发器的输出端;所述第i个处理电路中的D触发器的输出端连接所述第i+1个处理电路中的D触发器的输入端;所述转换电路用于将从所述转换电路的第一输入端所输入的多电平信号进行边沿转换处理,获得所述第i个处理电路的输出信号,其中,所述N为不小于2的整数,i的值不小于2且...

【技术特征摘要】
1.一种均衡器,包括奇路处理电路和偶路处理电路,所述奇路处理电路包括N个处理电路以及第一加法器,所述偶路处理电路包括N个处理电路以及第二加法器,其中,所述N个处理电路中的每一个处理电路均包括一个D触发器和一个转换电路;在所述N个处理电路中的第i个处理电路中,所述转换电路的第一输入端连接所述D触发器的输入端,所述转换电路的第二输入端连接所述D触发器的输出端;所述第i个处理电路中的D触发器的输出端连接所述第i+1个处理电路中的D触发器的输入端;所述转换电路用于将从所述转换电路的第一输入端所输入的多电平信号进行边沿转换处理,获得所述第i个处理电路的输出信号,其中,所述N为不小于2的整数,i的值不小于2且不大于N;所述第一加法器用于将所述奇路处理电路中的N个处理电路的输出信号进行叠加,以获得所述奇路处理电路的第一输出信号;所述第二加法器用于将所述偶路处理电路中的N个处理电路的输出信号进行叠加,以获得所述偶路处理电路的第二输出信号;根据所述第一输出信号以及所述第二输出信号获得所述均衡器的输出信号。2.根据权利要求1所述的均衡器,其特征在于,在所述N个处理电路中的第i个处理电路中,所述转换电路包括转换类型检测电路以及转换斜率控制电路;所述转换类型检测电路用于根据从所述转换电路的第一输入端输入的电平信号以及从所述转换电路的第二输入端输入的电平信号判断电平转换的类型,并根据所述电平转换的类型向所述转换斜率控制电路发送所述电平转换的类型所对应的延迟时间;所述转换斜率控制电路用于将从所述转换电路的第一输入端输入的电平信号延迟所述延迟时间后形成延迟的电平信号,并对从所述转换电路的第一输入端输入的电平信号以及所述延迟的电平信号进行叠加后输出,以获得所述第i个处理电路的输出信号。3.根据权利要求2所述的均衡器,其特征在于,所述转换斜率控制电路包括加法器以及相互串联的M个延迟器,每个延迟器的输出端分别连接所述加法器的输入端,其中,所述M为不小于1的整数;所述M个延迟器,用于对从所述转换电路的第一输入端输入的电平信号按照所述延迟时间进行延迟,以输出M个延迟的电平信号;所述加法器,用于对从所述转换电路的第一输入端输入的电平信号以及所述M个延迟的电平信号进行叠加后输出,以获得所述第i个处理电路的输出信号。4.根据权利要求2所述的均衡器,其特征在于,所述电平转换的类型包括大转换、中转换以及小转换,其中,所述大转换为跨越3个电平的转换,所述中转换为跨越2个电平的转换,所述小转换为跨越1个电平的转换。5.根据权利要求4所述的均衡器,其特征在于,所述转换类型检测电路用于根据从所述转换电路的第一输入端输入的电平信号以及从所述转换电路的第二输入端输入的电平信号判断电平转换的类型,包括:获取公式ST(t)=(even_xor(t)&!odd_xor(t))|(even_xor(t)&odd_xor(t)&even_odd_xor(t))的计算结果,当计算结果为1时,确定电平转换的类型为所述小转换,其中:even_xor(t)=D_even(t)∧D_even(t+T)odd_xor(t)=D_odd(t)∧D_odd(t+T)even_odd_xor(t)=D_even(t)∧D...

【专利技术属性】
技术研发人员:邬可俊杨伟肖世海
申请(专利权)人:华为技术有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1