当前位置: 首页 > 专利查询>东南大学专利>正文

一种双端转单端电路制造技术

技术编号:17617720 阅读:111 留言:0更新日期:2018-04-04 08:25
本发明专利技术公开了一种双端转单端电路,该电路包括源跟随级、共源级和隔直电容,电路输入端为INP和INN,输入差分信号,输出端为OUT,输出单路信号;INP接入源跟随级,INN接入共源级,源跟随级与共源级的输出经过隔直电容后合为一路,实现单端输出;源跟随级输出信号的相位与输入信号的相位相同,共源级输出信号的相位与输入信号的相位相反。本发明专利技术具有相位误差小,增益误差小,工作带宽宽,且不使用电感,电路版图面积小等优点。

A double end single end circuit

The invention discloses a double end to single circuit, the circuit includes a source follower, common source and blocking capacitor, the circuit input for INP and INN, the input differential signal, the output is OUT, the output of single channel signal; INP access source follower, INN access common source output. Follow the source level and common source level after blocking capacitor to a road, to achieve single ended output phase; source follower stage output signal and the phase of the input signal is the same as that of common phase with the input signal source level of the output signal of the opposite. The present invention has low phase error, gain error, wide bandwidth, and does not use the advantages of inductor, circuit layout area is small.

【技术实现步骤摘要】
一种双端转单端电路
本专利技术涉及一种双端转单端电路,属于微电子与固体电子学的射频与模拟集成电路设计领域。
技术介绍
近年来无线通信技术发展迅速,智能手机、平板电脑等便携式终端逐渐成为了人们日常生活中不可或缺的工具,低功耗、高集成度的无线收发机设计变得非常重要。双端转单端电路是无线收发机中必不可少的一部分,在混频器、放大器、倍频器等中均有应用。衡量双端转单端电路性能的指标包括以下:(1)相位误差,指的是正端输入信号到输出端的相位与负端输入信号到输出端的相位之间的差值;(2)增益误差,指的是正端输入信号到输出端的增益与负端输入信号到输出端的增益之间的差值;(3)工作带宽,指的是相位误差和增益误差均很小的频率范围带宽。相位误差大、增益误差大,会使输出信号产生AM-AM失真以及AM-PM失真,影响电路的性能。常用的双端转单端电路分有无源双端转单端电路和有源双端转单端电路。无源双端转单端电路可通过无源巴伦实现,但其缺点在于,带宽窄,损耗较大,且面积大,对于高集成度芯片有很大的局限性。有源双端转单端电路常见的有以下几种实现方式。文献“ArasuMA,ZhengYJ,YeohWG.A3to9-GHzdual-bandup-converterforaDS-UWBtransmitterin0.18-μmCMOS[C].RadioFrequencyIntegratedCircuits,IEEESymposium,2007:pp.497-500.”(参考文献1)介绍了一种基于差分放大器的双端转单端电路。此电路的性能主要由共模抑制决定,共模抑制好则相位误差及增益误差小;共模抑制差则相位误差及增益误差大。此电路中使用一个变压器与寄生电容谐振实现共模抑制,使用一个电感调节相位误差。由于此结构无法实现宽带的共模抑制,导致此双端转单端电路工作带宽窄。且此结构使用了变压器和电感,导致芯片面积大。文献“ShihHY,WangCW.Ahighly-integrated3-8GHzultra-widebandRFtransmitterwithdigital-assistedcarrierleakagecalibrationandautomatictransmitpowercontrol[J].VeryLargeScaleIntegrationSystems,IEEETransactionson,2012,20(8):1357-1367.”(参考文献2)利用宽带buffer实现差分输入单端输出,信号Vin+通过源级跟随器输出,输出信号相位与输入信号相同,信号Vin-通过共源放大器输出,输出信号相位与输入信号反相,实现双端转单端。此电路使用峰化电感拓宽工作带宽,同时中和寄生电容,减小因寄生效应带来的相移。此电路的缺点在于,电感拓宽工作带宽的能力有限,应用于宽带或多模系统中时,会产生较大的相位误差与增益误差。此结构也使用了电感,芯片面积较大。文献“FerndahlM,VickesHO.Thecombinermatrixbalun,atransistorbaseddifferentialtosingle-endedmoduleforbroadbandapplications[C].InternationalMicrowaveSymposium,IEEEMTT-S,2011:1-4.”(参考文献3)在晶体管之间使用分布式传输线实现双端转单端功能。缺点在于相位误差较大,最大相位误差达到20度。此结构使用了大量的传输线,导致芯片面积较大。综上所述,传统的双端转单端电路中,主要存在相位误差大,增益误差大,工作带宽窄,芯片面积大等问题。
技术实现思路
专利技术目的:针对现有技术的不足,本专利技术目的在于提供一种双端转单端电路,该电路具有相位误差、增益误差小,工作带宽宽,电路版图面积小等优点。技术方案:为实现上述专利技术目的,本专利技术采用如下技术方案:一种双端转单端电路,包括源跟随级、共源级和隔直电容,所述电路输入端为INP和INN,输入差分信号,输出端为OUT,输出单路信号;INP接入源跟随级,INN接入共源级,源跟随级与共源级的输出经过隔直电容后合为一路,实现单端输出;所述源跟随级包括PMOS晶体管M2和NMOS晶体管M4,所述共源级包括PMOS晶体管M1和NMOS晶体管M3;PMOS晶体管M2的源级和PMOS晶体管M1的漏极相连,PMOS晶体管M2的漏极接地,衬底接电源VDD,NMOS晶体管M4的源级和NMOS晶体管M3的漏极相连,NMOS晶体管M4的衬底接地,漏极接电源VDD;PMOS晶体管M1的源级和衬底接电源VDD,NMOS晶体管M3的源级和衬底接地。进一步地,所述电路还包括相位细调级,所述相位细调级串联于INP与源跟随级之间或INN与共源级之间,使相位领先的一路信号产生相移,以减小两路信号之间的相位差。优选地,所述隔直电容包括第一电容C1和第二电容C2,所述第一电容C1的一端接所述PMOS晶体管M1的漏极,另一端接OUT,所述第二电容C2的一端接所述NMOS晶体管M4的源级,另一端接OUT。进一步地,所述电路还包括输入偏置网络,所述输入偏置网络与所述源跟随级和共源级的输入端相连,用于提供源跟随级和共源级工作所需的偏置电压。优选地,所述输入偏置网络包括第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4和第三电容C3、第四电容C4、第五电容C5、第六电容C6,所述第一电阻R1的一端与所述PMOS晶体管M1的栅极相连,另一端接偏置电压,所述第二电阻R2一端接所述PMOS晶体管M2的栅极,另一端接偏置电压,所述第三电阻R3一端接所述NMOS晶体管M3的栅极,另一端接偏置电压,所述第四电阻R4一端接所述NMOS晶体管M4的栅极,另一端接偏置电压;所述第三电容C3的一端接输入信号INN,另一端接所述PMOS晶体管M1的栅极,所述第四电容C4的一端接输入信号INP,另一端接所述PMOS晶体管M2的栅极,所述第五电容C5的一端接输入信号INN,另一端接所述NMOS晶体管M3的栅极,所述第六电容C6的一端接输入信号INP,另一端接所述NMOS晶体管M4的栅极。优选地,所述相位细调级包括第五电阻R5和第六电阻R6,所述第五电阻R5位于输入端INP与所述PMOS晶体管M2的栅极之间的线路上,所述第六电阻R6位于输入端INP与所述NMOS晶体管M4的栅极之间的线路上;或者,所述第五电阻R5位于输入端INN与所述PMOS晶体管M1的栅极之间的线路上,所述第六电阻R6位于输入端INN与所述NMOS晶体管M3的栅极之间的线路上。工作原理:本专利技术所述的双端转单端电路,差分信号由INN、INP输入(记为差分信号INP和INN),分别经过共源级及源跟随级,经隔直电容,将两路信号汇合成一路信号,在OUT端输出。差分信号INN和INP的相位相反,信号INN经过共源级后,输出信号与输入信号相位相反;信号INP经过源跟随级后,输出信号与输入信号同相,因此在输出端,两路信号变为同相并合成为一路信号。输入端INN到输出端OUT的延时与输入端INP到输出端OUT的延时,在较宽的频带内,能够保持一致,所以INN与INP到输出端OUT的相位误差较小。此外,共源级的增益及源跟随级的增益,在较宽的频带内,本文档来自技高网
...
一种双端转单端电路

【技术保护点】
一种双端转单端电路,其特征在于:包括源跟随级、共源级和隔直电容,所述电路输入端为INP和INN,输入差分信号,输出端为OUT,输出单路信号;INP接入源跟随级,INN接入共源级,源跟随级与共源级的输出经过隔直电容后合为一路,实现单端输出;所述源跟随级包括PMOS晶体管M2和NMOS晶体管M4,所述共源级包括PMOS晶体管M1和NMOS晶体管M3;PMOS晶体管M2的源级和PMOS晶体管M1的漏极相连,PMOS晶体管M2的漏极接地,衬底接电源VDD,NMOS晶体管M4的源级和NMOS晶体管M3的漏极相连,NMOS晶体管M4的衬底接地,漏极接电源VDD;PMOS晶体管M1的源级和衬底接电源VDD,NMOS晶体管M3的源级和衬底接地。

【技术特征摘要】
1.一种双端转单端电路,其特征在于:包括源跟随级、共源级和隔直电容,所述电路输入端为INP和INN,输入差分信号,输出端为OUT,输出单路信号;INP接入源跟随级,INN接入共源级,源跟随级与共源级的输出经过隔直电容后合为一路,实现单端输出;所述源跟随级包括PMOS晶体管M2和NMOS晶体管M4,所述共源级包括PMOS晶体管M1和NMOS晶体管M3;PMOS晶体管M2的源级和PMOS晶体管M1的漏极相连,PMOS晶体管M2的漏极接地,衬底接电源VDD,NMOS晶体管M4的源级和NMOS晶体管M3的漏极相连,NMOS晶体管M4的衬底接地,漏极接电源VDD;PMOS晶体管M1的源级和衬底接电源VDD,NMOS晶体管M3的源级和衬底接地。2.根据权利要求1所述的一种双端转单端电路,其特征在于:所述电路还包括相位细调级,所述相位细调级串联于INP与源跟随级之间或INN与共源级之间,使相位领先的一路信号产生相移,以减小两路信号之间的相位差。3.根据权利要求1或2所述的一种双端转单端电路,其特征在于:所述隔直电容包括第一电容C1和第二电容C2,所述第一电容C1的一端接所述PMOS晶体管M1的漏极,另一端接OUT,所述第二电容C2的一端接所述NMOS晶体管M4的源级,另一端接OUT。4.根据权利要求1或2所述的一种双端转单端电路,其特征在于:所述电路还包括输入偏置网络,所述输入偏置网络与所述源跟随级和共源级的输入端相连,用于提供源跟随级和共源级工作所需的偏置电压。5.根据权利...

【专利技术属性】
技术研发人员:王晓羽黄风义张有明唐旭升
申请(专利权)人:东南大学南京展芯通讯科技有限公司
类型:发明
国别省市:江苏,32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1