【技术实现步骤摘要】
一种多通道并发通信系统及方法
本专利技术涉及通信
,更具体地,涉及一种多通道并发通信系统及方法。
技术介绍
会议系统需要解决会议终端的高效率管理问题,由于会议现场对实时性的要求较高,因此,对会议终端的状态跟踪与控制需要较高的系统实时性。会议系统的终端管理需要单独的中央控制器,基于总线结构的原因,中央控制器需要实现多个物理通道进而以实现挂载更多终端的要求,这样就产生多通道挂载终端通信管理的问题。目前,市场上存在的同类中央控制器会议产品限于系统硬件处理能力和技术实现复杂度方面的考虑,通常采用单通道点对点通信完成挂载会议终端设备的管理。图1为现有技术中提供的一种会议系统终端与中央控制器的系统连接示意图,如图1所示,中央控制器基于管理的需要以固定时间节拍按照通道顺序与对应终端进行点对点通信获取终端状态。如图1所示,图中的中央控制器有5个通道,假定每通道挂载100台终端,则总终端数量为5×100=500台。假定固定时间节拍为4ms,那么完成全部终端状态读取需要4ms×500=2000ms,即需要2S时间才能完成一轮终端状态读取。同样,对终端状态进行改写也需要同样的时间 ...
【技术保护点】
一种多通道并发通信系统,其特征在于,包括:FPGA芯片和多个终端集合;所述FPGA芯片包括多个物理通道,其中,每一个物理通道挂载一个终端集合,一个终端集合中包含一个或多个终端;所述FPGA芯片还包括通过软件生成的Nios软核处理器和通信逻辑阵列;所述Nios软核处理器,用于将下行数据并行发送至所述通信逻辑阵列;所述通信逻辑阵列,用于接收所述下行数据,并将所述下行数据,通过所述多个物理通道并行发送至所述多个终端集合。
【技术特征摘要】
1.一种多通道并发通信系统,其特征在于,包括:FPGA芯片和多个终端集合;所述FPGA芯片包括多个物理通道,其中,每一个物理通道挂载一个终端集合,一个终端集合中包含一个或多个终端;所述FPGA芯片还包括通过软件生成的Nios软核处理器和通信逻辑阵列;所述Nios软核处理器,用于将下行数据并行发送至所述通信逻辑阵列;所述通信逻辑阵列,用于接收所述下行数据,并将所述下行数据,通过所述多个物理通道并行发送至所述多个终端集合。2.根据权利要求1所述的系统,其特征在于,所述Nios软核处理器,还用于接收终端并行发送的上行数据,其中,所述终端为所述下行数据中的寻址地址信息指向的终端,所述上行数据为所述终端对所述下行数据处理后生成的上行数据。3.根据权利要求1所述的系统,其特征在于,所述系统还包括:多个通信芯片;其中,每一个通信芯片的一端,与所述FPGA的一个物理通道电连接;每一个通信芯片的另一端,与一个终端集合电连接;所述多个通信芯片,用于接收所述通信逻辑阵列并行发送的下行数据,并将所述通信逻辑阵列并行发送的下行数据,并行发送至多个终端集合。4.根据权利要求3所述的系统,其特征在于,所述多个通信芯片,还用于接收终端并行发送的上行数据,其中,所述终端为所述下行数据中的寻址地址信息指向的终端,所述上行数据为所述终端对所述下行数据处理后生成的上行数...
【专利技术属性】
技术研发人员:杨振华,陈洪顺,曹忻军,唐劼,
申请(专利权)人:北京飞利信电子技术有限公司,
类型:发明
国别省市:北京,11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。