显示驱动器以及显示装置制造方法及图纸

技术编号:17409539 阅读:22 留言:0更新日期:2018-03-07 06:32
本发明专利技术涉及显示驱动器以及显示装置。对起因于同步的失败的显示混乱的产生进行抑制。对显示面板进行驱动的显示驱动器具备:同步提取电路,以对从该显示驱动器的外部被供给并且指示垂直同步期间的开始的垂直同步期间开始指示进行响应而生成垂直同步源极信号的方式构成;定时生成电路,对垂直同步源极信号进行响应而生成内部垂直同步信号;以及驱动电路,与内部垂直同步信号同步地对显示面板进行驱动。定时生成电路以对垂直同步源极信号的有效进行响应而使内部垂直同步信号有效的方式构成。同步提取电路以在检测到垂直同步期间开始指示时使垂直同步源极信号有效的方式构成,并且,以如下方式构成:在垂直同步源极信号的前次的有效之后,根据规定时间的经过,使垂直同步源极信号有效。

Display drive and display device

The present invention relates to a display driver and a display device. Suppress the emergence of a display of chaos caused by the failure of synchronization. The display panel driver display driver including a synchronous extraction circuit to display from the vertical synchronization period is supplied and the external drive during the vertical sync start instruction indicating the start of response generation vertical sync source signal; a timing generation circuit, the vertical sync source signal is generated inside vertical synchronizing signal response; and the drive circuit and the internal vertical synchronizing signal in synchronization display panel drive. A timing generation circuit is made up of a vertical synchronous signal in response to an effective internal vertical synchronous signal. Synchronous extraction circuit in detected during the vertical vertical sync sync source indicating the start of very effective signal form, and the form as follows: in the vertical sync source signal of the previous work, according to the provisions of the passing of time, the vertical sync source signal effectively.

【技术实现步骤摘要】
显示驱动器以及显示装置
本专利技术涉及显示驱动器以及显示装置,特别是涉及显示驱动器以及显示装置的同步(例如,垂直同步和水平同步)用的技术。
技术介绍
在显示装置(例如,液晶显示装置、OLED(organiclightemittingdiode:有机发光二极管)显示装置)中,一般地,要求同步的确立,更具体地,要求垂直同步和水平同步的确立。确立垂直同步和水平同步的最传统的方法是使用垂直同步信号和水平同步信号的方法。在其架构中,利用垂直同步信号指示垂直同步期间的开始,利用水平同步信号指示水平同步信号的开始。例如,关于面板显示装置,向对显示面板进行驱动的显示驱动器供给垂直同步信号和水平同步信号,该显示驱动器与垂直同步信号和水平同步信号同步地进行工作,由此,确立垂直同步和水平同步。在近年来的显示装置中,为了指示垂直同步期间和水平同步期间的开始,常常采用向该显示驱动器发送特定的数据包的架构。例如,MIPIDSI(MobileIndustryProcessorInterfaceDisplaySerialInterface:移动行业处理器接口显示串行接口)是采用这样的架构的典型的标准。在MIPIDSI中,Vsync数据包(Vsyncpacket)被规定为指示垂直同步期间的开始的数据包,Hsync数据包(Hsyncpacket)被规定为指示水平同步期间的开始的数据包。在本申请中有时将指示垂直同步期间的开始的数据包称作垂直同步数据包,在本申请中有时将指示水平同步期间的开始的数据包称作水平同步数据包。在最典型的结构中,在显示驱动器的内部根据垂直同步数据包生成内部垂直同步信号,根据水平同步数据包生成内部水平同步信号。显示驱动器的各电路与所生成的内部垂直同步信号和内部水平同步信号同步地进行工作。在这样的架构中存在能够减少信号线的数量的优点。在供给垂直同步信号和水平同步信号的结构中,需要用于供给垂直同步信号和水平同步信号的专用的信号线,信号线的数量增大。代替垂直同步信号和水平同步信号,将表示垂直同步期间和水平同步期间的开始定时的垂直同步数据包和水平同步数据包通过数据接口传送,由此,没有设置专用的信号线的必要性,能够减少信号线的数量。在显示装置中的同步的确立中可能产生的问题之一是当噪声被施加于与同步的确立相关的信号线时,存在妨碍同步的确立的可能性。例如,图1是示出在采用使用水平同步数据包确立水平同步的架构的显示装置、更具体地使用了依照MIPIDSI的串行接口的显示装置中利用通道#i传送水平同步数据包的情况下的工作的一例的时序图。在水平同步期间的开始时向显示驱动器传送水平同步数据包。在显示装置正常地工作的情况下,当向显示驱动器供给水平同步数据包时,在显示驱动器的内部,与该水平同步数据包同步地使内部水平同步信号有效。显示驱动器的各电路响应于内部水平同步信号的有效而进行规定的工作。可是,例如当由于高电压的噪声被施加于通道#i而使显示驱动器在水平同步数据包的接收中失败时,不使内部水平同步信号在适当的定时有效,妨碍了水平同步的确立。对于垂直同步数据包也是同样的。当显示驱动器在垂直同步数据包的接收中失败时,妨碍了垂直同步的确立。当垂直同步数据包和/或水平同步数据包的接收失败、垂直同步和/或水平同步的确立被妨碍时,有时在显示于显示面板的图像中产生混乱。图2示出在垂直同步和水平同步的确立失败时的显示画面的一例。在图像数据数据包的接收失败的情况下,图像的混乱被限定于与接收失败的图像数据数据包对应的像素,但是,存在垂直同步数据包和/或水平同步数据包的接收的失败的影响波及到显示画面的整体的情况,不优选。对于使用垂直同步信号、水平同步信号确立垂直同步和水平同步的构架也是同样的。当噪声被施加于供给垂直同步信号、水平同步信号的信号线时,存在垂直同步和水平同步的确立失败的情况。如根据以上所理解的那样,为了对起因于同步的确立的失败的显示混乱的产生进行抑制而存在技术上的需求。再有,关于与命令对应的垂直同步信号的生成,例如,在日本特开2014-115391号公报中被公开。现有技术文献专利文献专利文献1:日本特开2014-115391号公报。
技术实现思路
专利技术要解决的课题因此,本专利技术的目的之一在于对起因于同步的确立的失败的显示混乱的产生进行抑制。本领域技术人员能够根据下述的公开理解本专利技术的其它目的。用于解决课题的方案在本专利技术的一个观点中,对显示面板进行驱动的显示驱动器具备:同步提取电路,以对从该显示驱动器的外部被供给并且指示垂直同步期间的开始的垂直同步期间开始指示进行响应而生成垂直同步源极信号的方式构成;定时生成电路,对垂直同步源极信号进行响应而生成内部垂直同步信号;以及驱动电路,与内部垂直同步信号同步地对显示面板进行驱动。定时生成电路以对垂直同步源极信号的有效进行响应而使内部垂直同步信号有效的方式构成。同步提取电路以在检测到垂直同步期间开始指示时使垂直同步源极信号有效的方式构成,并且,以如下方式构成:在垂直同步源极信号的前次的有效之后,在经过了规定时间的情况下,即使在未检测到垂直同步期间开始指示的情况下,也使垂直同步源极信号有效。在本专利技术的其它的观点中,对显示面板进行驱动的显示驱动器具备:同步提取电路,以对从该显示驱动器的外部被供给并且指示水平同步期间的开始的水平同步期间开始指示进行响应而生成水平同步源极信号的方式构成;定时生成电路,对水平同步源极信号进行响应而生成内部水平同步信号;以及驱动电路,与内部水平同步信号同步地对显示面板进行驱动。定时生成电路以对水平同步源极信号的有效进行响应而使内部水平同步信号有效的方式构成。同步提取电路以在检测到水平同步期间开始指示时使水平同步源极信号有效的方式构成,并且,以如下方式构成:在水平同步源极信号的前次的有效之后,根据规定时间的经过,使水平同步源极信号有效。像这样构成的显示驱动器适合用于显示装置。专利技术的效果根据本专利技术,能够抑制起因于同步的失败的显示混乱的产生。附图说明图1是示出在使用了依照MIPIDSI的串行接口的显示系统中传送水平同步数据包的情况下的工作的一例的时序图。图2示出在垂直同步和水平同步的确立失败时的显示画面的一例。图3是概略地示出一个实施方式的显示装置的结构的框图。图4是概略地示出本实施方式的显示驱动器IC的结构的框图。图5是示出本实施方式的从主机向显示驱动器IC的通信中的数据流的格式的图。图6是示出本实施方式的垂直同步/水平同步提取电路的垂直同步源极信号生成部的结构的框图。图7是示出本实施方式的垂直同步/水平同步提取电路的水平同步源极信号生成部的结构的框图。图8是示出本实施方式的垂直同步源极信号生成部的工作的时序图。图9是示出本实施方式的水平同步源极信号生成部的工作的时序图。具体实施方式以下,一边参照附图一边对实施方式进行说明。需要注意的是,在以下的说明中同一或者对应的结构要素利用同一或者对应的参照符号进行参照。图3是概略地示出一个实施方式的显示装置10的结构的框图。显示装置10被构成为液晶显示装置,具备LCD(liquidcrystaldisplay:液晶显示器)面板1和显示驱动器IC2。显示装置10以如下方式构成:从主机3接收图像数据和控制数据,根据所接收的图像数据和控制数据将图像显示于LCD面板1本文档来自技高网
...
显示驱动器以及显示装置

【技术保护点】
一种对显示面板进行驱动的显示驱动器,其中,具备:同步提取电路,以对从该显示驱动器的外部被供给并且指示垂直同步期间的开始的垂直同步期间开始指示进行响应而生成垂直同步源极信号的方式构成;定时生成电路,对所述垂直同步源极信号进行响应而生成内部垂直同步信号;以及驱动电路,与所述内部垂直同步信号同步地对所述显示面板进行驱动,所述定时生成电路以对所述垂直同步源极信号的有效进行响应而使所述内部垂直同步信号有效的方式构成,所述同步提取电路以在检测到所述垂直同步期间开始指示时使所述垂直同步源极信号有效的方式构成,并且,所述同步提取电路以如下方式构成:在所述垂直同步源极信号的前次的有效之后,在经过了规定时间的情况下,即使在未检测到垂直同步期间开始指示的情况下,也使所述垂直同步源极信号有效。

【技术特征摘要】
2016.08.19 JP 2016-1613901.一种对显示面板进行驱动的显示驱动器,其中,具备:同步提取电路,以对从该显示驱动器的外部被供给并且指示垂直同步期间的开始的垂直同步期间开始指示进行响应而生成垂直同步源极信号的方式构成;定时生成电路,对所述垂直同步源极信号进行响应而生成内部垂直同步信号;以及驱动电路,与所述内部垂直同步信号同步地对所述显示面板进行驱动,所述定时生成电路以对所述垂直同步源极信号的有效进行响应而使所述内部垂直同步信号有效的方式构成,所述同步提取电路以在检测到所述垂直同步期间开始指示时使所述垂直同步源极信号有效的方式构成,并且,所述同步提取电路以如下方式构成:在所述垂直同步源极信号的前次的有效之后,在经过了规定时间的情况下,即使在未检测到垂直同步期间开始指示的情况下,也使所述垂直同步源极信号有效。2.根据权利要求1所述的显示驱动器,其中,所述同步提取电路具备:垂直同步期间开始指示检测部,以检测所述垂直同步期间开始指示而生成垂直同步期间开始指示检测信号的方式构成;垂直同步模拟信号生成部,具备进行计数工作的计数器,并且,以根据所述计数器保持的计数值生成垂直同步模拟信号的方式构成;以及逻辑电路部,根据所述垂直同步期间开始指示检测信号和所述垂直同步模拟信号生成所述垂直同步源极信号。3.根据权利要求2所述的显示驱动器,其中,所述垂直同步期间开始指示检测部以如下方式构成:当检测到所述垂直同步期间开始指示时,使所述垂直同步期间开始指示检测信号有效,所述计数器以使所述计数值递增的方式构成,所述垂直同步模拟信号生成部以对所述计数值达到规定的上限值进行响应而使所述垂直同步模拟信号有效的方式构成,所述逻辑电路部以对所述垂直同步期间开始指示检测信号的有效和所述垂直同步模拟信号的有效进行响应而使所述垂直同步源极信号有效的方式构成,所述计数器以如下方式构成:对所述垂直同步期间开始指示检测信号的有效进行响应而复位成规定的复位值,并且,对所述垂直同步模拟信号的有效进行响应而将所述计数值设置成比所述复位值大的规定值。4.根据权利要求3所述的显示驱动器,其中,所述逻辑电路部在所述计数值未达到规定的下限值的情况下,即使所述垂直同步期间开始指示检测信号有效,也不使所述垂直同步源极信号有效。5.根据权利要求2所述的显示驱动器,其中,所述垂直同步期间开始指示检测部以如下方式构成:当检测到所述垂直同步期间开始指示时,使所述垂直同步期间开始指示检测信号有效,所述计数器以使所述计数值递减的方式构成,所述垂直同步模拟信号生成部以对所述计数值达到规定的下限值进行响应而使所述垂直同步模拟信号有效的方式构成,所述逻辑电路部以对所述垂直同步期间开始指示检测信号的有效和所述垂直同步模拟信号的有效进行响应而使所述垂直同步源极信号有效的方式构成,所述计数器以如下方式构成:对所述垂直同步期间开始指示检测信号的有效进行响应而复位成规定的复位值,并且,对所述垂直同步模拟信号的有效进行响应而将所述计数值设置成比所述复位值小的规定值。6.根据权利要求5所述的显示驱动器,其中,所述逻辑电路部在所述计数值未达到规定的上限值的情况下,即使所述垂直同步期间开始指示检测信号有效,也不使所述垂直同步源极信号有效。7.根据权利要求3或4所述的显示驱动器,其中,进一步具备保持所述上限值的上限值寄存器。8.根据权利要求7所述的显示驱动器,其中,在所述上限值寄存器中保持的所述上限值能够从该显示驱动器的外部进行改写。9.根据权利要求1至8的任一项所述的显示驱动器,其中,所述垂直同步期间开始指示包括被供给到该显示驱动器的垂直同步数据包。10.根据权利要求1所述的显示驱动器,其中,所述同步提取电路以对从该显示驱动器的外部被供给并且指示水平同步期间的开始的水平同步期间开始指示进行响应而生成水平同步源极信号的方式构成,所述定时生成电路以对所述水平同步源极信号进行响应而生成内...

【专利技术属性】
技术研发人员:黑岩刚史
申请(专利权)人:辛纳普蒂克斯日本合同会社
类型:发明
国别省市:日本,JP

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1