The present invention relates to a display driver and a display device. Suppress the emergence of a display of chaos caused by the failure of synchronization. The display panel driver display driver including a synchronous extraction circuit to display from the vertical synchronization period is supplied and the external drive during the vertical sync start instruction indicating the start of response generation vertical sync source signal; a timing generation circuit, the vertical sync source signal is generated inside vertical synchronizing signal response; and the drive circuit and the internal vertical synchronizing signal in synchronization display panel drive. A timing generation circuit is made up of a vertical synchronous signal in response to an effective internal vertical synchronous signal. Synchronous extraction circuit in detected during the vertical vertical sync sync source indicating the start of very effective signal form, and the form as follows: in the vertical sync source signal of the previous work, according to the provisions of the passing of time, the vertical sync source signal effectively.
【技术实现步骤摘要】
显示驱动器以及显示装置
本专利技术涉及显示驱动器以及显示装置,特别是涉及显示驱动器以及显示装置的同步(例如,垂直同步和水平同步)用的技术。
技术介绍
在显示装置(例如,液晶显示装置、OLED(organiclightemittingdiode:有机发光二极管)显示装置)中,一般地,要求同步的确立,更具体地,要求垂直同步和水平同步的确立。确立垂直同步和水平同步的最传统的方法是使用垂直同步信号和水平同步信号的方法。在其架构中,利用垂直同步信号指示垂直同步期间的开始,利用水平同步信号指示水平同步信号的开始。例如,关于面板显示装置,向对显示面板进行驱动的显示驱动器供给垂直同步信号和水平同步信号,该显示驱动器与垂直同步信号和水平同步信号同步地进行工作,由此,确立垂直同步和水平同步。在近年来的显示装置中,为了指示垂直同步期间和水平同步期间的开始,常常采用向该显示驱动器发送特定的数据包的架构。例如,MIPIDSI(MobileIndustryProcessorInterfaceDisplaySerialInterface:移动行业处理器接口显示串行接口)是采用这样的架构的典型的标准。在MIPIDSI中,Vsync数据包(Vsyncpacket)被规定为指示垂直同步期间的开始的数据包,Hsync数据包(Hsyncpacket)被规定为指示水平同步期间的开始的数据包。在本申请中有时将指示垂直同步期间的开始的数据包称作垂直同步数据包,在本申请中有时将指示水平同步期间的开始的数据包称作水平同步数据包。在最典型的结构中,在显示驱动器的内部根据垂直同步数据包生成内部垂直同步信号,根 ...
【技术保护点】
一种对显示面板进行驱动的显示驱动器,其中,具备:同步提取电路,以对从该显示驱动器的外部被供给并且指示垂直同步期间的开始的垂直同步期间开始指示进行响应而生成垂直同步源极信号的方式构成;定时生成电路,对所述垂直同步源极信号进行响应而生成内部垂直同步信号;以及驱动电路,与所述内部垂直同步信号同步地对所述显示面板进行驱动,所述定时生成电路以对所述垂直同步源极信号的有效进行响应而使所述内部垂直同步信号有效的方式构成,所述同步提取电路以在检测到所述垂直同步期间开始指示时使所述垂直同步源极信号有效的方式构成,并且,所述同步提取电路以如下方式构成:在所述垂直同步源极信号的前次的有效之后,在经过了规定时间的情况下,即使在未检测到垂直同步期间开始指示的情况下,也使所述垂直同步源极信号有效。
【技术特征摘要】
2016.08.19 JP 2016-1613901.一种对显示面板进行驱动的显示驱动器,其中,具备:同步提取电路,以对从该显示驱动器的外部被供给并且指示垂直同步期间的开始的垂直同步期间开始指示进行响应而生成垂直同步源极信号的方式构成;定时生成电路,对所述垂直同步源极信号进行响应而生成内部垂直同步信号;以及驱动电路,与所述内部垂直同步信号同步地对所述显示面板进行驱动,所述定时生成电路以对所述垂直同步源极信号的有效进行响应而使所述内部垂直同步信号有效的方式构成,所述同步提取电路以在检测到所述垂直同步期间开始指示时使所述垂直同步源极信号有效的方式构成,并且,所述同步提取电路以如下方式构成:在所述垂直同步源极信号的前次的有效之后,在经过了规定时间的情况下,即使在未检测到垂直同步期间开始指示的情况下,也使所述垂直同步源极信号有效。2.根据权利要求1所述的显示驱动器,其中,所述同步提取电路具备:垂直同步期间开始指示检测部,以检测所述垂直同步期间开始指示而生成垂直同步期间开始指示检测信号的方式构成;垂直同步模拟信号生成部,具备进行计数工作的计数器,并且,以根据所述计数器保持的计数值生成垂直同步模拟信号的方式构成;以及逻辑电路部,根据所述垂直同步期间开始指示检测信号和所述垂直同步模拟信号生成所述垂直同步源极信号。3.根据权利要求2所述的显示驱动器,其中,所述垂直同步期间开始指示检测部以如下方式构成:当检测到所述垂直同步期间开始指示时,使所述垂直同步期间开始指示检测信号有效,所述计数器以使所述计数值递增的方式构成,所述垂直同步模拟信号生成部以对所述计数值达到规定的上限值进行响应而使所述垂直同步模拟信号有效的方式构成,所述逻辑电路部以对所述垂直同步期间开始指示检测信号的有效和所述垂直同步模拟信号的有效进行响应而使所述垂直同步源极信号有效的方式构成,所述计数器以如下方式构成:对所述垂直同步期间开始指示检测信号的有效进行响应而复位成规定的复位值,并且,对所述垂直同步模拟信号的有效进行响应而将所述计数值设置成比所述复位值大的规定值。4.根据权利要求3所述的显示驱动器,其中,所述逻辑电路部在所述计数值未达到规定的下限值的情况下,即使所述垂直同步期间开始指示检测信号有效,也不使所述垂直同步源极信号有效。5.根据权利要求2所述的显示驱动器,其中,所述垂直同步期间开始指示检测部以如下方式构成:当检测到所述垂直同步期间开始指示时,使所述垂直同步期间开始指示检测信号有效,所述计数器以使所述计数值递减的方式构成,所述垂直同步模拟信号生成部以对所述计数值达到规定的下限值进行响应而使所述垂直同步模拟信号有效的方式构成,所述逻辑电路部以对所述垂直同步期间开始指示检测信号的有效和所述垂直同步模拟信号的有效进行响应而使所述垂直同步源极信号有效的方式构成,所述计数器以如下方式构成:对所述垂直同步期间开始指示检测信号的有效进行响应而复位成规定的复位值,并且,对所述垂直同步模拟信号的有效进行响应而将所述计数值设置成比所述复位值小的规定值。6.根据权利要求5所述的显示驱动器,其中,所述逻辑电路部在所述计数值未达到规定的上限值的情况下,即使所述垂直同步期间开始指示检测信号有效,也不使所述垂直同步源极信号有效。7.根据权利要求3或4所述的显示驱动器,其中,进一步具备保持所述上限值的上限值寄存器。8.根据权利要求7所述的显示驱动器,其中,在所述上限值寄存器中保持的所述上限值能够从该显示驱动器的外部进行改写。9.根据权利要求1至8的任一项所述的显示驱动器,其中,所述垂直同步期间开始指示包括被供给到该显示驱动器的垂直同步数据包。10.根据权利要求1所述的显示驱动器,其中,所述同步提取电路以对从该显示驱动器的外部被供给并且指示水平同步期间的开始的水平同步期间开始指示进行响应而生成水平同步源极信号的方式构成,所述定时生成电路以对所述水平同步源极信号进行响应而生成内...
【专利技术属性】
技术研发人员:黑岩刚史,
申请(专利权)人:辛纳普蒂克斯日本合同会社,
类型:发明
国别省市:日本,JP
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。