一种绑定方法及装置制造方法及图纸

技术编号:17387636 阅读:29 留言:0更新日期:2018-03-04 12:46
本发明专利技术提供一种绑定方法及装置,上述方法包括以下步骤:获取非统一内存访问节点NUMA node中的CPU特征信息,其中,所述CPU特征信息包括逻辑核位置;将各个进程与对应位置的逻辑核进行绑定。上述技术方案中,通过获取逻辑核位置并将各个进程与对应位置的逻辑核进行绑定,避免了CPU逻辑核与进程之间分配不均的问题,保障了性能压测的全面有效性。

A binding method and device

【技术实现步骤摘要】
一种绑定方法及装置
本专利技术属于计算机
,尤其涉及一种绑定方法及装置。
技术介绍
在对服务器进行性能压测的时候,为了保证压测达到服务器的最大性能即CPU利用率达到100%,通常会进行压测进程与CPU逻辑核绑定,绑定时一是要考虑逻辑核个数,二是要考虑逻辑核的排列情况。例如:某型号CPU有28个物理核core,56个逻辑核,进行压测时可启动28个进程,一个进程绑定2个逻辑核:如进程1绑定3(十六进制中3为0011,此处绑定意思为进程1使用第一、二位的逻辑核),进程2绑定C(十六进制中C为1100,此处意思为进程2绑定第三、四位的逻辑核),进程3绑定30(十六进制中30为00110000,此处意思为进程3绑定第五、六位的逻辑核),以此类推进行绑定。但是Purley平台下的CPU的逻辑核排列不是连续的,这就导致如果该进程绑定的位置上没有逻辑核,则该进程没有起到压测的作用,导致测试结果无效。因此,迫切需要提供一种绑定方案来解决上述技术问题。
技术实现思路
本专利技术提供一种绑定方法及装置,以解决上述问题。本专利技术实施例提供一种绑定方法,包括以下步骤:获取非统一内存访问节点NUMAnode中的CPU特征信息,其中,所述CPU特征信息包括逻辑核位置;将各个进程与对应位置的逻辑核进行绑定。本专利技术实施例还提供一种绑定装置,包括处理器,适于实现各指令;存储设备,适于存储多条指令,所述指令适于由所述处理器加载并执行;获取非统一内存访问节点NUMAnode中的CPU特征信息,其中,所述CPU特征信息包括逻辑核位置;将各个进程与对应位置的逻辑核进行绑定。本专利技术实施例提供以下技术方案:获取非统一内存访问节点NUMAnode中的CPU特征信息,其中,所述CPU特征信息包括逻辑核位置;将各个进程与对应位置的逻辑核进行绑定。上述技术方案中,通过获取逻辑核位置并将各个进程与对应位置的逻辑核进行绑定,避免了CPU逻辑核与进程之间分配不均的问题,保障了性能压测的全面有效性。附图说明此处所说明的附图用来提供对本专利技术的进一步理解,构成本申请的一部分,本专利技术的示意性实施例及其说明用于解释本专利技术,并不构成对本专利技术的不当限定。在附图中:图1所示为本专利技术实施例1的绑定方法流程图;图2所示为本专利技术实施例2的绑定装置结构图。具体实施方式下文中将参考附图并结合实施例来详细说明本专利技术。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。本专利技术通过使用coreinfo工具查看CPU特征信息、NUMAnode个数;其中,所述CPU特征信息包括CPU型号、CPU主频、CPU物理核个数、逻辑核位置。然后根据显示的NUMAnode个数和逻辑核位置进行进程绑定。具体实现流程如下:1)把coreinfo工具拷贝到要运行压测的服务器系统下,打开cmd命令窗口,找到coreinfo工具所在目录;2)在cmd窗口中执行:coreinfo,回车后即显示当前服务器CPU信息;也可以执行:coreinfo>CPUinfo.txt,在同目录下打开CPUinfo.txt进行查看;3)在显示的结果中查找如下信息:此处显示的NUMANode0和1为当前系统下的NUMAnode数量,进行进程绑定时可根据这个数量进行分组;每个NUMANode下面显示的“*”代表每个NUMANode下的逻辑核位置:NUMANode0显示前56个逻辑核位置,NUMANode1显示了后56个逻辑核位置。4)进行进程与逻辑核绑定,以NUMANode0后两个逻辑核为例:绑定方法为:绑定方法:start/node[0,1]/Affinity[3,C,30,C0…]后跟“压测进程”,例如:start/node0/Affinity3″SPECpower_ssj,jvm%I%of%JVMS%″%JAVA%%JAVAOPTI0NS_SSJ%org.spec.power.ssj.SpecPowerSsj-jvmId%I%-numJvms%JVMS%-director%DIRECTOR_HOST%-setid%SETID%。本专利技术实施例采用coreinfo工具进行对逻辑核排列位置查看,并依此进行进程绑定,避免了CPU逻辑核与进程之间分配不均的问题,保障了性能压测的全面有效性,并且coreinfo工具适用于各个型号的处理器,兼容性高,使用方法简单快捷,有效提升了工作效率。图1所示为本专利技术实施例1的绑定方法流程图,包括以下步骤:步骤101:获取非统一内存访问节点NUMAnode中的CPU特征信息,其中,所述CPU特征信息包括逻辑核位置;进一步地,通过核信息查看工具即coreinfo工具获取非统一内存访问节点NUMAnode中的CPU特征信息、NUMAnode个数。进一步地,根据所述NUMAnode个数,对所述进程进行分组。进一步地,所述根据所述NUMAnode个数,对所述进程进行分组之后,还包括:建立分组后的进程与NUMAnode之间的对应关系。进一步地,所述CPU特征信息还包括CPU型号、CPU主频、CPU物理核个数。步骤102:将各个进程与对应位置的逻辑核进行绑定。进一步地,将分组后的进程与NUMAnode中对应位置的逻辑核进行绑定。本专利技术实施例通过使用coreinfo工具查看CPU详细信息,包括CPU型号、CPU主频、CPU物理核个数、逻辑核位置、NUMAnode个数等,然后根据显示的NUMAnode个数和逻辑核的排列位置情况进行进程绑定,避免了CPU逻辑核与进程之间分配不均的问题,保障了性能压测的全面有效性。图2所示为本专利技术实施例2的绑定装置结构图,包括处理器,适于实现各指令;存储设备,适于存储多条指令,所述指令适于由所述处理器加载并执行;获取非统一内存访问节点NUMAnode中的CPU特征信息,其中,所述CPU特征信息包括逻辑核位置;将各个进程与对应位置的逻辑核进行绑定。进一步地,进一步地,通过核信息查看工具即coreinfo工具获取非统一内存访问节点NUMAnode中的CPU特征信息、NUMAnode个数。进一步地,根据所述NUMAnode个数,对所述进程进行分组。进一步地,所述根据所述NUMAnode个数,对所述进程进行分组之后,还包括:建立分组后的进程与NUMAnode之间的对应关系。进一步地,将分组后的进程与NUMAnode中对应位置的逻辑核进行绑定。进一步地,所述CPU特征信息还包括CPU型号、CPU主频、CPU物理核个数。本专利技术实施例提供以下技术方案:获取非统一内存访问节点NUMAnode中的CPU特征信息,其中,所述CPU特征信息包括逻辑核位置;将各个进程与对应位置的逻辑核进行绑定。上述技术方案中,通过获取逻辑核位置并将各个进程与对应位置的逻辑核进行绑定,避免了CPU逻辑核与进程之间分配不均的问题,保障了性能压测的全面有效性。以上所述仅为本专利技术的优选实施例而已,并不用于限制本专利技术,对于本领域的技术人员来说,本专利技术可以有各种更改和变化。凡在本专利技术的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本专利技术的保护范围之内。本文档来自技高网...
一种绑定方法及装置

【技术保护点】
一种绑定方法,其特征在于,包括以下步骤:获取非统一内存访问节点NUMA node中的CPU特征信息,其中,所述CPU特征信息包括逻辑核位置;将各个进程与对应位置的逻辑核进行绑定。

【技术特征摘要】
1.一种绑定方法,其特征在于,包括以下步骤:获取非统一内存访问节点NUMAnode中的CPU特征信息,其中,所述CPU特征信息包括逻辑核位置;将各个进程与对应位置的逻辑核进行绑定。2.根据权利要求1所述的绑定方法,其特征在于,通过核信息查看工具即coreinfo工具获取非统一内存访问节点NUMAnode中的CPU特征信息、NUMAnode个数。3.根据权利要求2所述的绑定方法,其特征在于,根据所述NUMAnode个数,对所述进程进行分组。4.根据权利要求3所述的绑定方法,其特征在于,所述根据所述NUMAnode个数,对所述进程进行分组之后,还包括:建立分组后的进程与NUMAnode之间的对应关系。5.根据权利要求4所述的绑定方法,其特征在于,将分组后的进程与NUMAnode中对应位置的逻辑核进行绑定。6.根据权利要求1所述的绑定方法,其特征在于,所述CPU特征信息还包括CPU型号、CPU主频、CPU物理核个数。7.一种绑定装置,其特征在于,包括处理器,...

【专利技术属性】
技术研发人员:张斌
申请(专利权)人:郑州云海信息技术有限公司
类型:发明
国别省市:河南,41

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1