一种防止瞬间掉电引起二次复位的复位电路制造技术

技术编号:17307222 阅读:38 留言:0更新日期:2018-02-19 04:00
本发明专利技术提供了一种防止瞬间掉电引起二次复位的复位电路,涉及集成电路领域。系统上电的时候,普通的复位电路产生的复位信号会因为电源短时间掉电且重新上电而引起二次复位,对芯片产生误操作。本发明专利技术通过将通常的复位信号经过两路数据选择器并进行相关的控制和逻辑运算产生仅在第一回的上升沿与下降沿透明输出,屏蔽之后上升沿与下降沿的复位信号,从而避免因电源瞬间掉电而引起的二次复位,增加了芯片在实际环境中的稳定度和可靠性,具有较高的实际应用价值。

A reset circuit that prevents two reset from the instantaneous power off

The invention provides a reset circuit that prevents two reset times from the instantaneous power off, which involves the field of integrated circuits. When the system is powered up, the reset signal generated by the ordinary reset circuit will cause the two reset, resulting in misoperation of the chip because of the short time power failure and power on again. The reset signal is usually through the two-way data selector and control and logic operation related only produced in the first rise along with the falling edge of the output transparent shielding, after rising and falling edge of the reset signal, so as to avoid the two reduction caused by power supply instant power-off, stability and reliability increase the chip in the actual environment, has high practical application value.

【技术实现步骤摘要】
一种防止瞬间掉电引起二次复位的复位电路
本专利技术涉及集成电路
,尤其是指一种防止瞬间掉电引起二次复位的复位电路。
技术介绍
上电复位电路广泛应用于集成电路设计中,是保证整个系统稳定可靠工作的不可缺少的部分。在芯片上电过程中,上电复位电路检测并判断芯片供电电压是否达到要求的启动电压,当芯片供电稳定时产生复位信号,对数字电路和其他单元电路进行复位和启动,使系统正常工作。但是,在实际应用中,芯片上电之后,由于强干扰或者电池老化会出现电源瞬间掉电再重新上电的情况,这时普通的复位电路会产生二次复位的信号,引起芯片重新复位,改变正常工作状态,影响系统的正常工作。
技术实现思路
有鉴于此,本专利技术提供一种防止瞬间掉电引起二次复位的复位电路,其能够避免因电源瞬间掉电而引起的二次复位。为了实现上述目的,本专利技术通过以下技术方案来实现:一种防止瞬间掉电引起二次复位的复位电路,包括用于产生通常复位信号的通常复位电路,还包括用于产生第一路复位信号的第一数据选择器、用于产生第二路复位信号的第二数据选择器、用于产生数据选择器控制信号的第一控制电路和第二控制电路、用于上电初始清零的初始清零电路、对两路复位信号进行逻辑运算的异或门,以及用于输出整形的输出缓冲器;所述第一数据选择器和第二数据选择器均包括高电平控制信号输入端、低电平控制信号输入端、信号输出选择控制端和输出端,所述第一控制电路和第二控制电路均包括输出端和输入端,所述通常复位电路产生的复位信号分别与第一数据选择器的高电平控制信号输入端以及第一控制电路和第二控制电路的输入端相连,所述第一数据选择器的输出端分别与第一数据选择器的低电平控制信号输入端、第二数据选择器的低电平控制信号输入端、初始清零电路的输出端以及异或门的一端相连,所述第一数据选择器的信号输出选择控制端与所述第一控制电路的输入端相连,所述第二数据选择器的信号输出选择控制端与所述第二控制电路的输出端相连,所述第二数据选择器的输出端分别与第二数据选择器的高电平控制输入端以及异或门的另一端相连,所述异或门的输出端与所述输出缓冲器的输入端相连,所述输出缓冲器的输出为需要的复位信号。可选的,所述的数据选择器电路包括第一反相器、第二反相器、第三反相器、第一NMOS管和第二NMOS管,其中第一反相器的输入端为第一数据选择器的高电平控制输入端,第一反相器的输出与第一NMOS管的源端相连,第一NMOS管的漏端分别与第二反相器的输入和第二NMOS管的漏端相连,第二NMOS管的源端与第三反相器的输出相连,第二反相器的输出为第一数据选择器的输出端,第三反相器的输入为第一数据选择器的低电平控制输入端,第一NMOS管的栅端为第一数据选择器的高电平控制端,第二NMOS管的栅端为第一数据选择器的低电平控制端。可选的,所述第一控制电路包括缓冲器、第四反相器、第二与门、第一电容、第二电容、施密特触发器、第十二反相器和第十三反相器,其中第一控制电路的输入与缓冲器的输入端和第四反相器的输入相连,第四反相器输出与第二与门一端输入相连,第二与门另一端输入与电源相连,第二与门的输出分别与第一电容和施密特触发器输入相连,所述施密特触发器的输出分别与第二电容和第十二反相器相连,第一电容另一端和第二电容另一端同时接地,第十二反相器的输出与第十三反相器的输入相连,第十三反相器的输出为第一控制电路的控制输出端;所述第二控制电路的输入为第六反相器的输入端,第六反相器的输出端与第十四反相器的输入端相连,第十四反相器的输出端为第二控制电路的控制输出端。与现有技术相比,本专利技术具有以下优点:本专利技术所提出的复位电路将通常的复位信号经过两路数据选择器并进行相关的控制,再将两路信号经过逻辑异或运算产生仅在第一回的上升沿与下降沿透明输出,之后再有上升沿启动都没有变化的复位信号,从而避免因电源瞬间掉电而引起的二次复位,是对现有技术的一种重要改进。附图说明图1为本专利技术的上电复位电路框图。图2为本专利技术的上电复位电路具体实现的原理图。具体实施方式下面结合附图对本专利技术工作原理进行详细说明。如图1所示,一种防止瞬间掉电引起二次复位的复位电路框图,其在通常复位电路的基础上还包括两个数据选择器、第一控制电路、第二控制电路、初始清零电路、异或门、输出缓冲器,通常复位电路产生的复位信号分别与第一数据选择器高电平控制端,第一控制电路和第二控制电路的输入端相连,第一数据选择器输出端分别与第一数据选择器低电平控制端、第二数据选择器低电平控制输入端、初始清零电路输出端、异或门一端相连,第一数据选择器控制端C与第一控制电路输入端相连,第二数据选择器控制端C与第二控制电路输出端相连,第二数据选择器输出端分别与第二数据选择器高电平控制输入端和异或门另一端相连,异或门输出端与输出缓冲器输入端相连,输出缓冲器输出即为需要的复位信号。该复位电路通过第一路数据选择器和第二数据选择器产生两路信号,其中第一控制电路控制第一路数据选择器的输出是低电平控制输入端与输出相连形成的正反馈保持数据状态还是高电平控制输入端的通常复位信号,同理,第二控制电路控制第二路数据选择器的输出是高电平控制输入端与输出相连形成的正反馈保持数据状态还是低电平控制输入端的第一路数据选择器的输出信号,在上电初始过程,初始清零电路保证第二数据选择器输出锁存在低电平状态,最后将两路信号经过逻辑异或运算产生仅在第一回的上升沿与下降沿透明输出,屏蔽之后的上升沿变化的复位信号。图2所示为一种防止瞬间掉电引起二次复位的复位电路原理图。电路中NMOS管(N沟道金属氧化物半导体场效应管)以MN加序号表示,反相器以INV加序号表示,与门以AND加序号表示,或非门以NOR加序号表示,电容以C加序号表示。复位电路的具体实现为:第一数据选择器电路包括第一反相器INV1、第二反相器INV2、第三反相器INV3、第一NMOS管MN1和第二NMOS管MN2;其中,第一反相器INV1的输入端为第一数据选择器的高电平控制输入端,第一反相器INV1的输出与第一NMOS管MN1的源端相连,第一NMOS管MN1的漏端分别与第二反相器INV2的输入和第二NMOS管MN2的漏端相连,第二NMOS管MN2的源端与第三反相器INV3的输出相连,第二反相器INV2的输出为第一数据选择器的输出端,第三反相器INV3的输入为第一数据选择器的低电平控制输入端,第一NMOS管MN1的栅端为第一数据选择器的高电平控制端,第二NMOS管MN2的栅端为第一数据选择器的低电平控制端。第二数据选择器电路包括第七反相器INV7、第八反相器INV8、第九反相器INV9、第四NMOS管MN4和第五NMOS管MN5。第一控制电路包括缓冲器、第四反相器INV4、第二与门AND2、第一电容C1、第二电容C2、施密特触发器、第十二反相器INV12和第十三反相器INV13;其中,第一控制电路的输入与缓冲器的输入端和第四反相器INV4的输入相连,第四反相器输出与第二与门AND2一端输入相连,第二与门AND2另一端输入与电源相连,第二与门AND2输出分别与第一电容C1和施密特触发器输入相连,施密特触发器输出分别与第二电容和第十二反相器相连,第一电容C1另一端和第二电容C2另一端同时接地,第十二反相器INV12输出和第十三反相器INV13输入本文档来自技高网...
一种防止瞬间掉电引起二次复位的复位电路

【技术保护点】
一种防止瞬间掉电引起二次复位的复位电路,包括用于产生通常复位信号的通常复位电路,其特征在于:还包括用于产生第一路复位信号的第一数据选择器、用于产生第二路复位信号的第二数据选择器、用于产生数据选择器控制信号的第一控制电路和第二控制电路、用于上电初始清零的初始清零电路、对两路复位信号进行逻辑运算的异或门,以及用于输出整形的输出缓冲器;所述第一数据选择器和第二数据选择器均包括高电平控制信号输入端、低电平控制信号输入端、信号输出选择控制端和输出端,所述第一控制电路和第二控制电路均包括输出端和输入端,所述通常复位电路产生的复位信号分别与第一数据选择器的高电平控制信号输入端以及第一控制电路和第二控制电路的输入端相连,所述第一数据选择器的输出端分别与第一数据选择器的低电平控制信号输入端、第二数据选择器的低电平控制信号输入端、初始清零电路的输出端以及异或门的一端相连,所述第一数据选择器的信号输出选择控制端与所述第一控制电路的输入端相连,所述第二数据选择器的信号输出选择控制端与所述第二控制电路的输出端相连,所述第二数据选择器的输出端分别与第二数据选择器的高电平控制输入端以及异或门的另一端相连,所述异或门的输出端与所述输出缓冲器的输入端相连,所述输出缓冲器的输出为需要的复位信号。...

【技术特征摘要】
1.一种防止瞬间掉电引起二次复位的复位电路,包括用于产生通常复位信号的通常复位电路,其特征在于:还包括用于产生第一路复位信号的第一数据选择器、用于产生第二路复位信号的第二数据选择器、用于产生数据选择器控制信号的第一控制电路和第二控制电路、用于上电初始清零的初始清零电路、对两路复位信号进行逻辑运算的异或门,以及用于输出整形的输出缓冲器;所述第一数据选择器和第二数据选择器均包括高电平控制信号输入端、低电平控制信号输入端、信号输出选择控制端和输出端,所述第一控制电路和第二控制电路均包括输出端和输入端,所述通常复位电路产生的复位信号分别与第一数据选择器的高电平控制信号输入端以及第一控制电路和第二控制电路的输入端相连,所述第一数据选择器的输出端分别与第一数据选择器的低电平控制信号输入端、第二数据选择器的低电平控制信号输入端、初始清零电路的输出端以及异或门的一端相连,所述第一数据选择器的信号输出选择控制端与所述第一控制电路的输入端相连,所述第二数据选择器的信号输出选择控制端与所述第二控制电路的输出端相连,所述第二数据选择器的输出端分别与第二数据选择器的高电平控制输入端以及异或门的另一端相连,所述异或门的输出端与所述输出缓冲器的输入端相连,所述输出缓冲器的输出为需要的复位信号。2.根据权利要求1所述的一种防止瞬间掉电引起二次复位的复位电路,其特征在于:所述的数据选择器电路包...

【专利技术属性】
技术研发人员:王旭东魏恒陈明辉廖春连杨格亮曲明王鑫华王湛石立志
申请(专利权)人:中国电子科技集团公司第五十四研究所
类型:发明
国别省市:河北,13

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1