The invention discloses a protection circuit to Boolean XOR arithmetic addition mask mask, A for sensitive data covered, M random number mask, the input signal is T and M, the circuit is composed of the following: T access to the first gate and parallel prefix adder input; M access gate access second parallel prefix adder another input; output parallel prefix adder each carry output and the first gate by connecting the XOR gate, the results of the final output XOR gate
【技术实现步骤摘要】
一种算术加法掩码转布尔异或掩码的防护电路
本专利技术涉及能量、电磁攻击防护技术、电路设计技术,具体涉及一种算术加法掩码转布尔异或掩码的防护电路,在无能量泄露的情况下,将算术掩码转换成布尔掩码,使得数据转换过程泄露的能量消耗和敏感中间值无依赖关系,有效地保护了敏感信息的能量泄露、电磁泄漏等,逻辑结构简单、占用面积小,同时该电路可应用在芯片安全防护领域。
技术介绍
侧信道攻击技术是利用了密码设备在运行过程中泄露的旁路信号,例如时间、电磁、功耗等,这些信号都是密码设备在运行过程中泄露出来的信息,攻击方法简单隐蔽,不容易被发现。这项技术将统计学的基本方法和泄露信息相结合,从而提取密码设备的敏感信息,例如密码设备加密的密钥等。根据攻击者使用的旁路信息的种类可以将侧信道攻击分为时间攻击、能量攻击、电磁攻击、错误攻击等。在最近几年,能量攻击和电磁攻击得到了迅猛的发展。在研究领域中,能量攻击和电磁攻击出现成功攻击实例最多的。这两类主要是利用密码芯片在运行过程中消耗的能量或者辐射的电磁信号,并结合数据相关性和操作相关破解密钥的技术。其对应的攻击方法有简单能量攻击、差分能量攻击、相关 ...
【技术保护点】
一种算术加法掩码转布尔异或掩码的防护电路,其特征在于:设A为需要被掩盖的敏感数据,M为随机数掩码,输入信号为T和M,输入信号T分别接入第一非门和并行前缀加法器的输入端,输入信号M接入第二非门后接入并行前缀加法器的另一个输入端,并行前缀加法器的每一级进位输出和第一非门的输出接入异或门,并输出最终结果。
【技术特征摘要】
1.一种算术加法掩码转布尔异或掩码的防护电路,其特征在于:设A为需要被掩盖的敏感数据,M为随机数掩码,输入信号为T和M,输入信号T分别接入第一非门和并行前缀加法器的输入端,输入信号M接入第二非门后接入并行前缀加法器的另一个输入端,并行前缀加法器的每一级进位输出和第一非门的输出接入异或门,并输出最终结果。2.根据权利要求1所述的一种算术加法掩码转布尔异或掩码的防护电路,其特征在于:所述第一非门对输入信...
【专利技术属性】
技术研发人员:李军,饶金涛,何卫国,
申请(专利权)人:成都三零嘉微电子有限公司,
类型:发明
国别省市:四川,51
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。