一种应用在purley平台八路服务器PCH配置结构制造技术

技术编号:16583777 阅读:720 留言:0更新日期:2017-11-18 12:30
本实用新型专利技术提供一种应用在purley平台八路服务器PCH配置结构,包括:主板,主板上设有四个计算节点及背板;四个计算节点分别与背板连接,且四个计算节点通过背板相互连接;BMC管理模块,储存模块,第一CPU分别与PCH模块连接,PCH模块与背板采用USB协议通信连接;BMC管理模块通过PHY模块与背板连接;第一CPU与第二CPU之间采用UPI协议及PCIE协议通信连接,第一CPU采用UPI协议及PCIE协议与背板连接通信,8路服务器系统中的主板设计了四个计算节点,可以通过开关自由的切换为2,4,8路。

A PCH configuration structure for eight way server in Purley platform

The utility model provides an application platform in the Purley eight server PCH configuration, including: motherboard, motherboard with four nodes and four nodes respectively back; and the backplane connection, and the four computing nodes connected through the backplane; BMC management module, storage module, CPU and PCH are respectively connected with the first module, PCH module and backplane using USB protocol communication connection; BMC management module through the PHY module is connected with the back plate; between the first CPU and the second CPU are connected by UPI protocol and PCIE protocol, the first CPU using UPI communication connection with the backplane protocol and PCIE protocol, 8 server system motherboard design four computing nodes. Can switch freely for 2, 4, 8.

【技术实现步骤摘要】
一种应用在purley平台八路服务器PCH配置结构
本技术涉及服务器领域,尤其涉及一种应用在purley平台八路服务器PCH配置结构。
技术介绍
Intel新推出的Purley平台兼容的PCH为LBG(Lewiburg)系列,除了具有传统PCH开机和对外I/O的功能外,内部还集成了10G网络可以直接通过外接I/O到交换机,同时还具有QAT(QuickAssistTechnology)功能,可以对数据进行加密和加速起到对处理器减负的目的。新的LBG与CPU交互的信号不仅有DMI,同时还有X16的PCIE3.0和可选的X8PCIE3.0。这样来看其实LBG与传统PCH相比,自身还相当于一个PCIE设备,该PCIE设备的FW同样存在Flash中和BIOS处于不同的区域。在高端服务器设计中,四个计算节点通过背板QPI互联实现8路服务器的设计。每个计算节点都有一个PCH负责开关机和对外扩展IO,这样PCH的数量就由计算节点的数量决定。当8路系统开启时,只需要一个PCH,这样会造成别的计算板上PCH资源的浪费,只有8路降级为2路时,每个计算节点的PCH才能充分利用。
技术实现思路
为了克服上述现有技术中的不足,本技术提供一种应用在purley平台八路服务器PCH配置结构,包括:主板,主板上设有四个计算节点及背板;四个计算节点分别与背板连接,且四个计算节点通过背板相互连接;计算节点包括:载板,载板上设有PHY模块,BMC管理模块,PCH模块,储存模块,第一CPU,第二CPU,第一内存条组,第二内存条组;BMC管理模块,储存模块,第一CPU分别与PCH模块连接,PCH模块与背板采用USB协议通信连接;BMC管理模块通过PHY模块与背板连接;第一CPU与第二CPU之间采用UPI协议及PCIE协议通信连接,第一CPU采用UPI协议及PCIE协议与背板连接通信,第二CPU采用UPI协议及PCIE协议与背板连接通信,第一内存条组与第一CPU连接,第二内存条组与第二CPU连接。优选地,计算节点还包括:CPLD模块以及用于调试计算节点内部模块运行状态的XDP调试模块。优选地,第一CPU与PCH模块之间采用DMI协议及PCIE协议通信连接。优选地,储存模块采用至少两个SSD硬盘,储存模块与PCH模块之间采用PCIE协议通信连接。优选地,BMC管理模块与PCH模块采用NCSI协议,PCIE协议,LPC协议,USB协议通信连接。优选地,BMC管理模块与PHY模块采用RGMII协议通信连接,PHY模块与背板采用SERDES方式数据传输。优选地,计算节点还包括:用于给整体计算节点上元件供电的电源模块;电源模块设有P12V引脚。从以上技术方案可以看出,本技术具有以下优点:本技术基于Intel新推出的PCH模块不仅具有传统PCH负责开关机和对外IO的功能,同时内部集成了10G网络和QAT功能,自身相当于一个PCIE的设备,其FW存在与Flash中。通过PCIE与CPU互相通信。本技术中在8路服务器系统中的主板设计了四个计算节点,可以通过开关自由的切换为2,4,8路。附图说明为了更清楚地说明本技术的技术方案,下面将对描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1为应用在purley平台八路服务器PCH配置结构的整体示意图;图2为计算节点示意图。具体实施方式为使得本技术的目的、特征、优点能够更加的明显和易懂,下面将结合本具体实施例中的附图,对本技术中的技术方案进行清楚、完整地描述,显然,下面所描述的实施例仅仅是本技术一部分实施例,而非全部的实施例。基于本专利中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本专利保护的范围。本技术提供了一种应用在purley平台八路服务器PCH配置结构,如图1和图2所示,包括:主板13,主板13上设有四个计算节点12及背板11;四个计算节点12分别与背板11连接,且四个计算节点12通过背板11相互连接;计算节点12包括:载板,载板上设有PCH模块1,BMC管理模块2,PHY模块4,储存模块3,第一CPU5,第二CPU6,第一内存条组7,第二内存条组8;BMC管理模块2,储存模块3,第一CPU5分别与PCH模块1连接,PCH模块1与背板11采用USB协议通信连接;BMC管理模块2通过PHY模块4与背板11连接;第一CPU5与第二CPU6之间采用UPI协议及PCIE协议通信连接,第一CPU5采用UPI协议及PCIE协议与背板11连接通信,第二CPU6采用UPI协议及PCIE协议与背板11连接通信,第一内存条组7与第一CPU5连接,第二内存条组8与第二CPU6连接。PCH(platformcontrollerHub)是一个intel公司的集成南桥。计算节点12还包括:CPLD模块9以及用于调试计算节点内部模块运行状态的XDP调试模块10。第一CPU5与PCH模块1之间采用DMI协议及PCIE协议通信连接。储存模块3采用至少两个SSD硬盘,储存模块3与PCH模块1之间采用PCIE协议通信连接。BMC管理模块2与PCH模块1采用NCSI协议,PCIE协议,LPC协议,USB协议通信连接。BMC管理模块2与PHY模块4采用RGMII协议通信连接,PHY模块4与背板11采用SERDES方式数据传输。计算节点12还包括:用于给整体计算节点上元件供电的电源模块20;电源模块20设有P12V引脚。第一内存条组7包括至少一条内存条,第二内存条组8包括至少一条内存条。本技术中,基于Intel新推出的PCH模块1不仅具有传统PCH负责开关机和对外IO的功能,同时内部集成了10G网络和QAT功能,自身相当于一个PCIE的设备,其FW存在与Flash中。通过PCIE与CPU互相通信。本技术中在8路服务器系统中的主板设计了四个计算节点,可以通过开关自由的切换为2,4,8路。在整个系统中,如果用户需要的是2路服务器,那么通过开关切断每个计算节点的共享信号,使每个计算节点独立的工作,这样每个计算节点的PCH模块为正常的工作模式。当用户准备开启8路服务器中,通过开关使所有的计算节点共享信号连通,同时只有第一个计算节点的PCH模块负责整个系统的开机时序,然后读取BIOS信息对系统的设备进行初始化。其它三个计算节点的PCH模块禁用掉DMI功能,只工作在PCH模块的EPO(EndpointOnly)模式,不再负责开机时序和读取BIOS,只有在开机时加载10G网络和QAT功能所需的FW。这样在整个系统中所有的PCH模块资源都能充分利用,同时增加了对外IO设备的数量,提升整个系统的性能。UPI:UltraPathInterconnect是intel多个CPU之间的互联高速协议。PCIE:PeripheralComponentInterconnectExpress一种高速通信的协议。DMI:DirectMediaInterface是intel简化PCIE做的一种通信协议。RGMIIReducedGigabitMediaIndepe本文档来自技高网...
一种应用在purley平台八路服务器PCH配置结构

【技术保护点】
一种应用在purley平台八路服务器PCH配置结构,其特征在于,包括:主板,主板上设有四个计算节点及背板;四个计算节点分别与背板连接,且四个计算节点通过背板相互连接;计算节点包括:载板,载板上设有PHY模块,BMC管理模块,PCH模块,储存模块,第一CPU,第二CPU,第一内存条组,第二内存条组;BMC管理模块,储存模块,第一CPU分别与PCH模块连接,PCH模块与背板采用USB协议通信连接;BMC管理模块通过PHY模块与背板连接;第一CPU与第二CPU之间采用UPI协议及PCIE协议通信连接,第一CPU采用UPI协议及PCIE协议与背板连接通信,第二CPU采用UPI协议及PCIE协议与背板连接通信,第一内存条组与第一CPU连接,第二内存条组与第二CPU连接。

【技术特征摘要】
1.一种应用在purley平台八路服务器PCH配置结构,其特征在于,包括:主板,主板上设有四个计算节点及背板;四个计算节点分别与背板连接,且四个计算节点通过背板相互连接;计算节点包括:载板,载板上设有PHY模块,BMC管理模块,PCH模块,储存模块,第一CPU,第二CPU,第一内存条组,第二内存条组;BMC管理模块,储存模块,第一CPU分别与PCH模块连接,PCH模块与背板采用USB协议通信连接;BMC管理模块通过PHY模块与背板连接;第一CPU与第二CPU之间采用UPI协议及PCIE协议通信连接,第一CPU采用UPI协议及PCIE协议与背板连接通信,第二CPU采用UPI协议及PCIE协议与背板连接通信,第一内存条组与第一CPU连接,第二内存条组与第二CPU连接。2.根据权利要求1所述的应用在purley平台八路服务器PCH配置结构,其特征在于,计算节点还包括:CPLD模块以及用于调试计算节点内部模块运行状态的XDP调试模块。...

【专利技术属性】
技术研发人员:刘东洋张燕群
申请(专利权)人:郑州云海信息技术有限公司
类型:新型
国别省市:河南,41

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1