【技术实现步骤摘要】
一种基于DSP的视频拼接处理器
本技术属于拼接器
,具体涉及一种基于DSP的视频拼接处理器。
技术介绍
视频拼接处理器是专业的视频处理和控制设备,它是先将一路视频信号分割成多个显示单元,然后将分割后的显示单元信号输出到多个显示终端,并完成用多个显示屏拼接组成一个完整的图像。现有视频拼接处理器采用纯硬件结构设计,无操作系统,整个系统完全封闭式运行,具有操作简单、稳定性好、信号质量好、延时小以及系统可靠性高等优点,广泛应用于交通、安防、教育及采矿等领域的视频图像处理系统中。专利一种基于FPGA的图像拼接处理器及图像拼接方法(公开号:CN102376293A)公开了一种包括一组DVI数字解码电路、一组FPGA数字视频处理电路及一组输出接口电路,其中外部数字信号与DVI数字解码电路相连,对最小变换差分信号形式的数字视频信号进行解码处理,得到的视频像素信息流直接送入FPGA数字视频处理电路,经过图像处理算法后,再对信号进行编码处理,得到最小差分信号的数字视频信号,经过输出接口电路输出到拼接墙显示器。此专利虽然不受PCI总线带宽的限制又不受采集和处理能力方面的限制,但是存在结构过于复杂,接口复杂,FPGA编程复杂等问题。
技术实现思路
本技术的目的是提供一种结构简单,处理速度快,便于控制操作的基于DSP的视频拼接处理器。本技术提供了如下的技术方案:一种基于DSP的视频拼接处理器,包括控制系统和依次连接的输入单元、DSP处理单元和输出单元,所述控制系统包括相互连接的CPU和上位机,所述DSP处理单元包括DSP和与所述DSP连接的以太芯片、RS232接口和时钟装置,所述CP ...
【技术保护点】
一种基于DSP的视频拼接处理器,其特征在于,包括控制系统和依次连接的输入单元、DSP处理单元和输出单元,所述控制系统包括相互连接的CPU和上位机,所述DSP处理单元包括DSP和与所述DSP连接的以太芯片、RS232接口和时钟装置,所述CPU分别与所述输入单元、所述DSP和所述输出单元连接。
【技术特征摘要】
1.一种基于DSP的视频拼接处理器,其特征在于,包括控制系统和依次连接的输入单元、DSP处理单元和输出单元,所述控制系统包括相互连接的CPU和上位机,所述DSP处理单元包括DSP和与所述DSP连接的以太芯片、RS232接口和时钟装置,所述CPU分别与所述输入单元、所述DSP和所述输出单元连接。2.根据权利要求1所述的一种基于DSP的视频拼接处理器,其特征在于,所述控制系统还包括与所述CPU连接的电源和存储器。3.根据权利要求2所述的一种基于DSP的视频拼接处理器,其特征在于,所述存储器包括分别与所述CPU连接的SRAM、DDR、EEPROM和FLASH。4.根据权利要求1所述的一种...
【专利技术属性】
技术研发人员:宋成,顾为征,梁付,
申请(专利权)人:南京洛菲特数码科技有限公司,
类型:新型
国别省市:江苏,32
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。