一种减小话放输入底噪的电路制造技术

技术编号:16106448 阅读:86 留言:0更新日期:2017-08-30 00:31
本发明专利技术公开了一种减小话放输入底噪的电路,它涉及音频电路技术领域。第三电阻并联在差分线上,差分线上增设有第一电阻与第二电阻的串联电路,第一电阻与第二电阻之间节点接地,第三电阻的两端分别连接第四电阻与第一电容的串联电路、第五电阻与第二电容的串联电路至麦克风接口,第一电容与第二电容的正极端之间接有第六电阻,第六电阻的两端并接有第七电阻与第八电阻的串联电路、第三电容与第四电容的串联电路,第七电阻与第八电阻之间的节点连接电源开关至电源端,第三电容与第四电容之间的节点连接第五电容至地端。本发明专利技术消除话放差分线的压差,降低底噪,实用性强,易于推广使用。

【技术实现步骤摘要】
一种减小话放输入底噪的电路
本专利技术涉及的是音频电路
,具体涉及一种减小话放输入底噪的电路。
技术介绍
在音频电路的设计当中,话放电路经常会用到麦克风前置放大器,比如TI的PGA系列,在实验过程中发现存在两个问题:(1)一定时间过后,差分线上的压差会越来越大;(2)在没有信号输入时,底噪非常明显;其电路如图1所示,二极管的反向电流和温度有着密切关系,温度升高,反向电流值会有所增大,二极管的微弱电流随着时间的积累,会累积在第六电容C6、第七电容C7的负极板上,由于二极管保护电路中每个二极管之间存在的细微差别,使得两根线上的电容负极板上累积的电荷不相等,形成电势差,而电流的流向是从高电势流向低电势,所以形成电势差后,电流就会流经第六电阻R6到达低电势端的电容负极板上,因此随着时间的增加,电势差越来越大。为了解决上述问题,设计一种减小话放输入底噪的电路尤为必要。
技术实现思路
针对现有技术上存在的不足,本专利技术目的是在于提供一种减小话放输入底噪的电路,结构简单,设计合理,消除话放差分线的压差,降低底噪,实用性强,易于推广使用。为了实现上述目的,本专利技术是通过如下的技术方案来实现:一种减小话放输入底噪的电路,包括第一电阻-第六电阻、第一电容、第二电容,第三电阻并联在差分线上,差分线上增设有第一电阻与第二电阻的串联电路,第一电阻与第二电阻之间节点接地,第三电阻的两端分别连接第四电阻与第一电容的串联电路、第五电阻与第二电容的串联电路至麦克风接口,第一电容与第二电容的正极端之间接有第六电阻,第六电阻的两端并接有第七电阻与第八电阻的串联电路、第三电容与第四电容的串联电路,第七电阻与第八电阻之间的节点连接电源开关至48V电源端,第三电容与第四电容之间的节点连接第五电容至地端。作为优选,所述的第一电容、第二电容的大小为220uF,加大电容值,保持截止频率值。本专利技术的有益效果:该电路能够消除差分线上的压差,并减小底噪。附图说明下面结合附图和具体实施方式来详细说明本专利技术;图1为
技术介绍
的电路图;图2为本专利技术的电路图。具体实施方式为使本专利技术实现的技术手段、创作特征、达成目的与功效易于明白了解,下面结合具体实施方式,进一步阐述本专利技术。参照图2,本具体实施方式采用以下技术方案:一种减小话放输入底噪的电路,包括第一电阻R1-第六电阻R6、第一电容C1、第二电容C2,第三电阻R3并联在差分线上,差分线上增设有第一电阻R1与第二电阻R2的串联电路,第一电阻R1与第二电阻R2之间节点接地,第三电阻R3的两端分别连接第四电阻R4与第一电容C1的串联电路、第五电阻R5与第二电容C2的串联电路至麦克风接口,第一电容C1与第二电容的正极端之间接有第六电阻R6,第六电阻R6的两端并接有第七电阻R7与第八电阻R8的串联电路、第三电容C3与第四电容C4的串联电路,第七电阻R7与第八电阻R8之间的节点连接电源开关S至48V电源端,第三电容C3与第四电容C4之间的节点连接第五电容C5至地端。本具体实施方式对话放芯片的传统电路进行改善,与图1对比,其更改部分如下:(1)在差分线上并联一个均压电阻:第三电阻R3,并联的第三电阻R3可消除差分线后级产生的微小压差,并且第三电阻R3与第一电容C1、第二电容C2形成了高通滤波器;(2)去掉原电路中的二极管保护电路,消除了产生电动势的源头,消除了差分线上不断增大的压差;(3)差分线各加一个下拉电阻:第一电阻R1、第二电阻R2,在差分线上各加一个下拉电阻到地,当没有信号输入时,下拉电阻将差分线下拉到0V,降低了底噪;此更改增加的电阻与(1)中的第三电阻R3组成并联关系,使得阻值降低,进而使得高通滤波器的截止频率增大;(4)第一电容C1、第二电容C2(原电路第六电容C6、第七电容C7)的电容值改为220uF,为了保持截止频率值,此时就要增大电容值,所以将第一电容C1、第二电容C2的电容值加大。本具体实施方式有效消除差分线上的压差,降低底噪,改进效果好。以上显示和描述了本专利技术的基本原理和主要特征和本专利技术的优点。本行业的技术人员应该了解,本专利技术不受上述实施例的限制,上述实施例和说明书中描述的只是说明本专利技术的原理,在不脱离本专利技术精神和范围的前提下,本专利技术还会有各种变化和改进,这些变化和改进都落入要求保护的本专利技术范围内。本专利技术要求保护范围由所附的权利要求书及其等效物界定。本文档来自技高网
...
一种减小话放输入底噪的电路

【技术保护点】
一种减小话放输入底噪的电路,其特征在于,包括第一电阻(R1)‑第六电阻(R6)、第一电容(C1)、第二电容(C2),第三电阻(R3)并联在差分线上,差分线上增设有第一电阻(R1)与第二电阻(R2)的串联电路,第一电阻(R1)与第二电阻(R2)之间节点接地,第三电阻(R3)的两端分别连接第四电阻(R4)与第一电容(C1)的串联电路、第五电阻(R5)与第二电容(C2)的串联电路至麦克风接口,第一电容(C1)与第二电容的正极端之间接有第六电阻(R6),第六电阻(R6)的两端并接有第七电阻(R7)与第八电阻(R8)的串联电路、第三电容(C3)与第四电容(C4)的串联电路,第七电阻(R7)与第八电阻(R8)之间的节点连接电源开关(S)至48V电源端,第三电容(C3)与第四电容(C4)之间的节点连接第五电容(C5)至地端。

【技术特征摘要】
1.一种减小话放输入底噪的电路,其特征在于,包括第一电阻(R1)-第六电阻(R6)、第一电容(C1)、第二电容(C2),第三电阻(R3)并联在差分线上,差分线上增设有第一电阻(R1)与第二电阻(R2)的串联电路,第一电阻(R1)与第二电阻(R2)之间节点接地,第三电阻(R3)的两端分别连接第四电阻(R4)与第一电容(C1)的串联电路、第五电阻(R5)与第二电容(C2)的串联电路至麦克风接口,第一电容(C1)与第二电容的正极端之间...

【专利技术属性】
技术研发人员:章岳鹏伍洁慧杜茂峰
申请(专利权)人:上海乐野网络科技有限公司
类型:发明
国别省市:上海,31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1