感测放大器电路制造技术

技术编号:15911609 阅读:39 留言:0更新日期:2017-08-01 22:52
本发明专利技术提供一种感测放大器电路,包含:单端感测放大器;以及隔离开关,耦接在偏置节点与存储器设备的第一线之间,接收单端感测放大器的输出并选择性隔离该偏置节点与该第一线,以回应该单端感测放大器的该输出,其中该第一线耦接到该存储器设备的多个存储器单元。本发明专利技术所提出的感测放大器电路能够大幅降低搜索操作时的电路功耗。

Sense amplifier circuit

The invention provides a sense amplifier circuit, including: single ended sense amplifier; and the isolation switch is coupled between the first node and the offset memory device, and selectively receives the output single ended sense amplifier to isolate the bias node and the first line, in response to the output of the single ended sense amplifier among them, the first line is coupled to a plurality of memory cells of the memory device. The sensing amplifier circuit proposed by the invention can greatly reduce the power consumption of the circuit in the search operation.

【技术实现步骤摘要】
感测放大器电路
本专利技术有关于一种感测放大器电路,更具体地,关于一种低功耗的感测放大器电路,其适用于三态内容寻址存储器(ternarycontentaddressablememory,TCAM)设备或单端比特线(single-endbitline)随机存取存储器(randomaccessmemory,RAM)设备。
技术介绍
传统的内容寻址存储器(contentaddressablememories,CAMs)能提供接收数据比特间特定模式的快速匹配,通常被称为搜索钥匙(searchkey)或者比较字符(comparand),数据值储存在CAM阵列中。在CAM设备中,CAM阵列能被并行搜索。如果储存的数据值的每个比特与一个采用的比较字符(appliedcomparand)的对应比特发生匹配,就会通过匹配线(匹配线)产生一个匹配指示,来指示采用的比较字符是储存在CAM中。与该匹配CAM位置对应的数据就能被返回。因此,在一个CAM设备中,结果可从找到匹配值(内容)来确定,而非如一般的RAM那样从一个值的地址来确定。可是,因为所有匹配线需要被启用来完成搜索操作,与RAM设备的读/写操作相比,搜索操作的功耗非常巨大。因此,业界需要一种新的感测放大器电路来减低功耗。
技术实现思路
因此,为了降低感测放大器电路的搜索功耗,本专利技术特提供一种新型感测放大器电路。本专利技术的一方面提供一种感测放大器电路,包含:单端感测放大器;以及隔离开关,耦接在偏置节点与存储器设备的第一线之间,接收单端感测放大器的输出并选择性隔离该偏置节点与该第一线,以回应该单端感测放大器的该输出,其中该第一线耦接到该存储器设备的多个存储器单元。本专利技术另一方面提供一种感测放大器电路,包含:单端感测放大器,包含第一输入端,接收第一预充电信号,第二输入端耦接到存储器设备的第一线以及输出端耦接到隔离开关;以及该隔离开关,耦接在偏置节点与该第一线之间,接收该单端感测放大器的输出并选择性隔离该偏置节点与该第一线,以回应该单端感测放大器的该输出,其中该第一线耦接到该存储器设备的多个存储器单元。本专利技术所提出的感测放大器电路能够大幅降低搜索操作时的电路功耗。本专利技术的这些及其他的目的对于本领域的技术人员来说,在阅读了下述优选实施例的详细说明以后是很容易理解和明白的,所述优选实施例通过多幅图予以揭示。附图说明图1显示根据本专利技术一实施例的存储器设备的结构示意图。图2显示本专利技术另一实施例的存储器设备的结构示意图。图3显示根据本专利技术一实施例的感测放大器电路300的机构示意图。图4显示根据本专利技术一实施例的感测放大器电路的信号波形图。图5显示根据本专利技术一实施例的仿真结果。图6显示根据本专利技术一实施例的仿真结果。具体实施方式本说明书及权利要求书使用了某些词语代指特定的组件。本领域的技术人员可理解的是,制造商可能使用不同的名称代指同一组件。本文件不通过名字的差别,而通过功能的差别来区分组件。在以下的说明书和权利要求书中,词语“包括”是开放式的,因此其应理解为“包括,但不限于...”。图1显示根据本专利技术一实施例的存储器设备的结构示意图。存储器设备100可以是一个三态内容寻址存储器(ternarycontentaddressablememory,TCAM)且可包含多个搜索线(searchlines),例如搜索线SL(0),SLB(0),SL(1),SLB(1),…SL(n)及SLB(n),多个匹配线,例如匹配线ML(0),ML(1),…及ML(m),多个感测放大器耦接到匹配线,例如感测放大器SA(0),SA(1),…及SA(m),以及多个存储器单元(图中以“cell”表示),每个都位于搜索线与匹配线的交叉上,其中n与m都是正整数。存储器设备100可进一步包含多个比特线与多个字线(图未示),比特线与搜索线是并行的,字线与匹配线是并行的。请注意,图1展示了一个简化的结构示意图,其中仅显示了本专利技术相关的元件。可是,本专利技术并不限于图1所示的情形。在一个搜索操作中,搜索数据提供给搜索线且所有的匹配线都启用。储存在存储器单元的数据与该搜索数据比较。当有任何比特错失(bitmiss),就是,储存在存储器单元的匹配线上的数据不匹配搜索数据,对应匹配线上的电压会通过存储器单元以箭头所示的方向放电。因此,耦接到对应匹配线的感测放大器的数据是0。当存在0-比特错失,就是储存在存储器单元的匹配线上的数据匹配搜索数据,匹配线上的电压会保持且不会放电。因此,耦接到对应匹配线的感测放大器的输出是1。图2显示本专利技术另一实施例的存储器设备的结构示意图。存储器设备200可以是具有单端(single-ended)比特线的任何类型的随即存取存储器(RAM)设备,且可包含多个比特线,例如比特线BL(0),BL(1),…及BL(n),多个字线,例如字线WL(0),WL(1),…及WL(m),多个耦接到字线的感测放大器,例如感测放大器SA(0),SA(1),…及SA(m),以及多个存储器单元(图中以“cell”表示),每个都位于比特线与字线的交叉,其中n与m为正整数。请注意,图2展示了一个简化的结构示意图,其中仅显示了本专利技术相关的元件。可是,本专利技术并不限于图2所示的情形。在本专利技术的实施例中,提出了一种新的低功耗感测放大器电路的结构。提出的感测放大器电路的功耗与传统设计相比得到极大降低。另外,提出的感测放大器电路可不仅使用于TCAM设备中,例如图1中的存储器设备100,也可使用于任何单端比特线存储器设备,例如图2中的存储器设备200。另外,提出的感测放大器电路也可用于各种单比特线半导体存储器设计,例如内容寻址存储器(contentaddressablememory,CAM),ROM,单端寄存器,以及SRAM。提出的感测放大器电路的结构在下文详述。图3显示根据本专利技术一实施例的感测放大器电路300的机构示意图。感测放大器电路300可为图1中显示的存储器设备100的任一感测放大器,也可为图2中显示的存储器设备200的任一感测放大器。感测放大器电路300可包含单端感测放大器301与隔离开关(isolationswitch)302。隔离开关302耦接在偏置节点BIAS与存储器设备的第一线L1之间。隔离开关302接收单端感测放大器301的输出并选择性地隔离偏置节点BIAS与第一线L1处的电压,以回应单端感测放大器301的输出。这里,隔离意思是电气隔离。第一线L1耦接到存储器设备的多个存储器单元。根据本专利技术一实施例,第一线L1可以为存储器设备的匹配线或比特线。根据本专利技术一实施例,单端感测放大器301可以是NOR门NR0,可包含第一输入端,接收第一预充电信号DLPRE,第二输入端,耦接到第一线L1,以及输出端HOLD耦接到隔离开关302。根据本专利技术一实施例,隔离开关302可为晶体管MNISO包含第一电极耦接到偏置节点BIAS,第二电极耦接到第一线L1,以及控制电极耦接到单端感测放大器301的输出端HOLD。根据本专利技术一实施例,感测放大器电路300可更包含晶体管M1耦接到第一线L1,且选择性地开启来对第一线L1充电,以回应第二预充电信号PRE。晶体管M1可包含第一电极耦接到第一线L1,第二电极耦接到地节点来接收供电电压GND(其具有地电压),以及控制电本文档来自技高网...
感测放大器电路

【技术保护点】
一种感测放大器电路,包含:单端感测放大器;以及隔离开关,耦接在偏置节点与存储器设备的第一线之间,接收该单端感测放大器的输出并选择性隔离该偏置节点与该第一线,以回应该单端感测放大器的该输出,其中该第一线耦接到该存储器设备的多个存储器单元。

【技术特征摘要】
2015.11.12 US 62/254,246;2016.11.08 US 15/345,8061.一种感测放大器电路,包含:单端感测放大器;以及隔离开关,耦接在偏置节点与存储器设备的第一线之间,接收该单端感测放大器的输出并选择性隔离该偏置节点与该第一线,以回应该单端感测放大器的该输出,其中该第一线耦接到该存储器设备的多个存储器单元。2.如权利要求1所述的感测放大器电路,其特征在于,该单端感测放大器为NOR门,包含第一输入端,接收第一预充电信号,第二输入端耦接到该第一线以及输出端耦接到该隔离开关。3.如权利要求1所述的感测放大器电路,其特征在于,该隔离开关为晶体管包含第一电极耦接到该偏置节点,第二电极耦接到该第一线与控制电极耦接到该单端感测放大器的输出端。4.如权利要求1所述的感测放大器电路,其特征在于,该第一线为匹配线或该存储器设备的比特线。5.如权利要求1所述的感测放大器电路,其特征在于,更包含:第一晶体管,耦接到该第一线且选择性被开启来充电该第一线,以回应于第二预充电信号。6.如权利要求1所述的感测放大器电路,其特征在于,更包含:第二晶体管,耦接到该偏置节点并选择性被开启来对该偏置节点的电压充电,以回应第一预充电信号。7.如权利要求1所述的感测放大器电路,其特征在于,更包含:第三晶体管,耦接到该隔离开关与该偏置节点,其中该第三晶体管与该隔离开关组成反馈回路,以保持该单端感测放大器的输出端的电压。8.如权利要求7所述的感测放大器电路,其特征在于,该第三晶体管包含第一电极耦接到第一供电电压,第二电极耦接到该单端感测放大器的该输出端以及控制电极耦接到该偏置节点。9.如权利要求1所述的感测放大器电路,其特征在于,更包含:保持电路,耦接在该偏置节点与第一供电电压之间,并选择性保持该偏置节点的电压。10.如权利要求9所述感测放大器电路,其特征在于,该保持电路包含:第四晶体管,包含第一电...

【专利技术属性】
技术研发人员:赖淑琳林书玄黄世煌
申请(专利权)人:联发科技股份有限公司
类型:发明
国别省市:中国台湾,71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1