一种用于PXIe背板的触发信号分段路由装置及方法制造方法及图纸

技术编号:15726953 阅读:211 留言:0更新日期:2017-06-29 22:46
本发明专利技术公开了一种用于PXIe背板的触发信号分段路由装置及方法。该装置包括PXIe监控单元用于根据PCI总线的配置信息向触发路由单元发送控制命令;触发路由单元用于根据控制命令的使能位控制两个PCI总线段之间的触发信号路由使能,根据控制命令的方向位控制两个PCI总线段间的触发信号路由方向。本发明专利技术通过单独配置触发路由单元,可以有效减少对于PXI监控单元中FPGA的性能要求高,同时通过简单的逻辑控制即可实现触发路由的控制,有效减少了互联成本高。

【技术实现步骤摘要】
一种用于PXIe背板的触发信号分段路由装置及方法
本专利技术涉及测控
,尤其涉及一种用于PXIe背板的触发信号分段路由装置及方法。
技术介绍
随着测控技术地不断发展,基于PXIe总线的测控系统的测试对象也越来越复杂,测试数据量也越来越大,这就需要测试设备间具有更高精度的协同操作能力。而触发路由是保证测试设备之间协同操作的关键,也是保证测试数据间时间关联性和测试结果有效性的基础。触发路由将一个触发源路由到触发终端,通过触发路由可以实现事件间的传递。该功能对多模块间同步尤为重要,如实现多通道逻辑分析仪、多通道高速采集卡、多通道任意波形发生器等。对于大型综合一体化测试系统而言,激励信号和测试信号更多且关联性更强,而触发路由是系统实现复杂测试的必要条件。目前现有技术中,PXIe背板由上位机通过PCI总线控制一片FPGA芯片来完成。然而该种方法对FPGA的性能要求高,芯片管脚数量多,并且互联成本高。
技术实现思路
本专利技术所要解决的技术问题在于提供一种用于PXIe背板的触发信号分段路由装置及方法,用以解决现有技术中触发信号路由对于FPGA芯片的性能要求高,同时互联成本高的问题。依据本专利技术的一方面,提供一种用于PXIe背板的触发信号分段路由装置,包括:PXIe监控单元用于根据PCI总线的配置信息向触发路由单元发送控制命令;所述触发路由单元用于根据所述控制命令的使能位控制两个PCI总线段之间的触发信号路由使能,根据所述控制命令的方向位控制所述两个PCI总线段间的触发信号路由方向。优选地,所述触发路由单元包括:正向传输模块用于根据使能位信号和方向位信号进行与逻辑运算后的结果控制PCI总线段间触发信号的正向传输;反向传输模块用于根据使能位信号和方向位的非信号进行与逻辑运算后的结果控制PCI总线段间触发信号的反向传输。优选地,所述触发路由单元包括:触发路由复位模块用于控制所述正向传输模块和所述反向传输模块进行复位。优选地,所述触发路由单元用于:在所述控制命令中,以每2n位数据为单位,根据每个单位的数据控制两个PCI总线段的触发信号路由;其中,位于高比特位的n位数据均为所述使能位,位于低比特位的n位数据均为所述方向位,n为正整数。优选地,所述触发路由单元采用复杂可编程逻辑器件CPLD,所述PXIe监控单元采用现场可编程门阵列FPGA。优选地,所述CPLD与所述FPGA通过串行总线进行通信。依据本专利技术的另一方面,提供一种用于PXIe背板的触发信号分段路由方法,包括:PXIe监控单元根据周边元件扩展接口PCI总线的配置信息向触发路由单元发送控制命令;所述触发路由单元根据所述控制命令的使能位控制两个PCI总线段之间的触发信号路由使能,根据所述控制命令的方向位控制所述两个PCI总线段间的触发信号路由方向。优选地,所述方法还包括:所述触发路由单元根据使能位信号和方向位信号进行与逻辑运算后的结果控制PCI总线段间触发信号的正向传输;以及,根据使能位信号和方向位的非信号进行与逻辑运算后的结果控制PCI总线段间触发信号的反向传输。优选地,所述方法还包括:在所述控制命令中,以每2n位数据为单位,所述触发路由单元根据每个单位的数据控制两个PCI总线段的触发信号路由;其中,位于高比特位的n位数据均为所述使能位,位于低比特位的n位数据均为所述方向位,n为正整数。优选地,所述方法还包括:所述使能位所在高比特位的位数与所述方向位所在低比特位的位数相对应。本专利技术具有以下技术效果:本专利技术所提供的触发信号分段路由装置通过控制命令中的使能位控制两个总线段间的出路信号路由使能,通过控制命令中的方向位控制两个总线段之间的触发信号的路由方向。本专利技术中通过单独配置触发路由单元,可以有效减少对于PXI监控单元中FPGA的性能要求,同时通过简单的逻辑控制即可实现触发路由的控制,有效减少了互联成本。上述说明仅是本专利技术技术方案的概述,为了能够更清楚了解本专利技术的技术手段,而可依照说明书的内容予以实施,并且为了让本专利技术的上述和其它目的、特征和优点能够更明显易懂,以下特举本专利技术的具体实施方式。附图说明为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。图1为本专利技术实施例中应用触发信号分段路由装置的PXIe背板原理示意图;图2为本专利技术实施例中触发信号分段路由装置的原理示意图;图3为本专利技术实施例中触发信号分段路由的配置方式的示意图;图4为本专利技术实施例中触发路由单元采用的逻辑电路原理图;图5为本专利技术实施例中触发信号分段路由方法的流程图。具体实施方式下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。参见图1,本专利技术所提供的用于PXIe背板的触发信号分段路由装置,包括:PXI监控单元用于根据PCI总线的配置信息向触发路由单元发送控制命令;触发路由单元用于根据控制命令的使能位控制两个PCI总线段之间的触发信号路由使能,根据控制命令的方向位控制两个PCI总线段间的触发信号路由方向。本专利技术所提供的触发信号分段路由装置通过控制命令中的使能位控制两个总线段间的触发信号路由使能,通过控制命令中的方向位控制两个总线段之间的触发信号的路由方向。本专利技术中通过单独配置触发路由单元,可以有效减少对于PXI监控单元中FPGA的性能要求,同时通过简单的逻辑控制即可实现触发路由的控制,有效减少了互联成本。参见图2,本专利技术所提供的一个实施例中,PXI监控单元采用FPGA芯片,不仅可以实现触发路由单元的控制,同时还用于检测背板电源电压、背板的散热情况以及背板的状态显示。触发路由单元为CPLD芯片。其中,该触发路由单元采用1片型号为EPM240F100的CPLD芯片实现。总线接口单元采用多个PCI总线段,通过CPLD芯片的控制,实现各个PCI总线段之间的信号传输。在进行触发时,上位机通过PCI总线将配置信息发送给FPGA芯片,FPGA芯片的IP核通过串行总线将控制命令发送给CPLD芯片。CPLD芯片根据串行总线控制信号来配置触发信号的路由,对触发路由进行分段控制。本实施例中,通过上位机控制FPGA将触发路由配置信息发送给CPLD芯片来实现功能,降低了FPGA芯片功能的复杂性,提高了性能的稳定性,减少了芯片管脚数量,降低了互联成本。具体地,PXIe背板中有3个PCI总线段,每个总线段包括6个槽位。其中,1~6槽为PCI总线段1(PXIBUSSEG1),7~12槽PCI总线段2(PXIBUSSEG2),13~18槽PCI总线段3(PXIBUSSEG3)。其中,PCI总线段3相对于PCI总线段2的高总线段;PCI总线段2相对于PCI总线段1为高总线段。不同PCI总线段的PXI触发总线默认是物理隔离的,如果需要不同总线段之间触发,需要设置触发路由。本实施例中的触发路由有7种设置模式,具体如下:P本文档来自技高网...
一种用于PXIe背板的触发信号分段路由装置及方法

【技术保护点】
一种用于PXIe背板的触发信号分段路由装置,其特征在于,包括:PXIe监控单元用于根据周边元件扩展接口PCI总线的配置信息向触发路由单元发送控制命令;所述触发路由单元用于根据所述控制命令的使能位控制两个PCI总线段之间的触发信号路由使能,根据所述控制命令的方向位控制所述两个PCI总线段间的触发信号路由方向。

【技术特征摘要】
1.一种用于PXIe背板的触发信号分段路由装置,其特征在于,包括:PXIe监控单元用于根据周边元件扩展接口PCI总线的配置信息向触发路由单元发送控制命令;所述触发路由单元用于根据所述控制命令的使能位控制两个PCI总线段之间的触发信号路由使能,根据所述控制命令的方向位控制所述两个PCI总线段间的触发信号路由方向。2.如权利要求1所述的装置,其特征在于,所述触发路由单元包括:正向传输模块用于根据使能位信号和方向位信号进行与逻辑运算后的结果控制PCI总线段间触发信号的正向传输;反向传输模块用于根据使能位信号和方向位的非信号进行与逻辑运算后的结果控制PCI总线段间触发信号的反向传输。3.如权利要求2所述的装置,其特征在于,所述触发路由单元还包括:触发路由复位模块用于控制所述正向传输模块和所述反向传输模块进行复位。4.如权利要求1所述的装置,其特征在于,所述触发路由单元用于:在所述控制命令中,以每2n位数据为单位,根据每个单位的数据控制两个PCI总线段的触发信号路由;其中,位于高比特位的n位数据均为所述使能位,位于低比特位的n位数据均为所述方向位,n为正整数。5.如权利要求1所述的装置,其特征在于,所述触发路由单元采用复杂可编程逻辑器件CPLD,所述PXIe监控单...

【专利技术属性】
技术研发人员:尉晓惠安佰岳李丽斯杨硕
申请(专利权)人:北京航天测控技术有限公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1