一种硬盘错峰启动系统技术方案

技术编号:15546941 阅读:86 留言:0更新日期:2017-06-05 20:33
本发明专利技术提供一种硬盘错峰启动系统,包括:电源组件,主板,硬盘背板;电源组件通过第一电源连接器、第二电源连接器、E‑Fuse芯片以及硬盘连接器给硬盘供电;CPLD单元设置硬盘的上电启动次序以及设置所述硬盘之间的上电启动时间间隔,并按照预设的所述上电启动次序以及所述上电启动时间间隔,CPLD单元通过与每个E‑Fuse芯片的逻辑控制端连接,控制每个所述E‑Fuse芯片供电端的通断,实现对硬盘错峰上电启动的控制,以降低系统开机过程中的瞬时功耗,保证系统运行稳定。

A hard disk staggering start system

The invention provides a hard disk peak start system, including: power module, motherboard, hard disk backplane; power supply module through a first power supply connector, second power connector, E Fuse chip and hard disk connector to the hard disk power supply; power up time interval between the CPLD unit hard disk boot sequence and set the hard disk and, in accordance with the electric start time interval preset the boot order and the CPLD unit, through the logic control and E each Fuse chip is connected to control each of the E Fuse chip power supply end of the on-off control the start electric hard disk staggering, so as to reduce the instantaneous power consumption process boot system, guarantee the stable running of the system.

【技术实现步骤摘要】
一种硬盘错峰启动系统
本专利技术涉及服务器领域,尤其涉及一种硬盘错峰启动系统。
技术介绍
随着科技的不断发展,信息量也在高速增加,对服务器性能要求也在不断增加,尤其是对服务器存储容量的要求。目前很多服务器的储存量很大,为了能够满足大储存量服务器的运行,采取增加单块硬盘的存储容量,以及增加硬盘的数量。增加单块硬盘的容量势必会提升硬盘的功耗,同样的增加数量必定会增加整个系统的功耗,尤其是开机过程瞬间的功耗。开机过程瞬间的功耗已远大于硬盘正常工作时的功耗,而且这个功耗值超过了电源的额定值,对电源的使用寿命会造成很大影响。通常系统电源额定值的设计部署方式是由系统正常运行时的耗电量作为参考,并根据系统开机过程中耗电量进行计量,得到系统的综合耗电量。但是系统的硬盘开机瞬间的功耗远大于硬盘正常工作时的功耗,尤其是配置硬盘数量较多的系统更为明显,这样所有硬盘集中上电就使得瞬间功耗很大,超过系统的额定值,造成系统跳闸断电,从而影响系统运行的稳定性。
技术实现思路
为了克服上述现有技术中的不足,本专利技术的目的在于,提供一种硬盘错峰启动系统,包括:电源组件,主板,硬盘背板;主板包括:CPLD单元,第一使能信号连接器,第一电源连接器;硬盘背板包括:多个硬盘,第二使能信号连接器,第二电源连接器以及设置数量与所述硬盘数量相适配的E-Fuse芯片和硬盘连接器;E-Fuse芯片通过硬盘连接器与硬盘连接,E-Fuse芯片设有逻辑控制端和供电端;电源组件与第一电源连接器的输入端连接,第一电源连接器的输出端连接第二电源连接器的输入端,第二电源连接器的输出端分别与每个E-Fuse芯片的供电端连接;电源组件用于通过第一电源连接器、第二电源连接器、E-Fuse芯片以及硬盘连接器给硬盘供电;CPLD单元通过第一使能信号连接器连接第二使能信号连接器的输入端,第二使能信号连接器的输出端分别与每个E-Fuse芯片的逻辑控制端连接;CPLD单元用于设置硬盘的上电启动次序以及设置所述硬盘之间的上电启动时间间隔,并按照预设的所述上电启动次序以及所述上电启动时间间隔,CPLD单元通过与每个E-Fuse芯片的逻辑控制端连接,控制每个所述E-Fuse芯片供电端的通断,实现对硬盘错峰上电启动的控制。优选地,CPLD单元包括:时间间隔设置模块、使能信号发出模块、上电启动次序设置模块;上电启动次序设置模块用于设置硬盘的上电启动次序;时间间隔设置模块用于设置所述硬盘之间的上电启动时间间隔;使能信号发出模块用于根据预设的所述上电启动次序以及所述上电启动时间间隔,向E-Fuse芯片发出使能控制信息,控制所述E-Fuse芯片的通断,实现对硬盘错峰上电启动的控制。优选地,第一电源连接器设有第一P5V连接器和第一P12V连接器;第一P5V连接器的输入端与电源组件连接,第一P5V连接器的输出端与第二电源连接器连接;第一P12V连接器的输入端与电源组件连接,第一P12V连接器的输出端与第二电源连接器连接。优选地,第二电源连接器设有第二P5V连接器和第二P12V连接器;第二P5V连接器的输入端与第一P5V连接器的输出端连接,第二P5V连接器的输出端分别与每个E-Fuse芯片的供电端连接;第二P12V连接器的输入端与第一P12V连接器的输出端连接,第二P12V连接器的输出端分别与每个E-Fuse芯片的供电端连接。优选地,第二P5V连接器的输入端与第一P5V连接器的输出端之间采用P5V_HDD连接线连接;第二P12V连接器的输入端与第一P12V连接器的输出端之间采用P12V_HDD连接线连接。优选地,E-Fuse芯片的供电端包括:P5V供电端和P12V供电端;P5V供电端的输入端与第二P5V连接器的输出端连接,P5V供电端的输出端连接硬盘连接器;P12V供电端的输入端与第二P12V连接器的输出端连接,P12V供电端的输出端连接硬盘连接器。优选地,P5V供电端的输出端与硬盘连接器之间采用P5V_HDD连接线连接P12V供电端的输出端与硬盘连接器之间采用P12V_HDD连接线连接。优选地,电源组件包括:交直流转换器,变压电路,稳压电路;交直流转换器输入端与市电连接,交直流转换器输出端与变压电路的输入端连接,变压电路的输出端连接稳压电路输入端,稳压电路输出端连接第一电源连接器。从以上技术方案可以看出,本专利技术具有以下优点:电源组件与第一电源连接器的输入端连接,第一电源连接器的输出端连接第二电源连接器的输入端,第二电源连接器的输出端分别与每个E-Fuse芯片的供电端连接,这样形成了硬盘的供电电路。CPLD单元设置硬盘的上电启动次序以及设置所述硬盘之间的上电启动时间间隔,并按照预设的所述上电启动次序以及所述上电启动时间间隔,CPLD单元通过与每个E-Fuse芯片的逻辑控制端连接,控制每个所述E-Fuse芯片供电端的通断,实现对硬盘错峰上电启动的控制,以降低系统开机过程中的瞬时功耗,保证系统运行稳定。附图说明为了更清楚地说明本专利技术的技术方案,下面将对描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1为硬盘错峰启动系统的示意图。具体实施方式为使得本专利技术的专利技术目的、特征、优点能够更加的明显和易懂,下面将运用具体的实施例及附图,对本专利技术保护的技术方案进行清楚、完整地描述,显然,下面所描述的实施例仅仅是本专利技术一部分实施例,而非全部的实施例。基于本专利中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本专利保护的范围。本实施例提供一种硬盘错峰启动系统,如图1所示,包括:电源组件1,主板2,硬盘背板3;主板2包括:CPLD单元4,第一使能信号连接器5,第一电源连接器7;硬盘背板3包括:多个硬盘13,第二使能信号连接器6,第二电源连接器8以及设置的数量与所述硬盘13数量相适配的E-Fuse芯片11和硬盘连接器12;E-Fuse芯片设有逻辑控制端和供电端,E-Fuse芯片11通过硬盘连接器12与硬盘连接;电源组件1与第一电源连接器7的输入端连接,第一电源连接器7的输出端连接第二电源连接器8的输入端,第二电源连接器8的输出端分别与每个E-Fuse芯片11的供电端连接;电源组件1用于通过第一电源连接器7、第二电源连接器8、E-Fuse芯片11以及硬盘连接器12给硬盘13供电;CPLD单元4通过第一使能信号连接器5连接第二使能信号连接器6的输入端,第二使能信号连接器6的输出端分别与每个E-Fuse芯片11的逻辑控制端连接;CPLD单元4用于设置硬盘的上电启动次序以及设置所述硬盘之间的上电启动时间间隔,并按照预设的所述上电启动次序以及所述上电启动时间间隔,CPLD单元通过与每个E-Fuse芯片11的逻辑控制端连接,控制每个所述E-Fuse芯片供电端的通断,实现对硬盘错峰上电启动的控制。本实施例中,CPLD单元4包括:时间间隔设置模块、使能信号发出模块、上电启动次序设置模块;上电启动次序设置模块用于设置硬盘的上电启动次序;时间间隔设置模块用于设置所述硬盘之间的上电启动时间间隔;使能信号发出模块用于根据预设的所述上电启动次序以及所述上电启动时间间隔,向E-Fus本文档来自技高网...
一种硬盘错峰启动系统

【技术保护点】
一种硬盘错峰启动系统,其特征在于,包括:电源组件,主板,硬盘背板;主板包括:CPLD单元,第一使能信号连接器,第一电源连接器;硬盘背板包括:多个硬盘,第二使能信号连接器,第二电源连接器以及设置数量与所述硬盘数量相适配的E‑Fuse芯片和硬盘连接器;E‑Fuse芯片通过硬盘连接器与硬盘连接,E‑Fuse芯片设有逻辑控制端和供电端;电源组件与第一电源连接器的输入端连接,第一电源连接器的输出端连接第二电源连接器的输入端,第二电源连接器的输出端分别与每个E‑Fuse芯片的供电端连接;电源组件用于通过第一电源连接器、第二电源连接器、E‑Fuse芯片以及硬盘连接器给硬盘供电;CPLD单元通过第一使能信号连接器连接第二使能信号连接器的输入端,第二使能信号连接器的输出端分别与每个E‑Fuse芯片的逻辑控制端连接;CPLD单元用于设置硬盘的上电启动次序以及设置所述硬盘之间的上电启动时间间隔,并按照预设的所述上电启动次序以及所述上电启动时间间隔,CPLD单元通过与每个E‑Fuse芯片的逻辑控制端连接,控制每个所述E‑Fuse芯片供电端的通断,实现对硬盘错峰上电启动的控制。

【技术特征摘要】
1.一种硬盘错峰启动系统,其特征在于,包括:电源组件,主板,硬盘背板;主板包括:CPLD单元,第一使能信号连接器,第一电源连接器;硬盘背板包括:多个硬盘,第二使能信号连接器,第二电源连接器以及设置数量与所述硬盘数量相适配的E-Fuse芯片和硬盘连接器;E-Fuse芯片通过硬盘连接器与硬盘连接,E-Fuse芯片设有逻辑控制端和供电端;电源组件与第一电源连接器的输入端连接,第一电源连接器的输出端连接第二电源连接器的输入端,第二电源连接器的输出端分别与每个E-Fuse芯片的供电端连接;电源组件用于通过第一电源连接器、第二电源连接器、E-Fuse芯片以及硬盘连接器给硬盘供电;CPLD单元通过第一使能信号连接器连接第二使能信号连接器的输入端,第二使能信号连接器的输出端分别与每个E-Fuse芯片的逻辑控制端连接;CPLD单元用于设置硬盘的上电启动次序以及设置所述硬盘之间的上电启动时间间隔,并按照预设的所述上电启动次序以及所述上电启动时间间隔,CPLD单元通过与每个E-Fuse芯片的逻辑控制端连接,控制每个所述E-Fuse芯片供电端的通断,实现对硬盘错峰上电启动的控制。2.根据权利要求1所述的硬盘错峰启动系统,其特征在于,CPLD单元包括:时间间隔设置模块、使能信号发出模块、上电启动次序设置模块;上电启动次序设置模块用于设置硬盘的上电启动次序;时间间隔设置模块用于设置所述硬盘之间的上电启动时间间隔;使能信号发出模块用于根据预设的所述上电启动次序以及所述上电启动时间间隔,向E-Fuse芯片发出使能控制信息,控制所述E-Fuse芯片的通断,实现对硬盘错峰上电启动的控制。3.根据权利要求1所述的硬盘错峰启动系统,其特征在于,第一电源连接器设有第一P5V连接器和第一P12V连接器;第...

【专利技术属性】
技术研发人员:吴福宽
申请(专利权)人:郑州云海信息技术有限公司
类型:发明
国别省市:河南,41

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1