一种带Retimer的PCIE IOBOX及其热插拔方法技术

技术编号:15541767 阅读:65 留言:0更新日期:2017-06-05 11:01
本发明专利技术公开一种带Retimer的PCIE IOBOX,包括:高速连接器、插槽X16 Slot、Retimer芯片;所述Retimer芯片分别与高速连接器、插槽X16 Slot连接;Retimer芯片与插槽X16 Slot之间连线的节点连接有上拉电阻。本发明专利技术实现对计算板到PCIE IOBOX的PCIE信号优化同时,还可简单方便实现热插拔PCIE设备。

A PCIE IOBOX with Retimer and its hot swap method

The invention discloses a PCIE IOBOX with Retimer, including high speed connector, X16 Slot, Retimer slot chip; the Retimer chip is respectively connected with a high speed connector, slot X16 Slot; between Retimer chip and X16 Slot slot connection node is connected with a pull-up resistor. The invention realizes the calculation of the plate to the PCIE PCIE and IOBOX signal optimization, but also simple and convenient implementation of hot swap PCIE equipment.

【技术实现步骤摘要】
一种带Retimer的PCIEIOBOX及其热插拔方法
本专利技术涉及服务器板卡,具体涉及一种带Retimer的PCIEIOBOX及其热插拔方法。
技术介绍
在多路高端服务器的设计中,PCIE信号走线一般要通过计算板到背板,在背板经过一定的距离后的才能到达IOBOX,在IOBOX转接后最终到达PCIE设备。PCIE作为高速信号,随着链路长度的增加,信号中的高频分量会急剧损耗,这会导致信号幅度和上升沿的退化、信号带宽的降低,引起码间干扰从而导致眼图的闭合及抖动增加,最终在接收端产生误码。另外,传统热插拔方案采用PCA9555作为热插拔控制器和按键开关作为触发设备,成本高,电路复杂,插拔不便。
技术实现思路
为解决上述问题,本专利技术提供一种带Retimer的PCIEIOBOX及其热插拔方法,本专利技术应用于purely平台高端8路服务器中,实现对计算板到PCIEIOBOX的PCIE信号优化同时,还可简单方便实现热插拔PCIE设备。本专利技术的技术方案是:一种带Retimer的PCIEIOBOX,包括:高速连接器、插槽X16Slot、Retimer芯片;所述Retimer芯片分别与高速连接器、插槽X16Slot连接;Retimer芯片与插槽X16Slot之间连线的节点连接有上拉电阻。进一步地,所述Retimer芯片采用89HT0832P型号的Retimer芯片。一种权利要求1所述带Retimer的PCIEIOBOX的热插拔方法,热插入过程控制方法为:当PCIE设备没有插入插槽X16Slot时,插槽X16Slot的在位信号为高,此时Retimer芯片的端口复位信号一直有效;当PCIE设备插入插槽X16Slot时,插槽X16Slot的在位信号下拉,Retimer芯片的端口复位的PIN状态变为低,复位信号无效,此时对PCIE设备进行初始化和驱动加载,使PCIE设备能正常工作;热移除过程控制方法为:当PCIE设备从插槽X16Slot移除时,Retimer芯片的下行端口检测不到PCIE设备,Retimer芯片通知上行设备进行处理,同时Retimer芯片的端口复位的PIN状态变为高,此时Retimer芯片的端口复位信号有效。进一步地,PCIE设备热移除后,链路中PCIE信号的发送端处于待机状态,接收端处于高阻状态。本专利技术提供的带Retimer的PCIEIOBOX及其热插拔方法,解决了PCIE链路太长导致高频分量损耗太大引起的信号幅度和上升沿的退化、信号带宽的降低,引起码间干扰问题;Retimer芯片可以根据解析PCIE协议在链路训练过程中自动调节自身参数,具有调试简单的优点;采用PCIE设备的在位信号作为控制Retimer芯片的端口复位PIN,最终实现热插拔的过程,无需传统热插拔方案的控制信号,成本低,操作便捷,提升产品竞争力。附图说明图1是本专利技术具体实施例逻辑框图。图中,1-高速连接器,2-Retimer芯片,3-插槽X16Slot,R1-上拉电阻。具体实施方式下面结合附图并通过具体实施例对本专利技术进行详细阐述,以下实施例是对本专利技术的解释,而本专利技术并不局限于以下实施方式。如图1所示,本专利技术提供的带Retimer的PCIEIOBOX,包括高速连接器1、插槽X16Slot3、Retimer芯片2。Retimer芯片2分别与高速连接器1、插槽X16Slot3连接;Retimer芯片2与插槽X16Slot3之间连线的节点连接有上拉电阻R1。高速连接器1与背板相连,计算板的PCIE信号通过背板连接器到PCIEIOBOX。Retimer芯片2采用89HT0832P型号的Retimer芯片2。Retimer芯片2优化PCIE信号的参数RXEQ(接收端均衡参数)和TXEQ(发送端参数),可以根据PCIE规范自动调节。在热插拔设计过程中,用INVPR_N来反转Retimer芯片2的端口复位PIN使其高有效,同时在插槽X16Slot3的在位信号增加上拉,然后把二者连接到一起,实现热插拔。热插入过程:当PCIE设备没有插入插槽X16Slot3时,插槽X16Slot3的在位信号为高,此时Retimer芯片2的端口复位信号一直有效;当PCIE设备插入插槽X16Slot3时,插槽X16Slot3的在位信号下拉,Retimer芯片2的端口复位的PIN状态变为低,复位信号无效,此时对PCIE设备进行初始化和驱动加载,使PCIE设备能正常工作。热移除过程:当PCIE设备从插槽X16Slot3移除时,Retimer芯片2的下行端口检测不到PCIE设备,Retimer芯片2通知上行设备进行处理,同时Retimer芯片2的端口复位的PIN状态变为高,此时Retimer芯片2的端口复位信号有效。PCIE设备热移除后,链路中PCIE信号的TX(发送)端处于IDLE(待机)状态,RX(接收)端处于高阻状态。以上公开的仅为本专利技术的优选实施方式,但本专利技术并非局限于此,任何本领域的技术人员能思之的没有创造性的变化,以及在不脱离本专利技术原理前提下所作的若干改进和润饰,都应落在本专利技术的保护范围内。本文档来自技高网...
一种<a href="http://www.xjishu.com/zhuanli/55/201611016117.html" title="一种带Retimer的PCIE IOBOX及其热插拔方法原文来自X技术">带Retimer的PCIE IOBOX及其热插拔方法</a>

【技术保护点】
一种带Retimer的PCIE IOBOX,其特征在于,包括:高速连接器、插槽X16 Slot、Retimer芯片;所述Retimer芯片分别与高速连接器、插槽X16 Slot连接;Retimer芯片与插槽X16 Slot之间连线的节点连接有上拉电阻。

【技术特征摘要】
1.一种带Retimer的PCIEIOBOX,其特征在于,包括:高速连接器、插槽X16Slot、Retimer芯片;所述Retimer芯片分别与高速连接器、插槽X16Slot连接;Retimer芯片与插槽X16Slot之间连线的节点连接有上拉电阻。2.根据权利要求1所述的带Retimer的PCIEIOBOX,其特征在于,所述Retimer芯片采用89HT0832P型号的Retimer芯片。3.一种权利要求1所述带Retimer的PCIEIOBOX的热插拔方法,其特征在于,热插入过程控制方法为:当PCIE设备没有插入插槽X16Slot时,插槽X16Slot的在位信号为高,此时Retimer芯片的端口复位信号一直有效...

【专利技术属性】
技术研发人员:刘东洋
申请(专利权)人:郑州云海信息技术有限公司
类型:发明
国别省市:河南,41

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1