一种射频电路的接收通路插损计算方法、装置及射频电路制造方法及图纸

技术编号:15441245 阅读:124 留言:0更新日期:2017-05-26 06:27
本发明专利技术公开了一种射频电路的接收通路插损计算方法、装置、射频电路及终端,该方法包括接收第一耦合器反馈的接收通路功率P1和预定频段中第二耦合器反馈的接收信号功率P2;将P1分别与每个P2相减,得到第一耦合器和预定频段中第二耦合器之间的插损值;输出插损值;本发明专利技术通过接收通路功率P1和接收信号功率P2,可以便捷快速的获取计算接收通路中预设频段的插损值所需的P1和P2;通过将P1与每个P2分别相减,可以得到每个P2对应的预设频段的插损值,再将插损值输出,使得射频工程师可以快速便捷的测试射频电路的接收通路插损,降低了确定接收通路问题点的难度,提高了射频调试的效率。

Receiving path insertion loss calculation method, device and radio frequency circuit for radio frequency circuit

The invention discloses a radio frequency receiving channel circuit loss calculation method, and terminal device, radio frequency circuit, the method includes receiving a received signal power of second coupler feedback feedback receiving channel power first coupler P1 and a predetermined frequency band P2; P1 respectively with each P2 subtraction, get the insertion loss between the first coupler and a predetermined band second coupler output value; insertion loss; the receiving channel power P1 and the received signal power P2, can obtain the calculation in the receive path preset band insertion loss value of the required P1 and P2 fast and convenient; the P1 and P2 respectively, each subtraction can be preset frequency corresponding to each P2 the insertion loss of value, then the loss value of output, the RF engineer can quickly receive path test RF circuit convenient insertion loss, reduces the determination of the receive path problem The efficiency of radio frequency debugging is improved.

【技术实现步骤摘要】
一种射频电路的接收通路插损计算方法、装置及射频电路
本专利技术涉及终端应用
,特别涉及一种射频电路的接收通路插损计算方法、装置、射频电路及终端。
技术介绍
随着现代社会科技的快速发展,人们对手机、平板电脑和笔记本电脑等终端的需求越来越大,使得终端的应用技术具有非常好的市场前景,并且发展势头良好。终端在进行无线通信过程中,往往采用电磁波作为信号的传输载体,因此,射频电路在终端的无线通信中居于十分重要的位置,射频性能的好坏直接关系到信号的收、发能力和终端与基站通信能力的高低。现有技术中,终端中的射频电路的集成性越来越来高,对于射频电路的射频发射指标测试的也越来越全面,通过对射频发射指标的把控,基本上已经可以了解射频电路的发射通路是否存在问题。但是对于射频电路的接收通路来说,测试的指标相对比较少,基本上就只有灵敏度和吞吐量的测试,所以有时射频工程师并不能准确的确定接收通路的问题点。当射频电路的接收通路出现问题时,射频工程师往往最先想到的就是判断接收通路的插损是否满足设计要求。由于现有技术中射频电路的接收通路的电路如图1所示,使得射频工程师若想测试射频电路的接收通路插损,需要在射频收发器(WTR)处断开通路将前端通路外接到网络分析仪上进行测试才能得到通路插损值,造成测试的过程时间长,且过程较为繁琐;并且由于接收通路中的频段比较多,如果要测试接收通路中每个频段的插损的话,耗时过长,可行性不高。因此由于现有技术中接收通路插损的测量方法太过繁琐,难以快速便捷的获取接收通路插损,无形中增加了接收通路问题点确定的难度,使得射频工程师发现接收通路问题点的时间和工作量过多,造成射频调试的效率不高。
技术实现思路
本专利技术的目的是提供一种射频电路的接收通路插损计算方法、装置、射频电路及终端,以快速便捷的计算出射频电路的接收通路插损,提升射频调试的效率。为解决上述技术问题,本专利技术提供一种射频电路的接收通路插损计算方法,包括:接收第一耦合器反馈的接收通路功率P1和预定频段中第二耦合器反馈的接收信号功率P2;将所述P1分别与每个所述P2相减,得到所述第一耦合器和预定频段中所述第二耦合器之间的插损值;输出所述插损值。可选的,接收第一耦合器反馈的接收通路功率P1和预定频段中第二耦合器反馈的接收信号功率P2,包括:实时接收并存储所述P1和所述P2;或按预设时间间隔接收并存储所述P1和所述P2;或接收到查询指令后,接收所述P1和所述P2。可选的,将所述P1分别与每个所述P2相减,得到所述第一耦合器和预定频段中所述第二耦合器之间的插损值,包括:根据接收的插损查询指令,将对应的P1分别与对应频段的P2相减,得到所述第一耦合器和对应频段中的第二耦合器之间的插损值。可选的,根据接收的插损查询指令,将对应的P1分别与对应频段的P2相减,得到所述第一耦合器和对应频段中的第二耦合器之间的插损值,包括:根据接收的插损查询指令,将所述插损查询指令对应时间点的P1分别与预定频段的P2相减,得到所述时间点的所述第一耦合器和预定频段中的第二耦合器之间的插损值。此外,本专利技术提供了一种射频电路的接收通路插损计算装置,包括:接收模块,用于接收第一耦合器反馈的接收通路功率P1和预定频段中第二耦合器反馈的接收信号功率P2;计算模块,用于将所述P1分别与每个所述P2相减,得到所述第一耦合器和预定频段中所述第二耦合器之间的插损值;输出模块,用于输出所述插损值。可选的,所述接收模块,包括:实时接收单元,用于实时接收并存储所述P1和所述P2;或间隔接收单元,用于按预设时间间隔接收并存储所述P1和所述P2;或等待接收单元,用于接收到查询指令后,接收所述P1和所述P2。可选的,所述计算模块,包括:判断计算单元,用于根据接收的插损查询指令,将对应的P1分别与对应频段的P2相减,得到所述第一耦合器和对应频段中的第二耦合器之间的插损值。可选的,所述判断计算单元,包括:判断计算子单元,用于根据接收的插损查询指令,将所述插损查询指令对应时间点的P1分别与预定频段的P2相减,得到所述时间点的所述第一耦合器和预定频段中的第二耦合器之间的插损值。本专利技术还提供了一种射频电路,包括接收通路,所述接收通路包括:天线、第一耦合器、射频开关、滤波器、第二耦合器、射频收发器前端的匹配位和所述射频收发器;其中,所述第一耦合器,用于向所述射频收发器反馈接收通路功率;所述第一耦合器的输入端与天线接口相连,所述第一耦合器的输出端与所述射频开关的输入端相连,所述第一耦合器的反馈端与所述射频收发器对应的功率检测端口相连;所述第二耦合器,用于向所述射频收发器反馈预定频段的接收信号功率;每个所述第二耦合器设置于各自对应的预设频段中,每个所述第二耦合器的输入端与各自对应预设频段中的所述滤波器的输出端相连,每个所述第二耦合器的输出端与各自对应预设频段中的所述匹配位的输入端相连,每个所述第二耦合器的反馈端与所述射频收发器对应的功率检测端口相连。本专利技术还提供了一种终端,包括:如上一项所述射频电路;处理器,用于接收所述射频电路中第一耦合器反馈的接收通路功率P1和预定频段中第二耦合器反馈的接收信号功率P2;将所述P1分别与每个所述P2相减,得到所述第一耦合器和预定频段中所述第二耦合器之间的插损值;输出所述插损值。本专利技术所提供的一种射频电路的接收通路插损计算方法,包括接收第一耦合器反馈的接收通路功率P1和预定频段中第二耦合器反馈的接收信号功率P2;将所述P1分别与每个所述P2相减,得到所述第一耦合器和预定频段中所述第二耦合器之间的插损值;输出所述插损值;可见,本专利技术通过接收通路功率P1和接收信号功率P2,可以便捷快速的获取计算接收通路中预设频段的插损值所需的P1和P2;通过将P1与每个P2分别相减,可以得到每个P2对应的预设频段的插损值,再将插损值输出,使得射频工程师可以快速便捷的测试射频电路的接收通路插损,降低了确定接收通路问题点的难度,提高了射频调试的效率。此外,本专利技术还提供了一种射频电路的接收通路插损计算装置、射频电路及终端,同样具有上述有益效果。附图说明为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。图1为现有技术中射频电路的接收通路的电路图;图2为本专利技术实施例所提供的一种射频电路的接收通路插损计算方法的流程图;图3为本专利技术实施例所提供的另一种射频电路的接收通路插损计算方法的流程图;图4为本专利技术实施例所提供的一种射频电路的接收通路插损计算装置的流程图;图5为本专利技术实施例所提供的一种射频电路的接收通路的电路图;图6为本专利技术实施例所提供的一种终端的结构示意图。具体实施方式为使本专利技术实施例的目的、技术方案和优点更加清楚,下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。请参考图2,图2为本专利技术实施例所提供的一种射频电路的接收本文档来自技高网
...
一种射频电路的接收通路插损计算方法、装置及射频电路

【技术保护点】
一种射频电路的接收通路插损计算方法,其特征在于,包括:接收第一耦合器反馈的接收通路功率P1和预定频段中第二耦合器反馈的接收信号功率P2;将所述P1分别与每个所述P2相减,得到所述第一耦合器和预定频段中所述第二耦合器之间的插损值;输出所述插损值。

【技术特征摘要】
1.一种射频电路的接收通路插损计算方法,其特征在于,包括:接收第一耦合器反馈的接收通路功率P1和预定频段中第二耦合器反馈的接收信号功率P2;将所述P1分别与每个所述P2相减,得到所述第一耦合器和预定频段中所述第二耦合器之间的插损值;输出所述插损值。2.根据权利要求1所述射频电路的接收通路插损计算方法,其特征在于,接收第一耦合器反馈的接收通路功率P1和预定频段中第二耦合器反馈的接收信号功率P2,包括:实时接收并存储所述P1和所述P2;或按预设时间间隔接收并存储所述P1和所述P2;或接收到查询指令后,接收所述P1和所述P2。3.根据权利要求1或2所述射频电路的接收通路插损计算方法,其特征在于,将所述P1分别与每个所述P2相减,得到所述第一耦合器和预定频段中所述第二耦合器之间的插损值,包括:根据接收的插损查询指令,将对应的P1分别与对应频段的P2相减,得到所述第一耦合器和对应频段中的第二耦合器之间的插损值。4.根据权利要求3所述射频电路的接收通路插损计算方法,其特征在于,根据接收的插损查询指令,将对应的P1分别与对应频段的P2相减,得到所述第一耦合器和对应频段中的第二耦合器之间的插损值,包括:根据接收的插损查询指令,将所述插损查询指令对应时间点的P1分别与预定频段的P2相减,得到所述时间点的所述第一耦合器和预定频段中的第二耦合器之间的插损值。5.一种射频电路的接收通路插损计算装置,其特征在于,包括:接收模块,用于接收第一耦合器反馈的接收通路功率P1和预定频段中第二耦合器反馈的接收信号功率P2;计算模块,用于将所述P1分别与每个所述P2相减,得到所述第一耦合器和预定频段中所述第二耦合器之间的插损值;输出模块,用于输出所述插损值。6.根据权利要求5所述射频电路的接收通路插损计算装置,其特征在于,所述接收模块,包括:实时接收单元,用于实时接收并存储所述P1和所述...

【专利技术属性】
技术研发人员:陈剑
申请(专利权)人:宇龙计算机通信科技深圳有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1