一种DEBUG电路制造技术

技术编号:15091707 阅读:84 留言:0更新日期:2017-04-07 19:49
一种DEBUG电路,包括mini PCI‑E接口(J2)和南桥芯片(U1);该miniPCI‑E接口(J2)具有一组在mini PCI‑E接口(J2)连接DEBUG卡时需要与南桥芯片(U1)连接的DEBUG针脚,该组DEBUG针脚中的部分针脚还用于在拓展主板的3G/4G功能时连接SIM卡,其中,该组DEBUG针脚中的每个针脚均各自通过一个开关电路连接至该南桥芯片(U1)的对应引脚;当将该mini PCI‑E接口(J2)连接DEBUG卡时,将所有的开关电路连通;当将该mini PCI‑E接口(J2)与DEBUG卡拆除连接时,将所有的开关电路断开。使用本实用新型专利技术的电路后可以直接插上市面上的带MINIPCIE接口连接功能的DEBUG卡,方便对主板进行调试和维修,同时可以更为合理的利用mini PCI‑E接口上的闲置资源。

A DEBUG circuit

A DEBUG circuit, including mini PCI E interface (J2) and single chip (U1); the miniPCI E interface (J2) is a group of mini PCI in E interface (J2) connected to the DEBUG card when needed and the south bridge chip (U1) DEBUG pin pin connection, part of the group of DEBUG the pin is connected to the SIM card, in which the function of the 3G/4G development board, each pin of the group of DEBUG in each pin through a switch circuit connected to the south bridge chip (U1) corresponding to the pin; when the mini PCI E interface (J2) connected to the DEBUG card, all the switch circuit is connected; when the mini PCI E interface (J2) and DEBUG card connection removed, will all disconnect switch circuit. After using the circuit of the utility model can be directly inserted on the market with the MINIPCIE interface function of DEBUG card, convenient debugging and maintenance on the motherboard, at the same time can be more Mini PCI E interface on the rational use of idle resources.

【技术实现步骤摘要】

本技术涉及计算机主板
,尤其涉及一种DEBUG电路
技术介绍
DEBUG卡计算机领域在研发过程或者后续维修主板的时候使用的卡,可以大概定位主板的故障位置。主板每往前运行一步,都有一个对应的代码,DEBUG卡即是将这个代码显示出来,方便定位主板故障位置。市面上有很多需要使用miniPCI-E接口的DEBUG卡,如果单独做一个MINIPCIE插座供给DEBUG卡使用的话,将会造成很大的浪费。miniPCI-E接口是基于PCI-E总线的接口,可以在主板上扩展WIFI、3G/4G,MSATA、蓝牙设备等。如图1所示,示意出了miniPCI-E接口连接一个SIM卡做3/4G功能,图中J1表示miniPCI-E接口,SIM1表示SIM卡。可见,连接SIM卡的时候miniPCI-E接口的8,10,12,14,16引脚是使用了的,但是在没有进行3/4G功能拓展时,这些引脚就闲置了,而这些引脚恰好属于miniPCI-E接口连接DEBUG卡时候的用来连接南桥芯片的部分针脚。
技术实现思路
本技术要解决的技术问题在于,针对现有技术的上述缺陷,提供一种DEBUG电路。本技术解决其技术问题所采用的技术方案是本文档来自技高网...
一种DEBUG电路

【技术保护点】
一种DEBUG电路,其特征在于,包括mini PCI‑E接口(J2)和南桥芯片(U1);该mini PCI‑E接口(J2)具有一组在mini PCI‑E接口(J2)连接DEBUG卡时需要与南桥芯片(U1)连接的DEBUG针脚,该组DEBUG针脚中的部分针脚还用于在拓展主板的3G/4G功能时连接SIM卡,其中,该组DEBUG针脚中的每个针脚均各自通过一个开关电路连接至该南桥芯片(U1)的对应引脚;当将该mini PCI‑E接口(J2)连接DEBUG卡时,将所有的开关电路连通;当将该mini PCI‑E接口(J2)与DEBUG卡拆除连接时,将所有的开关电路断开。

【技术特征摘要】
1.一种DEBUG电路,其特征在于,包括miniPCI-E接口(J2)和南桥芯片(U1);该miniPCI-E接口(J2)具有一组在miniPCI-E接口(J2)连接DEBUG卡时需要与南桥芯片(U1)连接的DEBUG针脚,该组DEBUG针脚中的部分针脚还用于在拓展主板的3G/4G功能时连接SIM卡,其中,该组DEBUG针脚中的每个针脚均各自通过一个开关电路连接至该南桥芯片(U1)的对应引脚;当将该miniPCI-E接口(J2)连接DEBUG卡时,将所有的开关电路连通;当将该miniPCI-E接口(J2)与DEBUG卡拆除连接时,将所有的开关电路断开。2.根据权利要求1所述的DEBUG电路,其特征在于,该开关电路为零欧姆的电阻。3.根据权利要求1所述的DEBUG电路,其特征在于,该开关电...

【专利技术属性】
技术研发人员:阮仕涛
申请(专利权)人:深圳市祈飞科技有限公司
类型:新型
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1