一种抗静电干扰的LVDS电路系统技术方案

技术编号:15028981 阅读:48 留言:0更新日期:2017-04-05 04:36
本实用新型专利技术公开了抗静电干扰的LVDS电路系统,包括驱动器、接收器、控制器、异或门芯片和两个比较器;驱动器和接收器信号传输连接,两个比较器中一者的正极与驱动器的正信号输出端连接,另一者的正极与驱动器的负信号输出端连接,两者的负极均与基准电压连接,基准电压为驱动器的正信号输出端和负信号输出端两者输出电压之和的平均值;异或门芯片的两个信号输入端中一者与一比较器的信号输出端连接,另一者与另一比较器的信号输出端连接;异或门芯片输出高电平信号,控制器控制接收器接受当前信号;异或门芯片输出低电平信号,控制器控制接收器丢弃当前信号。这种LVDS电路系统从根本上消除了静电干扰导致的图像异常问题,使其具备极好地抗静电能力。

【技术实现步骤摘要】

本技术涉及LVDS电路的抗静电干扰处理
,特别涉及一种抗静电干扰的LVDS电路系统
技术介绍
LVDS的英文全称为LowVoltageDifferentialSignal,其中文译文为低压差分信号。LVDS电路系统采用差分信号进行数据、时钟的传输,在音视频、信息技术设备等领域的应用非常广泛,在产品认证过程中需要通过国家标准规定的ESD(Electro-StaticDischarge,中文译文:静电放电)抗扰度等级,在客户使用过程中也面临各种静电干扰,虽然差分信号的应用极大的提高了放大器系统的信噪比,但由于实际电路始终存在不平衡,共模干扰转换为差模干扰就会导致接受端信号异常,出现图像异常等现象。为提高产品抗扰度性能,PCB板级的ESD防护方案可以通过在端口增加TVS防护器件、共模抑制电感滤波器件等方式来实现,但这种解决方案的缺点是成本高,且受设备小型化趋势影响和PCB板面积的限制,同时,数据传输协议速率越来越高,高速差分线上加防护和滤波器件,可能导致信号质量变差和传输距离受到影响。有鉴于此,本领域技术人员亟待另辟蹊径来解决静电放电对LVDS电路系统的干扰。
技术实现思路
本技术的目的在于,提供一种结构简单的抗静电干扰的LVDS电路系统。本技术所提供的抗静电干扰的LVDS电路系统,包括驱动器和接收器,所述驱动器的正信号输出端和所述接收器的正信号输入端连接,所述驱动器的负信号输出端和所述接收器的负信号输入端连接;还包括:两个比较器,一者的正极与所述驱动器的正信号输出端连接,另一者的正极与所述驱动器的负信号输出端连接,两者的负极均与基准电压连接,所述基准电压为所述驱动器的正信号输出端和负信号输出端两者输出电压之和的平均值;异或门芯片,具有两个信号输入端,两个所述信号输入端中一者与一所述比较器的信号输出端连接,另一者与另一所述比较器的信号输出端连接;控制器,根据所述异或门芯片的输出信号控制所述接收器接受或丢弃所述驱动器传输的当前信号;所述异或门芯片输出高电平信号,所述控制器控制所述接收器接受当前信号;所述异或门芯片输出低电平信号,所述控制器控制所述接收器丢弃当前信号。这种LVDS电路系统实时检测系统工况,并在静电干扰工况下控制接收器丢弃接受当前信号,也就是说,接收器只接受正常信号、丢弃异常信号,从根本上消除了静电干扰导致的图像异常问题,使其具备极好地抗静电干扰能力。此外,与
技术介绍
中述及的现有抗静电处理措施相比,本技术所提供的LVDS电路系统的比较器和异或门芯片等可集成于现有的LVDS电路内,无需增加外部端口,从而极大地节省了解决静电干扰问题的成本。可选地,所述控制器包括:采集模块,采集所述异或门芯片的输出信号;判断模块,判断所述异或门芯片的输出信号为高电平或是低电平;触发模块,触发所述接收器接受或丢弃所述驱动器传输的当前信号。可选地,两个所述比较器均为高速比较器。可选地,所述驱动器的正信号输出端和负信号输出端中一者的输出电压为1.35V,另一者的输出电压为1.05V。可选地,所述驱动器的正信号输出端和负信号输出端两者输出电压振幅相同,相位相反。可选地,所述驱动器的正信号输出端和负信号输出端两者输出的正向过冲电压均大于所述基准电压,或者所述驱动器的正信号输出端和负信号输出端两者输出的反向过冲电压均小于所述基准电压,所述异或门芯片输出低电平信号。附图说明为了更清楚地说明本技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1为本技术所提供LVDS电路系统具体实施例的模块结构示意图;图2为LVDS电路系统正常工况下信号逻辑示意图;图3为LVDS电路系统静电干扰工况下信号逻辑示意图;图4为控制器的模块结构示意图;图5为控制器控制原理示意图。具体实施方式本技术提供一种抗静电干扰的LVDS电路系统,以从根本上消除静电放电对LVDS电路系统输出信号的干扰。为了使本
的人员更好地理解本技术方案,下面结合说明书附图来对本技术作进一步的详细说明。请参见图1,该图为本技术所提供LVDS电路系统具体实施例的模块结构示意图。抗静电干扰的LVDS电路系统包括驱动器、接收器、控制器和异或门芯片XOR、两个比较器。其中,驱动器具有正信号输出端VoA和负信号输出端VoB,接收器具有正信号输入端和负信号输入端;驱动器的正信号输出端VoA与接收器的正信号输入端连接,驱动器的负信号输出端VoB和接收器的负信号输入端连接,即驱动器和接收器信号传输连接。为了便于本领域技术人员理解本具体实施例所提供的LVDS电路系统,本文中以第一和第二区分两个比较器,即将两个比较器中一者称为第一比较器COMP1,另一者称为第二比较器COMP2。第一比较器COMP1的正极与驱动器的正信号输出端VoA连接,其负极与基准电压Vref连接;第二比较器COMP2的正极与驱动器的负信号输出端VoB连接,其负极与基准电压Vref连接。基准电压Vref为驱动器的正信号输出端VoA和负信号输出端VoB两者输出电压之和的平均值。异或门芯片XOR具有两个信号输入端,异或门芯片XOR的两个信号输入端中一者与第一比较器COMP1的信号输出端连接,另一者与第二比较器COMP2的信号输出端连接。详细地,本具体实施例中通过第一和第二来区分异或门芯片XOR的两个信号输入端,即第一信号输入端ViA和第二信号输入端ViB,第一信号输入端ViA与第一比较器COMP1的信号输出端连接,第二信号输入端ViB与第二比较器COMP2的信号输出端连接。控制器与异或门芯片XOR的信号输出端INT连接,并根据异或门芯片XOR的输出信号INT控制接收器接受或丢弃驱动器传输的当前信号。具体控制原理为:异或门芯片XOR输出高电平信号,控制器控制接收器接受驱动器传输的当前信号;异或门芯片XOR输出低电平信号,控制器控制接收器丢弃驱动器传输的当前信号。接下来,结合表1、表2、图2和图3以具体电路为例,来详细地说明这种抗静电干扰的LVDS电路系统的工作原理。其中,表1为LVDS电路系统正常工况下电路触发逻辑示意表,表2为LVDS电路系统静电干扰工况下电路触发逻辑示意表,图2为LVDS电路系统正常工况下信号逻辑示意图,图3为LVDS电路系统静电干扰工况下信号逻辑示意图。需要说明的是,根据差分传输原理,LVDS电路的正信号输出端VoA和负信号输出端VoB两者输出电压的振幅相同,相位相反,本具体实施例中驱动器的正信号输出端VoA和负信号输出端VoB两者中一者的输出电压为1.35V,另一者的输出电压为1.05V,由于基准电压Vref为驱动器的正信号输出端VoA和负信号输出端VoB两者输出电压之和的平均值,两个比较器负极的基准电压Vref则均为1.2V。结合表1和图2可知,若驱动器的正信号输出端VoA输出电压为1.35V,负信号输出端VoB输出电压为1.05V时;则,1.35V>1.2V,第一比较器COMP1输出高电平,也即异或门芯片XOR的第一信号输入端ViA输入高电平;1.05本文档来自技高网
...
一种抗静电干扰的LVDS电路系统

【技术保护点】
一种抗静电干扰的LVDS电路系统,其特征在于,包括驱动器和接收器,所述驱动器的正信号输出端和所述接收器的正信号输入端连接,所述驱动器的负信号输出端和所述接收器的负信号输入端连接;还包括:两个比较器,一者的正极与所述驱动器的正信号输出端连接,另一者的正极与所述驱动器的负信号输出端连接,两者的负极均与基准电压连接,所述基准电压为所述驱动器的正信号输出端和负信号输出端两者输出电压之和的平均值;异或门芯片,包括两个信号输入端,两个所述信号输入端中一者与一所述比较器的信号输出端连接,另一者与另一所述比较器的信号输出端连接;控制器,根据所述异或门芯片的输出信号控制所述接收器接受或丢弃所述驱动器传输的当前信号;所述异或门芯片输出高电平信号,所述控制器控制所述接收器接受当前信号;所述异或门芯片输出低电平信号,所述控制器控制所述接收器丢弃当前信号。

【技术特征摘要】
1.一种抗静电干扰的LVDS电路系统,其特征在于,包括驱动器和接收器,所述驱动器的正信号输出端和所述接收器的正信号输入端连接,所述驱动器的负信号输出端和所述接收器的负信号输入端连接;还包括:两个比较器,一者的正极与所述驱动器的正信号输出端连接,另一者的正极与所述驱动器的负信号输出端连接,两者的负极均与基准电压连接,所述基准电压为所述驱动器的正信号输出端和负信号输出端两者输出电压之和的平均值;异或门芯片,包括两个信号输入端,两个所述信号输入端中一者与一所述比较器的信号输出端连接,另一者与另一所述比较器的信号输出端连接;控制器,根据所述异或门芯片的输出信号控制所述接收器接受或丢弃所述驱动器传输的当前信号;所述异或门芯片输出高电平信号,所述控制器控制所述接收器接受当前信号;所述异或门芯片输出低电平信号,所述控制器控制所述接收器丢弃当前信号。2.如权利要求1所述的LVDS电路系统,其特征在...

【专利技术属性】
技术研发人员:周琦王小芳
申请(专利权)人:杭州海康威视数字技术股份有限公司
类型:新型
国别省市:浙江;33

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1