一种基于SPARC架构CPU的数据通信系统技术方案

技术编号:14973402 阅读:129 留言:0更新日期:2017-04-03 01:17
本实用新型专利技术属于信息安全技术领域,公开了一种基于SPARC架构CPU的数据通信系统。在本实用新型专利技术中,通过采用包括SPARC架构CPU、可信计算模块以及接口转换模块的基于SPARC架构CPU的数据通信系统,当可信计算模块输出基于低引脚数目接口协议的数据时,接口转换模块将基于低引脚数目接口协议的数据转换为基于总线接口协议的数据,并将基于总线接口协议的数据发送至SPARC架构CPU,实现了SPARC架构CPU与可信计算模块之间的通信,进而解决了现有技术存在无法使TCM与SPARC架构CPU进行通信的问题。

【技术实现步骤摘要】

本技术属于信息安全
,尤其涉及一种基于SPARC架构CPU的数据通信系统
技术介绍
近年来,随着信息时代的飞速发展,国家信息安全形势日益严峻,而基于国产硬件平台的计算机终端也成为信息安全的基础。然而,目前基于SPARC架构(ScalableProcessorARChitecture,可扩充处理器架构)CPU(CentralProcessingUnit,中央处理器)所研发的计算机终端,由于其CPU本身限制,使得计算机主板无法对外提供低引脚数目(LowPinCount,PLC)接口,以使可信计算模块(TrustedCryptographyMoudle,TCM)无法与SPARC架构CPU进行通信,以提供相应的安全应用,从而成为计算机终端信息安全的壁垒。综上所述,现有技术存在无法使TCM与SPARC架构CPU进行通信的问题。
技术实现思路
本技术的目的在于提供一种基于SPARC架构CPU的数据通信系统,旨在解决现有技术存在无法使TCM与SPARC架构CPU进行通信的数据问题。本技术是这样实现的,一种基于SPARC架构CPU的数据通信系统,所述数据通信系统包括SPARC架构CPU、可信计算模块与接口转换模块;所述可信计算模块的数据输出端与所述接口转换模块的输入端连接,所述接口转换模块的输出端与所述SPARC架构CPU的数据输入端连接;所述可信计算模块输出基于低引脚数目接口协议的数据,所述接口转换模<br>块将所述基于低引脚数目接口协议的数据转换为基于总线接口协议的数据,并将所述基于总线接口协议的数据发送至所述SPARC架构CPU。在本技术中,通过采用包括SPARC架构CPU、可信计算模块以及接口转换模块的基于SPARC架构CPU的数据通信系统,当可信计算模块输出基于低引脚数目接口协议的数据时,接口转换模块将基于低引脚数目接口协议的数据转换为基于总线接口协议的数据,并将基于总线接口协议的数据发送至SPARC架构CPU,实现了SPARC架构CPU与可信计算模块之间的通信,进而解决了现有技术存在无法使TCM与SPARC架构CPU进行通信的问题。附图说明图1是本技术第一实施例所提供的基于SPARC架构CPU的数据通信模块结构示意图;图2是本技术第二实施例所提供的基于SPARC架构CPU的数据通信模块结构示意图;图3是本技术第三实施例所提供的基于SPARC架构CPU的数据通信模块结构示意图。具体实施方式为了使本技术的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本技术进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本技术,并不用于限定本技术。以下结合具体附图对本技术的实现进行详细的描述:实施例一:图1示出了本技术第一实施例提供的基于SPARC架构CPU的数据通信系统的模块结构,为了便于说明,仅示出与本实施例相关的部分,详述如下:本技术第一实施例提供的SPARC架构CPU的数据通信系统包括可信计算模块10、接口转换模块20以及SPARC架构CPU30。其中,可信计算模块10的输出端与接口转换模块20的输入端连接,接口转换模块20的输出端与SPARC架构CPU30的数据输入端连接。进一步地,可信计算模块10输出基于低引脚数目接口协议的数据,接口转换模块20将基于低引脚数目接口协议的数据转换为基于总线接口协议的数据,并将该基于总线接口协议的数据发送至SPARC架构CPU30。作为本技术一实施方式,接口转换模块20为现场可编程门阵列,并且该现场可编程门阵列包括但不限于型号为XC6SL25T-2FGG484C芯片。作为本技术一实施方式,可信计算模块10包括但不限于型号为SSX44的可信芯片。在本实施例中,接口转换模块20将可信计算模块10输出的基于低引脚数目接口协议的数据转换为基于总线接口协议的数据,并将基于总线接口协议的数据发送至SPARC架构CPU30,实现了SPARC架构CPU30与可信计算模块10之间的通信,解决了现有技术存在无法使TCM与SPARC架构CPU进行通信的问题;此外,采用现场可编程门阵列作为接口转换模块20,由于其灵活性高、带宽范围大以及处理速度高,可更进一步保证SPARC架构CPU30与可信计算模块10之间的可靠通信。实施例二:图2示出了本技术第二实施例所提供的基于SPARC架构CPU的数据通信系统的模块结构,为了便于说明,仅示出与本实施例相关的部分,详述如下:本技术第二实施例提供的基于SPARC架构CPU应用的数据通信系统在图1所示的第一实施例提供的基于SPARC架构CPU的数据通信系统的基础上增加了存储器40,存储器40与接口转换模块20连接。其中,存储器40中用于存储进行低引脚数目接口协议与总线接口协议转换的接口转换应用程序。当需要用接口转换模块20进行低引脚数目接口协议与总线接口协议转换的时候,可将存储器40中的接口转换应用程序烧录至接口转换模块20,进而接口转换模块20根据该接口转换应用程序将可信计算模块10输出的基于低引脚数目接口协议的数据转换为基于总线接口协议的数据,并将该基于总线接口协议的数据发送至SPARC架构CPU30。作为本技术一实施方式,存储器40为只读存储器,其存储的接口转换应用程序在断电之后不会发生丢失,当再次使用时,可直接读取存储在其中的接口转换应用程序,无需再次重写接口转换应用程序。在本实施例中,采用存储器40将接口转换应用程序进行存储,在需要低引脚数目接口协议与总线接口协议转换时,可将存储器40中存储的接口转换应用程序烧录至接口转换模块20,使得接口转换模块20根据该接口转换应用程序将可信计算模块10输出的基于低引脚数目接口协议的数据转换为基于总线接口协议的数据,并将该基于总线接口协议的数据发送至SPARC架构CPU30,解决了现有技术存在无法使TCM与SPARC架构CPU进行通信的问题;此外,由于存储器40采用只读存储器,其在断电后可对存放在其中的数据进行保存,防止其丢失,进而使得再次进行低引脚数目接口协议与总线接口协议转换时,无需重写数据。实施例三:图3示出了本技术第三实施例提供的基于SPARC架构CPU的数据通信系统的模块结构,为了便于说明,仅示出与本实施例相关的部分,详述如下:本技术第三实施例提供的基于SPARC架构CPU的数据通信系本文档来自技高网...

【技术保护点】
一种基于SPARC架构CPU的数据通信系统,其特征在于,所述数据通信系统包括:SPARC架构CPU、可信计算模块以及接口转换模块;所述可信计算模块的数据输出端与所述接口转换模块的输入端连接,所述接口转换模块的输出端与所述SPARC架构CPU的数据输入端连接;所述可信计算模块输出基于低引脚数目接口协议的数据,所述接口转换模块将所述基于低引脚数目接口协议的数据转换为基于总线接口协议的数据,并将所述基于总线接口协议的数据发送至所述SPARC架构CPU。

【技术特征摘要】
1.一种基于SPARC架构CPU的数据通信系统,其特征在于,所述数据
通信系统包括:
SPARC架构CPU、可信计算模块以及接口转换模块;
所述可信计算模块的数据输出端与所述接口转换模块的输入端连接,所述
接口转换模块的输出端与所述SPARC架构CPU的数据输入端连接;
所述可信计算模块输出基于低引脚数目接口协议的数据,所述接口转换模
块将所述基于低引脚数目接口协议的数据转换为基于总线接口协议的数据,并
将所述基于总线接口协议的数据发送至所述SPARC架构CPU。
2.根据权利要求1所述的基于SPARC架构CPU的数据通信系统,其特征
在于,所述接口转换模块为现场可编程门阵列。
3.根据权利要求2所述的基于SPARC架构CPU的...

【专利技术属性】
技术研发人员:赵国新汪海明石明王飞舟
申请(专利权)人:中国长城计算机深圳股份有限公司
类型:新型
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1