一种计算机数据处理模块制造技术

技术编号:14891687 阅读:50 留言:0更新日期:2017-03-29 00:32
本发明专利技术公开了一种计算机数据处理模块,包括同步码检测电路L1、解码电路、接收电路、上行数据输出模块、时钟电路、数据接收模块和同步码检测电路L2,所述同步码检测电路L1分别连接上行输入信号、基准时钟信号、时钟电路和解码电路,时钟电路还分别连接解码电路、接收电路、上行数据输出模块、同步码检测电路L2和数据接收模块。本发明专利技术对接收电路送来的信号优先接收,将收到的信号编码,以串行方式送出,下行输出信号经调制器调制后发送给各终端,能够有效提高上行数据和下行数据的编码和解码速度。

【技术实现步骤摘要】

本专利技术涉及计算机,具体是一种计算机数据处理模块
技术介绍
以太网是应用最广的联网技术,它以可靠性高、媒体信息量大、易于扩展和更新等优点,在企业、学校等领域得到广泛的应用,根据IEEE802.3Ethernet标准规范,以太网每段同轴电缆长度不得超过500m,通过中继器互联后,网络最大距离也不得超过2.8km,在这种情况下,利用激光无线通信技术,超越以太网的地域限制,满足数据通信的需要,具有很强的应用价值。随着世界进入互联网时代,计算机对于以太网的依赖以及成型。计算机内网卡对于上行数据以及下行数据的解码和编码过程直接影响数据的传输速度。
技术实现思路
本专利技术的目的在于提供一种计算机数据处理模块,以解决上述
技术介绍
中提出的问题。为实现上述目的,本专利技术提供如下技术方案:一种计算机数据处理模块,包括同步码检测电路L1、解码电路、接收电路、上行数据输出模块、时钟电路、数据接收模块和同步码检测电路L2,所述同步码检测电路L1分别连接上行输入信号、基准时钟信号、时钟电路和解码电路,时钟电路还分别连接解码电路、接收电路、上行数据输出模块、同步码检测电路L2和数据接收模块,所述解码电路还通过接收电路分别连接上行数据输出模块和下行解码输出模块,上行数据输出模块还连接上行输出,所述同步码检测电路L2还分别连接数据接收模块和下行输入信号,数据接收模块还通过下行解码输出模块连接下行输出。作为本专利技术进一步的方案:所述上行输入信号为芯片PT2262产生的调制信号。作为本专利技术进一步的方案:所述时钟电路采用芯片DS1302。作为本专利技术进一步的方案:所述上行输入信号由同步码检测电路L1进行同步码检测。作为本专利技术再进一步的方案:所述同步码检测电路L2对下行输入信号进行同步码检测。与现有技术相比,本专利技术的有益效果是:本专利技术对接收电路送来的信号优先接收,将收到的信号编码,以串行方式送出,下行输出信号经调制器调制后发送给各终端,能够有效提高上行数据和下行数据的编码和解码速度。附图说明图1为计算机数据处理模块的电路原理框图。具体实施方式下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述。请参阅图1,本专利技术实施例中,包括同步码检测电路L1、解码电路、接收电路、上行数据输出模块、时钟电路、数据接收模块和同步码检测电路L2,所述同步码检测电路L1分别连接上行输入信号、基准时钟信号、时钟电路和解码电路,时钟电路还分别连接解码电路、接收电路、上行数据输出模块、同步码检测电路L2和数据接收模块,所述解码电路还通过接收电路分别连接上行数据输出模块和下行解码输出模块,上行数据输出模块还连接上行输出,所述同步码检测电路L2还分别连接数据接收模块和下行输入信号,数据接收模块还通过下行解码输出模块连接下行输出;所述上行输入信号为芯片PT2262产生的调制信号。上行输入信号由同步码检测电路L1进行同步码检测,若检测到同步码,则后续信号输入到解码电路进行解码,解码信号由接收电路做检验接收并对解码信号做定长存储,若连续两次收到同样的解码结果,则认为确有上行信息,于是将这组解码信号并行送出,送出的信号分两路,一路由上行数据输出模块将其输出,做相应显示或由串口送到控制计算机,另一路送下行编码输出模块,给终端反馈确认信息。下行输入信号由同步码检测电路L2进行同步码检测,若检测到同步码,则后续信号输入到数据接收模块,在此将串行信号变为并行信号,再送给下行编码输出模块,该模块对接收电路送来的信号优先接收,将收到的信号编码,以串行方式送出,下行输出信号经调制器调制后发送给各终端,从而有效提高上行数据和下行数据的编码和解码速度。综上所述,本专利技术对接收电路送来的信号优先接收,将收到的信号编码,以串行方式送出,下行输出信号经调制器调制后发送给各终端,能够有效提高上行数据和下行数据的编码和解码速度。本文档来自技高网...
一种计算机数据处理模块

【技术保护点】
一种计算机数据处理模块,包括同步码检测电路L1、解码电路、接收电路、上行数据输出模块、时钟电路、数据接收模块和同步码检测电路L2,其特征在于,所述同步码检测电路L1分别连接上行输入信号、基准时钟信号、时钟电路和解码电路,时钟电路还分别连接解码电路、接收电路、上行数据输出模块、同步码检测电路L2和数据接收模块,所述解码电路还通过接收电路分别连接上行数据输出模块和下行解码输出模块,上行数据输出模块还连接上行输出,所述同步码检测电路L2还分别连接数据接收模块和下行输入信号,数据接收模块还通过下行解码输出模块连接下行输出,所述上行输入信号为芯片PT2262产生的调制信号,所述上行输入信号由同步码检测电路L1进行同步码检测,由所述接收电路对解码信号做检验接收并对解码信号做定长存储。

【技术特征摘要】
1.一种计算机数据处理模块,包括同步码检测电路L1、解码电路、接收电路、上行数据输出模块、时钟电路、数据接收模块和同步码检测电路L2,其特征在于,所述同步码检测电路L1分别连接上行输入信号、基准时钟信号、时钟电路和解码电路,时钟电路还分别连接解码电路、接收电路、上行数据输出模块、同步码检测电路L2和数据接收模块,所述解码电路还通过接收电路分别连接上行数据输出模块和下行解码输出模块,上行数据输出模块还连接上行输出,所述同步码检测电路L2还...

【专利技术属性】
技术研发人员:不公告发明人
申请(专利权)人:郑州天舜电子技术有限公司
类型:发明
国别省市:河南;41

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1