一种FPGA转ASIC存储器自动化替换方法技术

技术编号:14862904 阅读:50 留言:0更新日期:2017-03-19 17:03
本发明专利技术公开了一种FPGA转ASIC存储器自动化替换方法,它包括查找FPGA存储器模型、确认存储器类型、关联目标工艺库、FPGA存储器模型替换为目标工艺库存储器模型、修正存储器模型替代过程、输出ASIC替代存储器模型和功能验证步骤。本发明专利技术自动快速地实现了FPGA存储模型替代为ASIC存储器模型的过程,降低了人工成本,克服了人工干预的出错率高的问题。

【技术实现步骤摘要】

本专利技术涉及一种存储器自动化替换方法,尤其涉及一种FPGA转ASIC存储器自动化替换方法,属于集成电路设计

技术介绍
目前使用复杂可编程逻辑器件(CPLD)和现场可编程逻辑阵列(FPGA)进行功能验证后,再实现专用集成电路(ASIC)设计是最流行的方式之一,它们的共性是都具有用户现场可编程特性,都支持边界扫描技术;但两者在集成度、速度以及编程方式上具有各自的特点。而ASIC的特点是面向特定用户的需求,品种多、批量少,要求设计和生产周期短,它作为集成电路技术与特定用户的整机或系统技术紧密结合的产物,与FPGA相比具有体积更小、功耗更低、可靠性提高、性能提高、保密性增强、成本降低等优点。因此,利用FPGA现场可编程特性,首先对功能模块进行硬件验证后,然后再实现ASIC芯片已经成为一种流行趋势。对于实现的每一种功能模块,存储器(Memory)是必不可少的一部分。由于FPGA中的存储器模型与ASIC中的存储器模型不同,因此实现FPGA转ASIC设计流程中,存储器的替换并通过仿真保证功能一致性成为一项重复性且必要性的工作。随着电路设计的集成度越来越高,存储器的替换工作越来越繁多,因此迫切需要寻找一种高效的方法解决实现过程中存储器的替换工作,同时保证功能一致性,使大量重复性工作快速准确地完成。
技术实现思路
本专利技术所要解决的技术问题是在提供一种FPGA转ASIC存储器自动化替换方法。为解决上述
,本专利技术采用的技术方案是:一种FPGA转ASIC存储器自动化替换方法,包括以下具体步骤:步骤1:查找FPGA存储器模型:查找硬件描述语言文件中调用FPGA存储器模型的源文件;步骤2:确认存储器类型:从所述调用FPGA存储器模型的源文件中获取存储器模型参数,根据所述存储器模型参数确定存储器类型;步骤3:关联目标工艺库:设定目标工艺库可执行文件的路径;步骤4:存储器模型替换:调用与所述FPGA存储器类型对应的脚本程序将所述存储器模型替换;步骤5:修正存储器模型替代过程:根据执行窗口显示的辅助信息修正存储器模型替代过程;步骤6:输出ASIC替代存储器模型;步骤7:功能验证:将相同的随机测试激励加载到存储器模型的输入端口,通过比较输出结果是否一致来判断替换过程是否准确。所述步骤6中,输出文件时,所述替代ASIC存储器模型的端口名称与所述FPGA存储器模型保持一致,模块名称与FPGA的存储器模型不一致,命名规则为FPGA模型名称+asic的形式。采用上述技术方案带来的有益效果是:1.本专利技术能够自动实现FPGA存储器模型转换为ASIC存储器模型的替换和验证工作,减少人工成本,提高工作效率;2.本专利技术在FPGA存储器模型转换为ASIC存储器模型的过程中,能够准确完成存储器模型的替换,减少人工干预引入的错误。附图说明图1是本专利技术的流程图。具体实施方式实施例1:如图1所示,一种FPGA转ASIC存储器自动化替换方法,包括以下具体步骤:步骤1:查找FPGA存储器模型:查找硬件描述语言文件中调用FPGA存储器模型的源文件;步骤2:确认存储器类型:从所述调用FPGA存储器模型的源文件中获取存储器模型参数,根据所述存储器模型参数确定存储器类型;步骤3:关联目标工艺库:设定目标工艺库可执行文件的路径;步骤4:存储器模型替换:调用与所述FPGA存储器类型对应的脚本程序将所述存储器模型替换;步骤5:修正存储器模型替代过程:根据执行窗口显示的辅助信息修正存储器模型替代过程;步骤6:输出ASIC替代存储器模型;步骤7:功能验证:将相同的随机测试激励加载到存储器模型的输入端口,通过比较输出结果是否一致来判断替换过程是否准确。所述步骤6中,输出文件时,所述替代ASIC存储器模型的端口名称与所述FPGA存储器模型保持一致,模块名称与FPGA的存储器模型不一致,命名规则为FPGA模型名称+asic的形式。在本实施例中,运行脚本fpga2asicxx,xx为文件夹名称,查找硬件描述语言(HardwareDescriptionLanguage)文件中带有调用FPGA存储器模型altsyncram字符串的文件。存储器类型有三种:单端口RAM(spram)、双端口RAM(dpram)及ROM;当确认FPGA的存储器模型文件后,自动调用fpga2asic.pl脚本,计算地址端口和输入数据端口数量,并根据地址端口数量和输入端口数量判断存储器类型:1个地址端口,0个输入数据端口为ROM;1个地址端口,1个输入数据端口为spram;2个地址端口,2个输入数据端口为dpram。根据需要,指定目标工艺库MemoryCompiler可执行文件的路径,支持多家工艺厂商、多种特征尺寸的目标工艺库。根据存储器类型的不同,脚本fpga2asic.pl选择性调用dpram_gen.pl、spram_gen.pl、rom_gen.pl其中之一,完成FPGA存储器模型到目标工艺库存储器模型的替换;该过程中,脚本文件还将ASIC的存储器模型封装一层外壳,使其保持与FPGA中代码的模块名及端口名一致,实现存储器模型的无缝替换。该过程中,将在当前执行窗口打印辅助信息以帮助理解并完善存储器模型的替换过程;如:目录下没有存储器模型文件将会打印错误信息;对于规模较大的存储器模型,如果长宽比例不协调,将会打印警告信息要求调整长宽比例,避免出现存储器畸形情况。除输出封装后的HDL代码外,还输出存储器的lib、lef、cdl、gds及测试激励(testbench)文件;替换完成后的ASIC存储器模型代码统一放置到mem_gen_asic文件夹中,模块及端口名称与FPGA的存储器模型保持一致,作为ASIC版本的HDL代码;同时,替换完成后的ASIC存储器模型代码还将放到mem_gen_sim文件夹中,端口名称与FPGA的存储器模型保持一致,模块名称与FPGA的存储器模型不一致,命名规则为FPGA模型名称+asic的形式,用于步骤S7中区分两种存储器模型;输出文件完成后,自动调用func_sim脚本进行仿真验证;在testbench文件中,相同的随机测试激励被加载到存储器模型的输入端口,通过比较输出结果来判断替换过程是否准确;功能一致打印“TestPass”,功能不一致则打印“TestFail”。本专利技术通本文档来自技高网
...

【技术保护点】
一种FPGA转ASIC存储器自动化替换方法,其特征在于包括以下步骤:步骤1:查找FPGA存储器模型:查找硬件描述语言文件中调用FPGA存储器模型的源文件;步骤2:确认存储器类型:从所述调用FPGA存储器模型的源文件中获取存储器模型参数,根据所述存储器模型参数确定存储器类型;步骤3:关联目标工艺库:设定目标工艺库可执行文件的路径;步骤4:存储器模型替换:调用与所述FPGA存储器类型对应的脚本程序将所述FPGA存储器模型替换为目标工艺库存储器模型;步骤5:修正存储器模型替代过程:根据执行窗口显示的辅助信息修正存储器模型替代过程;步骤6:输出ASIC替代存储器模型;步骤7:功能验证:将相同的随机测试激励加载到存储器模型的输入端口,通过比较输出结果是否一致来判断替换过程是否准确。

【技术特征摘要】
1.一种FPGA转ASIC存储器自动化替换方法,其特征在于包括
以下步骤:
步骤1:查找FPGA存储器模型:查找硬件描述语言文件中调用
FPGA存储器模型的源文件;
步骤2:确认存储器类型:从所述调用FPGA存储器模型的源文
件中获取存储器模型参数,根据所述存储器模型参数确定存储器类
型;
步骤3:关联目标工艺库:设定目标工艺库可执行文件的路径;
步骤4:存储器模型替换:调用与所述FPGA存储器类型对应的
脚本程序将所述FPGA存储器模型替换为目标工艺库存储器模型;
步骤5:修正存储器...

【专利技术属性】
技术研发人员:谷佳华张勇常迎辉曾明田素雷杨松芳杨振学
申请(专利权)人:中国电子科技集团公司第五十四研究所
类型:发明
国别省市:河北;13

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1