在导线对之间具有匹配传播延迟的多导线信令的装置及方法制造方法及图纸

技术编号:14688957 阅读:54 留言:0更新日期:2017-02-23 11:21
在包括至少三条导线的多导线信道中,多导线信道的每个唯一性导线对具有大致相同的信号传播时间。以此方式,用于信令的多导线信道中的抖动可被缓解,其中对于给定数据传输,差分信号在这些导线中的特定导线对上传送并且每条其它导线浮动。在一些实现中,信号传播时间的匹配涉及向至少一条导线提供附加延迟。该附加延迟是使用无源信号延迟技术和/或有源信号延迟技术来提供的。

【技术实现步骤摘要】
【国外来华专利技术】相关申请的交叉引用本申请要求于2014年6月25日在美国专利局提交的美国非临时申请No.14/315,142的优先权和权益,其全部内容通过援引纳入于此。
以下内容一般涉及电子信令,更具体地但并非排他地涉及多导线信令。背景在一些电子系统中,电子组件之间的信令流经印刷电路板(PCB)、集成电路(IC)或电子系统的其它结构之上或之内的导线(有时被称为迹线、导体或电路径)。常规地,信号被承载在单条导线上或者对于差分信号被承载在导线对上。最近,已提议了多导线信令方案(即,多于两条导线上的信令)。例如,C-PHY是移动行业处理器接口(MIPI)联盟规范的移动设备通信接口。C-PHY使用三相位信道(被称为“三重(trio)”)来传送数据。也就是说,与针对给定信道使用单条导线或差分导线对的常规物理接口(PHY)形成对比,C-PHY信道采用三条导线(也被称为“通道”)。对于给定数据传输(例如,比特或码元的给定数据传输),这些导线中的两条导线被使用(是活跃的),而第三导线处于高阻抗状态(例如,浮动)。在一系列数据传输上,三条导线中的不同导线对被用来传送数据。多导线信令可遭遇信号传输问题,诸如抖动。抖动是数据传输中与假定周期性信号的真实周期性的不期望偏离。例如,在一系列码元传输上,在接收机处接收码元时可能存在这些码元之间的定时偏斜。该偏斜自己表现为抖动。鉴于以上内容,存在对于用于解决基于导线的信令中的抖动或其它类似传输问题的改进电路技术的需要。一些示例的简要概述以下概述本公开的一些方面以提供对此类方面的基本理解。此概述不是本公开的所有构想到的特征的详尽综览,并且既非旨在标识出本公开的所有方面的关键性或决定性要素亦非试图界定本公开的任何或所有方面的范围。其唯一目的是以概述形式给出本公开的一个或多个方面的一些概念,作为稍后给出的更详细描述之序言。本公开的各个方面提供多导线信令,其中多导线信道中的n条导线中的每条唯一性导线对具有大致相同的信号传播时间(例如,在阈值余裕内)。这里,“n”为三或更大。根据本公开的一些方面,在多导线信令中采用针对不同导线对的相匹配的信号传播时间,其中不同导线对被用于不同数据传输。在此类多导线配置中,一对导线之间的距离可与另一对导线之间的距离不同。因此,一个导线对上的差分信号可按与其它导线对上的差分信号不同的速度行进,由此导致接收机处的抖动。然而,通过根据本文的教导来匹配每个导线对的信号传播时间,缓解了原本可能因导线对之间的该不相等间隔而产生的信号抖动。本公开在一些方面涉及为多导线信道的导线中的一条或多条导线提供附加延迟。例如,对于采用并排布线的三条导线的多导线信道,向中间导线提供附加延迟以平衡该信道的三个唯一性导线对的信号传播时间。在一些实现中,通过适配导线的物理属性来向导线提供附加延迟。例如,该导线可具有比其它导线长的长度。可被适配成提供期望延迟的其它物理属性包括导线宽度、导线厚度、介电常数、以及到接地平面的距离。在一些实现中,通过将延迟元件纳入信令路径中来为导线添加附加延迟。例如,可沿路径(例如,沿PCB或集成电路的导线)或者在I/O电路(例如,驱动器或接收机)中添加延迟元件。此类延迟元件可以是无源(例如,指定长度的导线)或有源(例如,采用晶体管)的。在采用有源延迟元件的实现中,延迟可以基于初始设计准则和/或基于一个或多个操作因素来动态调节。这些操作因素可包括校准反馈、信号频率、信号上升时间、信号下降时间或路径长度。本公开的进一步方面提供了一种用于多导线信令的装置。该装置包括:多条导线,其包括至少三条导线;以及耦合至这些导线中的至少一条导线的至少一个延迟元件,每个延迟元件提供一信号延迟量以使得与该多条导线中的每个导线对相关联的信号传播时间在误差余裕内彼此相等。以下是与以上装置有关的本公开的其它方面的示例。在一些方面,每个延迟元件包括无源延迟结构。在一些方面,每个延迟元件包括所定义长度的导线以使得该至少一条导线中的每一条导线的总长度比未耦合至延迟元件的每一条导线的长度长。在一些方面,每个延迟元件包括有源延迟设备。在一些方面,每个延迟元件包括可编程延迟设备;并且该装置进一步包括用于生成用以控制每个延迟元件的延迟的至少一个控制信号的延迟控制器。在一些方面,该至少一个控制信号控制每个延迟元件的延迟,以使得与该多条导线中的每个导线对相关联的信号传播时间在误差余裕内彼此相等。在一些方面,延迟控制器被进一步配置成基于导线的长度来生成至少一个控制信号。在一些方面,延迟控制器被进一步配置成基于与导线对相关联的信号传播时间来生成至少一个控制信号。在一些方面,延迟控制器被进一步配置成基于导线所承载的信号的信号频率来生成至少一个控制信号。在一些方面,延迟控制器被进一步配置成基于在导线上针对其传送信号的应用来生成至少一个控制信号。在一些方面,延迟控制器被进一步配置成基于工艺、电压和温度(PVT)条件来生成至少一个控制信号。在一些方面,该装置包括驱动器电路,其耦合至导线并且被配置成对于特定数据传输驱动多条导线中的导线对中的特定一个导线对,由此多条导线中的每条其它导线处于高阻抗状态。在一些方面,驱动器电路实施至少一个延迟元件。在一些方面,该装置包括接收机电路,其耦合至导线并且被配置成基于多条导线的导线对中的特定一个导线对被驱动、以及多条导线中的每条其它导线处于高阻抗状态来解码用于特定数据传输的信息。在一些方面,接收机电路实施至少一个延迟元件。在一些方面,该多条导线包括三条导线以及三个导线对。在一些方面,该至少一个延迟元件包括耦合至三条导线中的中间导线的延迟元件。在一些方面,该多条导线包括至少四条导线,该至少四条导线包括至少两条中间导线。在一些方面,该至少一个延迟元件包括至少两个延迟元件,其中这些延迟元件中的每一个耦合至至少两条中间导线中的相应一条导线。本公开的进一步方面提供了一种用于多导线信令的装置,其包括存储器设备以及耦合至该存储器设备的处理电路。该处理电路被配置成:确定与多条导线中的每个导线对相关联的信号传播时间,该多条导线包括至少三条导线;以及针对耦合至这些导线中的至少一条导线的至少一个延迟元件指定延迟,以使得与该多条导线中的每个导线对相关联的信号传播时间在误差余裕内彼此相等。本公开的又进一步方面提供了一种用于通信的方法,包括:确定与多条导线中的每个导线对相关联的信号传播时间,该多条导线包括至少三条导线;以及针对耦合至这些导线中的至少一条导线的至少一个延迟元件指定延迟,以使得与该多条导线中的每个导线对相关联的信号传播时间在误差余裕内彼此相等。本公开的附加方面提供了一种用于多导线信令的设备,包括用于确定与多条导线中的每个导线对相关联的信号传播时间的装置,该多条导线包括至少三条导线;以及用于针对耦合至这些导线中的至少一条导线的至少一个延迟元件指定延迟,以使得与该多条导线中的每个导线对相关联的信号传播时间在误差余裕内彼此相等的装置。本公开的其它方面提供了一种其上存储有指令的非瞬态机器可读存储介质,该指令在被处理电路执行时使得处理电路:确定与多条导线中的每个导线对相关联的信号传播时间,该多条导线包括至少三条导线;以及针对耦合至这些导线中的至少一条导线的至少一个延迟元件指定延迟,以使得与该多条导线中的每本文档来自技高网...
<a href="http://www.xjishu.com/zhuanli/62/201580033788.html" title="在导线对之间具有匹配传播延迟的多导线信令的装置及方法原文来自X技术">在导线对之间具有匹配传播延迟的多导线信令的装置及方法</a>

【技术保护点】
一种用于多导线信令的装置,包括:多条导线,其包括至少三条导线;以及耦合至所述导线中的至少一条导线的至少一个延迟元件,每个延迟元件提供一信号延迟量以使得与所述多条导线中的每个导线对相关联的信号传播时间在误差余裕内彼此相等。

【技术特征摘要】
【国外来华专利技术】2014.06.25 US 14/315,1421.一种用于多导线信令的装置,包括:多条导线,其包括至少三条导线;以及耦合至所述导线中的至少一条导线的至少一个延迟元件,每个延迟元件提供一信号延迟量以使得与所述多条导线中的每个导线对相关联的信号传播时间在误差余裕内彼此相等。2.如权利要求1所述的装置,其特征在于,每个延迟元件包括无源延迟结构。3.如权利要求1所述的装置,其特征在于,每个延迟元件包括所定义长度的导线以使得所述至少一条导线中的每一条导线的总长度比未耦合至延迟元件的每一条导线的长度长。4.如权利要求1所述的装置,其特征在于,每个延迟元件包括有源延迟设备。5.如权利要求1所述的装置,其特征在于:每个延迟元件包括可编程延迟设备;以及所述装置进一步包括用于生成用以控制每个延迟元件的延迟的至少一个控制信号的延迟控制器。6.如权利要求5所述的装置,其特征在于,所述至少一个控制信号控制每个延迟元件的延迟,以使得与所述多条导线中的每个导线对相关联的信号传播时间在所述误差余裕内彼此相等。7.如权利要求5所述的装置,其特征在于,所述延迟控制器被进一步配置成基于所述导线的长度来生成所述至少一个控制信号。8.如权利要求5所述的装置,其特征在于,所述延迟控制器被进一步配置成基于与所述导线对相关联的信号传播时间来生成所述至少一个控制信号。9.如权利要求5所述的装置,其特征在于,所述延迟控制器被进一步配置成基于所述导线所承载的信号的信号频率来生成所述至少一个控制信号。10.如权利要求5所述的装置,其特征在于,所述延迟控制器被进一步配置成基于在所述导线上针对其传送信号的应用来生成所述至少一个控制信号。11.如权利要求5所述的装置,其特征在于,所述延迟控制器被进一步配置成基于工艺、电压和温度(PVT)条件来生成所述至少一个控制信号。12.如权利要求1所述的装置,其特征在于,进一步包括驱动器电路,其耦合至所述导线并且被配置成对于特定数据传输,驱动所述多条导线中的所述导线对中的特定一个导线对,由此所述多条导线中的每条其它导线处于高阻抗状态。13.如权利要求12所述的装置,其特征在于,所述驱动器电路实施所述至少一个延迟元件。14.如权利要求1所述的装置,其特征在于,进一步包括接收机电路,其耦合至所述导线并且被配置成基于所述多条导线中的所述导线对中的特定一个导线对被驱动、以及所述多条导线中的每条其它导线处于高阻抗状态来解码用于特定数据传输的信息。15.如权利要求14所述的装置,其特征在于,所述接收机电路实施所述至少一个延迟元件。16.如权利要求1所述的装置,其特征在于,所述多条导线包括三条导线以及三个导线对。17.如权利要求16所述的装置,其特征在于,所述至少一个延迟元件包括耦合至所述三条导线中的中间导线的延迟元件。18.如权利要求1所述的装置,其特征在于,所述多条导线包括至少四条导线,所述至少四条导线包括至少两条中间导线。19.如权利要求18所述的装置,其特征在于,所述至少一个延迟元件包括至少两个延迟元件,其中所述延迟元件中的每一个耦合至所述至少两条中间导线中的相应一条导线。20.一种用于多导线信令的方法,包括:确定与多条导线中的每个导线对相关联的信号传播时间,所述多条导线包括至少三条导线;以及针对耦合至所述导线中的至少一条导线的至少一个延迟元件指定延迟,以使得与所述多条导线中的每个导线对相关联的信号传播时间在误差余裕内彼此相等。21.如权利要求20所述的方法,其特征在于:每个延迟元件具有可编程延迟;以及所述延迟的指定包括控制每个延迟元件的所述可编程延迟。22.如权利要求20所述的方法,其特征在于,进一步包括:确定包括以下至少一者的参数:所述导线的长度、与所述导线对相关联的信号传播时间、由所述导线承载的信号的信号频率、在所述导线上针对其传送信号的应用、或者工艺、电压和温度(PVT)条件,其中所述延迟的指定基于所述参数。23...

【专利技术属性】
技术研发人员:S·K·潘迪A·C·昆杜G·A·威利C·李
申请(专利权)人:高通股份有限公司
类型:发明
国别省市:美国;US

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1