具有均匀译码器的存储器系统及其操作方法技术方案

技术编号:14650060 阅读:81 留言:0更新日期:2017-02-16 09:58
本发明专利技术公开了一种具有均匀译码器的存储器系统及其操作方法,存储器系统包括一存储器阵列,该存储器阵列包括多个存储单元,以及一编码器,该编码器操作性地耦接该存储器阵列,编码被编程至这些存储单元中的一原始数据元件为一均匀数据元件,在该均匀数据元件中,「0」的数量大约等于「1」的数量。

【技术实现步骤摘要】

本专利技术是有关于一存储器系统及其操作方法,且特别是有关于一种有一均匀译码器的一存储器系统及其操作方法。
技术介绍
一存储器系统包括用于储存数据的多个存储单元(memorycell)。储存在一存储单元中的数据由此存储单元的一阈值电压(thresholdvoltage)决定,此阈值电压是此存储单元开始导通电流的电压。然而,一存储单元的阈值电压可能因为多种原因漂移(drift),例如编程干扰(programdisturb)、读取干扰(readdisturb)、温度变异(temperaturevariation)及数据保留(dataretention)。此漂移可能造成储存在此存储单元中的数据的错误读取(falsereading)。
技术实现思路
根据本专利技术的一实施例,一存储器系统包括一存储器阵列,该存储器阵列包括多个存储单元,以及一编码器,操作性地耦接该存储器阵列,编码被编程至这些存储单元中的一原始数据元件(originaldataelement)为一均匀数据元件(uniformdataelement),该均匀数据元件中,「0」的数量大约等于「1」的数量。根据本专利技术的另一实施例,提供用以操作一存储器系统的一方法。该方法包括接收被编程至存储器阵列中的一原始数据元件,该存储器阵列包括多个存储单元、编码该原始数据元件为一均匀数据元件,该均匀数据元件中「0」的数量等于或大约等于「1」的数量,以及编程该均匀数据元件至这些存储单元中。根据本专利技术的又另一实施例,提供用以操作一存储器系统的一方法。该存储器系统包括一存储器阵列,该存储器阵列包括以均匀数据被编程的多个存储单元,该均匀数据中「0」的数量等于或大约等于「1」的数量。该方法包括感测被编程在该存储器阵列中的一存储单元子集合中的数据,该存储单元子集合对应一选定字线(wordline),以及基于该感测数据中该「0」的数量及该「1」的数量之间的一比较(comparison),调整该选定字线的一字线电平。包含在说明书中且构成本说明书一部份的所附图式,绘示本专利技术的几个实施例,并且可参照说明书用以解释本专利技术的实施例。附图说明图1是示意性地绘示多个存储单元的一阈值电压分布。图2是示意性地绘示阈值电压漂移后,多个存储单元的一阈值电压分布。图3是依据一实施例绘示一存储器系统的方块图。图4是依据一实施例绘示编码4位的原始数据单元为6位的均匀数据单元的一例示性编码架构。图5是依据一实施例绘示在一读取操作期间,用以追踪一理想读取字线电压的一读取电路的一配置。图6是依据一实施例绘示在一读取操作期间,执行在图5的读取电路中的程序的一流程图。图7是依据一实施例绘示在一读取操作期间,用以追踪一理想读取字线电压的一读取电路的一配置。图8是依据一实施例绘示在一读取操作期间,执行在图7的读取电路中的程序的一流程图。图9是依据一实施例绘示一读取电路的一配置。图10是依据一比较的实施例示意性地绘示读取数据的一方法。图11是依据一实施例示意性地绘示在图9的读取电路中的读取数据的一方法。【符号说明】110、120、220:分布曲线300:存储器系统302:存储器阵列304:字线驱动器与X译码器区块306:Y译码器区块308:感测放大器与闩锁缓存器与计数器区块310:字线电平产生器区块312:均匀编码器314:均匀译码器316:高电压产生器区块318:输入输出缓冲器与驱动器区块320:控制逻辑500、700、900:读取电路510、710、910:存储器阵列520、521、720、721、930、931:WL驱动器530-533、730-733、950-957:感测放大器540:位累加器550:数字-模拟转换转换器与闩锁控制器600、800:程序602、604、606、608、610、612、614:步骤740-743:比流器750:电流累加器760:电流/电压转换器与闩锁控制器802、804、806、808、810、812、814:步骤920、921:存储器区段940:WL电平控制器960、961:位累加器970、971:SA闩锁控制器BL0-BL7:位线D0-D7:感测数据Din:原始数据元件Dout:输出数据Ic0-Ic3:电流PWR:电源或参考电源SA:感测放大器t1、tsense、tsense-1、tsense-2:时间Vth:阈值电压Vsense:期望电压电平VWL、VWL0、VWL0e:电压WL0、WL1:字线WL0e、WL1e:字线的远程X0、X1:WL驱动器控制信号具体实施方式参照图式描述本专利技术的实施例。尽可能地,图式中相同的参考符号用来表示相同或相似的元件。图1示意性地绘示多个存储单元的一阈值电压(Vth)分布。曲线110代表有着不同Vth的对应于数据「1」的存储单元的数量;以及曲线120代表有不同的Vth的对应于数据「0」的存储单元的数量。一般来说,储存在一存储单元中的数据由其Vth决定,Vth是在此存储单元开始传导电流(conductcurrent)的电压。存储单元的Vth可由一编程操作(programoperation)或一擦除操作(eraseoperation)更改(modify)。一读取字线(word-line,WL)电压可施加(apply)至存储单元的栅极(gate)以读取储存于存储单元中的数据。若存储单元的Vth低于WL电压,一电流流经存储单元,以及由感测放大器感测此电流。在这种情况下,储存在存储单元中的数据为「1」。否则,若存储单元的Vth高于WL电压,没有电流流经此存储单元。在这种情况下,储存在存储单元中的数据为「0」。存储单元的Vth可能因为编程干扰、读取干扰、温度变异或数据保留而漂移。Vth的漂移可能横越发生在多个存储单元。此漂移致使(resultin)此些存储单元的Vth分布的漂移,以及可能导致(leadto)储存在此些存储单元的数据的错误读取。图2是示意性地绘示Vth漂移后,多个存储单元的一Vth分布。如图2所示,曲线120向左漂移并成为曲线220。若图1中绘示的WL电压在读取操作期间被施加于存储单元上,若干原被编程以储存「0」但Vth低于WL电压的存储单元被错误地读成「1」。避免错误地读取储存于存储单元中的数据的一方法是施加一理想WL电压以正确地读取数据,此理想WL电压位于曲线110及曲线220之间。图3是依据一实施例绘示一存储器系统300的方块图。如图3所示,存储器系统300包括一存储器阵列302、操作性地耦接存储器阵列302的一字线(wordline,WL)驱动器(driver)与X译码器(X-decoder)区块304、操作性地耦接存储器阵列302的一Y译码器(Y-decoder)区块306、操作性地耦接Y译码器区块306的一感测放大器(senseamplifier)与闩锁缓存器(latchregister)与计数器(counter)区块308、操作性地耦接感测放大器与闩锁缓存器与计数器区块308的一WL电平产生器(WLlevelgenerator)区块310、操作性地耦接感测放大器及闩锁缓存器及计数器区块308的一均匀编码器(uniformencoder)312、操作性地耦接感测放大器与闩锁缓存器与计数器区块308的一本文档来自技高网...
<a href="http://www.xjishu.com/zhuanli/58/201510717129.html" title="具有均匀译码器的存储器系统及其操作方法原文来自X技术">具有均匀译码器的存储器系统及其操作方法</a>

【技术保护点】
一种存储器系统,包括:一存储器阵列,包括多个存储单元;以及一编码器,操作性地耦接该存储器阵列,编码被编程至这些存储单元中的一原始数据元件为一均匀数据元件,在该均匀数据元件中,「0」的数量等于或约等于「1」的数量。

【技术特征摘要】
2015.07.30 US 14/813,7591.一种存储器系统,包括:一存储器阵列,包括多个存储单元;以及一编码器,操作性地耦接该存储器阵列,编码被编程至这些存储单元中的一原始数据元件为一均匀数据元件,在该均匀数据元件中,「0」的数量等于或约等于「1」的数量。2.根据权利要求1所述的存储器系统,其中该编码器分割该原始数据元件为多个原始数据单元,以及编码各该原始数据单元为一均匀数据单元。3.根据权利要求2所述的存储器系统,其中基于原始数据单元中「0」及「1」的数量,该编码器加入一编码负担至各该原始数据单元以产生该均匀数据单元。4.根据权利要求2所述的存储器系统,其中该编码器基于一查找表编码这些原始数据单元为多个均匀数据单元,该查找表包括这些原始数据单元及这些均匀数据单元之间的多个对应关系。5.根据权利要求1所述的存储器系统,更包括:一感测放大器,在使用一预定字线电压的读取操作期间,感测被编程在一存储单元子集合中的数据,该存储单元子集合对应于一选定字线;以及一控制器,基于该感测数据中「0」与「1」的数量,调整该预定字线电压。6.根据权利要求1所述的存储器系统,更包括:一感测放大器,在使用一预定字线电压的读取操作期间,感测分别流经该存储器阵列中的多条位线的电流;以及一控制器,基于这些感测电流,调整该预定字线电压7.根据权利要求1所述的存储器系统,其中该存储器阵列包括多个存储器区段,各该存储器区段包括固定行数个存储单元,该存储器系统更包括:多个感测放大器,分别感测这些存储单元中被编程的数据;多个位累加器,分别对应至这些存储器区段,各该位累加器累加对应该存储器区段中的存储单元的一感测数据;以及多个感测放大器控制器,分别对应至这些存储器区段,各该感测放大器控制器由一对应的位累加器接收该累加数据,当该累加数据中「0」的数量大约等于「1」的数量,闩锁对应这些感测放大器的一子集合的数据。8.一种操作一存储器系统的方法,包括:接收被编程至一存储器阵列中的一原始数据元件,该存储器阵列包括多个存储单元;编码该原始数据元件为一均匀数据元件,该均匀数据元件中,「0」的数量等于或大约等于「1」的数量;以及编程该均匀数据元件至这些存储单元中。9.根据权利要求8所述的方法,其中编码该原始数据元件为该均匀数据元件的步骤,更包括:分割该原始数据元件为多个原始数据单元;以及编码各该原始数据单元为一均匀数据单元。10.根据权...

【专利技术属性】
技术研发人员:李祥邦何坚柱
申请(专利权)人:旺宏电子股份有限公司
类型:发明
国别省市:中国台湾;71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1