集成电路管脚测试装置制造方法及图纸

技术编号:14551056 阅读:84 留言:0更新日期:2017-02-05 00:10
本发明专利技术公开了一种集成电路管脚测试装置,包括主板和扩展板;主板上设置的微控制器的第一输出端与扩展板上设置的复杂可编程逻辑器件的输入端电连接,用于将接收到的测试指令传送至复杂可编程逻辑器件;复杂可编程逻辑器件的输出端与开关模块的第一输入端电连接;开关模块的第一输出端,适用于电连接被测集成电路中的被测管脚;复杂可编程逻辑器件根据测试指令控制开关模块中相应的开关导通;微控制器的第二输出端与恒流源的输入端电连接;恒流源的输出端电连接开关模块的第二输入端;微控制器接收到测试指令后控制恒流源向被测管脚输入相应的测试电流。其有效解决了传统的OS测试仪的内部硬件电路结构复杂导致体积较大,不利于携带的问题。

Integrated circuit pin testing device

The invention discloses an integrated circuit pin test device, including the main board and expansion board; complex settings set on the motherboard microcontroller first output terminal and the expansion board can input terminal of the programmable logic device is connected, used to transmit the received test instruction to the complex programmable logic device; the first complex the input end and the output end of the switch module of the programmable logic device is connected; a first output end of the switch module, suitable for electrical connection is being tested in the test of integrated circuit pin; complex programmable logic device test based on the command control switch module in the corresponding switch; the second output end of the microcontroller is connected with the input the electrical terminal of the constant current source; second input output terminal of the constant current source is connected to the switch module; the micro controller receives the test instructions after the control of constant current source to the measured input pin Test current. The utility model effectively solves the problem that the traditional hardware structure of the OS tester is complicated, which leads to large volume and is not suitable for carrying.

【技术实现步骤摘要】

本专利技术涉及集成电路测试领域,特别是涉及一种集成电路管脚测试装置
技术介绍
通常SOC(Systemonchip,片上系统或系统级芯片)在客户端量产过程中(SMT/Assemble)由于ESD(ElectricalStaticDischarge,静电释放)/EOS(ElectricalOverStress,过度电性应力)原因,使得芯片出现pintoVCCshort(接电源端引脚短路)和pintoGNDshort(接地端引脚短路)现象,导致芯片不能正常工作。由于ESD/EOS的发生具有随机性和隐蔽性,并且芯片的管脚数目较多,因此在短时间内很难对出现短路的管脚进行定位,因而也就无法快速定位ESD/EOS场景。因此需要采用第三方OS(Open/Short)测试仪(即,管脚开短路测试仪)对芯片的管脚进行测试。但是,传统的OS测试仪,其内部硬件电路结构非常复杂,并且体积较大,不利于携带,从而不便于进行现场测试。
技术实现思路
基于此,有必要针对传统的OS测试仪的内部硬件电路结构复杂导致生产成本较大,且不利于携带的问题,提供一种集成电路管脚测试装置。为实现本专利技术目的提供的一种集成电路管脚测试装置,包括主板和扩展板;所述主板上设置有微控制器和恒流源;所述扩展板上设置有复杂可编程逻辑器件和开关模块;所述微控制器的第一输出端与所述复杂可编程逻辑器件的输入端电连接,用于将接收到的测试指令传送至所述复杂可编程逻辑器件;r>所述复杂可编程逻辑器件的输出端与所述开关模块的第一输入端电连接;所述开关模块的第一输出端,适用于电连接被测集成电路中的被测管脚;所述复杂可编程逻辑器件,用于接收所述测试指令后,根据所述测试指令控制所述开关模块中相应的开关导通;所述微控制器的第二输出端与所述恒流源的输入端电连接;所述恒流源的输出端电连接所述开关模块的第二输入端;所述微控制器,还用于在接收到所述测试指令后控制所述恒流源通过所述开关模块中导通的所述开关向所述被测管脚输入相应的测试电流,进行所述被测管脚的测试。在其中一个实施例中,所述主板上还配置有模数转换器;所述模数转换器电连接在所述开关模块的第二输出端与所述微控制器之间,用于采集并转换所述被测管脚在所述测试电流的驱动下的测试结果信号。在其中一个实施例中,所述恒流源内部集成有用于采集所述模数转换器的工作电压的电压跟随器。在其中一个实施例中,所述主板上还设置有电源转换电路;所述电源转换电路的输入端,适用于电连接供电电源;所述电源转换电路具有多个输出端;且所述电源转换电路的多个输出端分别与所述微控制器的电压输入端、所述恒流源的电压输入端和所述开关模块的电压输入端一一对应电连接,用于分别向所述微控制器、所述恒流源和所述开关模块中的开关提供相应的驱动电压。在其中一个实施例中,所述开关模块包括多个开关;且所述开关均为模拟开关。在其中一个实施例中,所述扩展板的个数为四个;每个所述扩展板上均配置一片所述复杂可编程逻辑器件;所述微控制器的第一输出端与每片所述复杂可编程逻辑器件的输入端均电连接。在其中一个实施例中,所述复杂可编程逻辑器件内部配置有依次电连接的SPI控制器、译码器、命令数据处理模块和端口控制器;所述SPI控制器的输入端作为所述复杂可编程逻辑器件的输入端,与所述微控制器的第一输出端电连接,用于接收所述微控制器下发的所述测试指令;所述译码器,用于对所述SPI控制器接收到的所述测试指令进行译码处理;所述命令数据处理模块,用于对经译码处理后的所述测试指令进行解析,获取所述测试指令中的测试模式;所述端口控制器的输出端作为所述复杂可编程逻辑器件的输出端,与所述开关模块的第一输入端电连接,用于根据所述测试指令中测试模式采用相应的开关选择规则,控制所述开关模块中相应的开关导通。在其中一个实施例中,还包括集成电路测试系统;所述集成电路测试系统包括控制模块、存储模块、连接通道模块和显示模块;所述控制模块分别与所述存储模块和所述显示模块通信连接;且所述控制模块还通过所述连接通道模块与所述微控制器通信连接;所述控制模块,用于接收所述测试指令,并根据所述测试指令由存储模块预先存储的管脚属性信息中读取相应的被测管脚属性信息,将所述测试指令和所述被测管脚属性信息通过所述连接通道模块下发至所述微控制器;所述控制模块,还用于通过所述连接通道模块接收所述微控制器返回的所述测试结果,并将所述测试结果传送至所述显示模块进行显示。在其中一个实施例中,所述集成电路测试系统还包括数据打包模块;所述微控制器内部配置有指令解析模块和指令传送模块;所述数据打包模块与所述控制模块通信连接,用于对所述控制模块即将下发的所述测试指令进行打包;所述指令解析模块与所述控制模块通信连接,用于接收所述控制模块下发的所述测试指令,并对所述测试指令进行解析判断所述测试指令是否为有效指令;所述指令传送模块通信连接在所述指令解析模块与所述复杂可编程逻辑器件模块之间,用于当所述指令解析模块判断出所述测试指令为有效指令时,将所述测试指令传送至所述复杂可编程逻辑器件;所述指令传送模块,还用于当所述指令解析模块判断出所述测试指令为无效指令时,丢弃所述测试指令,并返回所述指令解析模块。在其中一个实施例中,所述集成电路测试系统还包括读写测试结果模块;所述读写测试结果模块与所述控制模块通信连接,用于存储所述控制模块接收到的所述测试结果。上述集成电路管脚测试装置的有益效果:其通过在主板上设置微控制器和恒流源,并在扩展板上设置复杂可编程逻辑器件和开关模块,由微控制器接收测试指令,并在接收到测试指令后,将测试指令传送至复杂可编程逻辑器件中,进而再通过复杂可编程逻辑器件根据接收到的测试指令控制开关模块中相应的开关导通或断开。同时,微控制器接收到测试指令时,还控制恒流源通过开关模块中导通的开关向被测集成电路中的被测管脚输入相应的测试电流,以实现对被测集成电路的管脚测试。其只需要在主板上设置微控制器和恒流源,并在扩展板上设置复杂可编程逻辑器件和相应的开关模块,即可实现集成电路的管脚测试。硬件电路结构简单,且硬件电路中的电子器件较少,由此有效减小了测试装置的体积,有利于测试装置的携带。最终有效解决了传统的OS测试仪的内部硬件电路结构复杂导致体积较大,不利于携带的问题。附图说明图1为本专利技术的集成电路管脚测试装置的一具体实施例的结构示意图;本文档来自技高网...

【技术保护点】
一种集成电路管脚测试装置,其特征在于,包括主板和扩展板;所述主板上设置有微控制器和恒流源;所述扩展板上设置有复杂可编程逻辑器件和开关模块;所述微控制器的第一输出端与所述复杂可编程逻辑器件的输入端电连接,用于将接收到的测试指令传送至所述复杂可编程逻辑器件;所述复杂可编程逻辑器件的输出端与所述开关模块的第一输入端电连接;所述开关模块的第一输出端,适用于电连接被测集成电路中的被测管脚;所述复杂可编程逻辑器件,用于接收所述测试指令后,根据所述测试指令控制所述开关模块中相应的开关导通;所述微控制器的第二输出端与所述恒流源的输入端电连接;所述恒流源的输出端电连接所述开关模块的第二输入端;所述微控制器,还用于在接收到所述测试指令后控制所述恒流源通过所述开关模块中导通的所述开关向所述被测管脚输入相应的测试电流,进行所述被测管脚的测试。

【技术特征摘要】
1.一种集成电路管脚测试装置,其特征在于,包括主板和扩展板;
所述主板上设置有微控制器和恒流源;
所述扩展板上设置有复杂可编程逻辑器件和开关模块;
所述微控制器的第一输出端与所述复杂可编程逻辑器件的输入端电连接,
用于将接收到的测试指令传送至所述复杂可编程逻辑器件;
所述复杂可编程逻辑器件的输出端与所述开关模块的第一输入端电连接;
所述开关模块的第一输出端,适用于电连接被测集成电路中的被测管脚;
所述复杂可编程逻辑器件,用于接收所述测试指令后,根据所述测试指令
控制所述开关模块中相应的开关导通;
所述微控制器的第二输出端与所述恒流源的输入端电连接;所述恒流源的
输出端电连接所述开关模块的第二输入端;
所述微控制器,还用于在接收到所述测试指令后控制所述恒流源通过所述
开关模块中导通的所述开关向所述被测管脚输入相应的测试电流,进行所述被
测管脚的测试。
2.根据权利要求1所述的集成电路管脚测试装置,其特征在于,所述主板
上还配置有模数转换器;
所述模数转换器电连接在所述开关模块的第二输出端与所述微控制器之
间,用于采集并转换所述被测管脚在所述测试电流的驱动下的测试结果信号。
3.根据权利要求2所述的集成电路管脚测试装置,其特征在于,所述恒流
源内部集成有用于采集所述模数转换器的工作电压的电压跟随器。
4.根据权利要求1所述的集成电路管脚测试装置,其特征在于,所述主板
上还设置有电源转换电路;
所述电源转换电路的输入端,适用于电连接供电电源;
所述电源转换电路具有多个输出端;且
所述电源转换电路的多个输出端分别与所述微控制器的电压输入端、所述
恒流源的电压输入端和所述开关模块的电压输入端一一对应电连接,用于分别
向所述微控制器、所述恒流源和所述开关模块中的开关提供相应的驱动电压。
5.根据权利要求1所述的集成电路管脚测试装置,其特征在于,所述开关
模块包括多个开关;且所述开关均为模拟开关。
6.根据权利要求1所述的集成电路管脚测试装置,其特征在于,所述扩展
板的个数为四个;每个所述扩展板上均配置一片所述复杂可编程逻辑器件;
所述微控制器的第一输出端与每片所述复杂可编程逻辑器件的输入端均电
连接。
7.根据权利要求1所述的集成电路管脚测试装置,其特征在于,所述复杂
可编程逻辑器件内部配置有依次电连接的SPI控制器、译码器、命令数据处理
模块和端口控制器;
所述...

【专利技术属性】
技术研发人员:肖毅杨嘉毅高进
申请(专利权)人:珠海全志科技股份有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1