高增益扩频实时捕获的装置及方法制造方法及图纸

技术编号:14026262 阅读:53 留言:0更新日期:2016-11-19 03:08
本发明专利技术提出了一种高增益扩频实时捕获的装置及方法,用于解决现有技术存在的在低信噪比下隐蔽通信或突发通信中的实时捕获资源消耗过大和高增益高速率时不能实现的技术问题,捕获装置包括移位寄存器、解扩模块、多个RAM、顺序调整模块、符号调整模块、并行FFT运算及取模值模块、选择最大值模块、第一伪码PN1码片同步判决模块、频偏纠正模块和同步确认模块;捕获方法包括:产生发射同步信息和同步确认信息;对接收信息样点进行一次解扩;存储一次解扩值再并行输出;对并行输出的一次解扩值进行顺序和符号调整;再进行并行FFT及求模运算;并根据并行FFT输出模值的最大模值来控制同步确认;根据同步确认的结果判断是否捕获完成。

【技术实现步骤摘要】

本专利技术属于涉及通信技术处理领域,涉及一种高增益扩频实时捕获的装置及方法,可用于隐蔽通信或突发通信系统中对高增益、高速率信息进行实时同步捕获。
技术介绍
扩展频谱通信简称扩频通信,其特点是传输信息所用的带宽远大于信息本身带宽。扩频通信技术在发端以伪随机码进行扩频,在收端用相同伪随机码实现解扩,这一过程使其具有诸多优良特性。特别是具有很强的抗干扰能力和安全保密性。扩频技术分为直接序列扩频,跳频扩频,跳时扩频。直接序列扩频技术发展迅速,在通信、数据传输、定位导航、测距等领域得到了广泛的应用。随着直接序列扩频系统的扩频码长增加,其处理增益就会相应增加,表现为抗干扰性,隐蔽性,抗截获性能加强。直接序列扩频系统的捕获是直扩技术中的一个关键性问题。捕获是指本地参考码和接收码的相位小于一个码元的宽度,同时使本地时钟和载波频率相互对准。由于扩频信号伪码相位和载波频率的不确定性,捕获过程不仅要搜索伪码相位,而且还要搜索载波偏移,是一个二维的搜索过程。常用二维捕获搜索策略有伪码串行载波串行的搜索策略,伪码并行载波串行的搜索策略,伪码串行载波并行的搜索策略。此类方法都是搜索伪码相位,同时搜索载波多普勒频移,当相位-载波都搜索到正确值时,才能捕获成功,因此当同步信息非常长的情况下,消耗时间非常长。为了进一步减少捕获时间,FFT谱分析被应用到对同步信息的捕获,在搜索到码相位的同时,得到了载波偏移,从而将原来的频率、相位的二维搜索过程变为码相位的一维搜索过程,大大减少了搜索时间。普遍采用的PMF-FFT方法利用FFT谱分析的优点并配合部分匹配滤波,能够实现快速捕获。PMF-FFT采用单一伪码对同步信息进行扩频产生扩频后的同步信息,接收端移位寄存器存储深度为单一码长的接收信号样点,并与本地伪码作分段相关运算,存储部分相关结果再并行输出进行并行FFT运算,如果并行FFT运算的模值中的最大值,大于预设门限则说明伪码已经同步,同时得到频偏值,实现码相位与频率的同步。而在隐蔽通信或突发通信系统中,在较低信噪比下可靠的实时捕获是系统正常通信的关键。低信噪比意味着系统具有较高的处理增益。对于直接序列扩频系统,高增益与长的码长对应,而实时同步意味着接收机要具有较强的信号处理能力。随着通信速率的提高以及对隐蔽性的高要求,要求通信系统需采用较长的扩频码以及具有高速信号处理的能力。高速率、高增益意味着宽的信号带宽以及接收端较高的采样速率,这对接收系统的实时信号处理提出了严格的要求。对于PMF-FFT,当实现高增益高速率信息捕获时,实时捕获要求系统在每一个信息样点输入时都能完成一次长码的解扩,会出现复杂度过高导致资源消耗过多的问题,例如相关器长度过长,并且出现实际中无法应用的问题,例如过长的移位寄存器在高增益高速率时无法实现。
技术实现思路
本专利技术的目的在于上述现有技术存在的缺陷,提出了一种高增益扩频实时捕获的装置及方法,以实现在低信噪比下隐蔽通信或突发通信系统中的实时捕获,用于解决现有技术存在的因复杂度高导致的资源消耗过大和高增益高速率时不能实现的技术问题。一种高增扩频实时捕获的装置,包括移位寄存器、解扩模块、多个RAM、并行FFT运算及取模值模块和选择最大值模块,其中:移位寄存器,用于连续存储单个信号样点数据并在存储时并行输出原有的样点值数据;解扩模块,用于实现移位寄存器的输出与本地伪码的并行相关;多个RAM并行排列,用于存储解扩模块的输出,并对存储的解扩模块的输出并行输出;并行FFT运算及取模值模块,用于对解扩模块输出的解扩值进行并行FFT运算,并对运算结果求模;选择最大值模块,用于选出并行FFT运算及取模值模块的输出的最大值,并记录该最大值的位置信息;其特征在于,所述移位寄存器,其深度与第二伪码PN2的长度相等;所述解扩模块存储的本地伪码为第二伪码PN2;所述多个RAM,其个数和第一伪码PN1的长度相等,单个RAM的容量与第二伪码PN2的长度相等,其后依次连接有顺序调整模块和符号调整模块,用于对多个RAM的输出依次进行顺序调整和符号调整;所述选择最大值模块,其后连有第一伪码PN1码片同步判决模块,用于对其后连接的频偏纠正模块和同步确认模块进行控制,其中频偏纠正模块,用于连续对接收的单个信号样点数据进行频偏纠正;同步确认模块,用于实现对频偏纠正模块的输出与第三伪码PN3的串行相关,并对相关结果进行判断。一种高增益扩频实时捕获的方法,包括如下步骤:(1)发射端的第一伪码PN1和第二伪码PN2,依次对同步信息进行扩频,得到二次扩频后的同步信息,并发射;(2)发射端的第三伪码PN3对同步确认信息进行扩频,得到扩频后同步确认信息,并发射;(3)接收端的移位寄存器连续接收并存储单个信号样点数据,同时连续并行输出原有的样点数据;(4)接收端的解扩模块将连续并行输出的原有的样点数据,分别与第二伪码PN2进行并行相关运算,得到多个一次解扩值;(5)接收端的多个RAM,从第一个RAM开始,对得到的多个一次解扩值依次存储,直至所有RAM存满,再返回第一个RAM,进行新一轮存储,不断循环;(6)接收端的多个RAM,将其存储的相同地址的一次解扩值依次并行输出,直到RAM所有地址的一次解扩值输出结束,进行新一轮输出,不断循环;(7)接收端的顺序调整模块,对多个RAM同一循环相同地址输出的一次解扩值,按照存储先后顺序进行顺序调整,得到调整顺序的一次解扩值;(8)接收端的符号调整模块,对得到的调整顺序的一次解扩值,利用第一伪码PN1的码片进行符号调整,得到调整符号的一次解扩值;(9)接收端的FFT及求模值模块,对得到的调整符号的一次解扩值进行并行FFT运算,并对运算结果求模,得到多路FFT的运算结果模值;(10)接收端的选择最大值模块,从得到的多路FFT的运算结果模值中选出最大模值,并记录该模值的位置信息;(11)接收端的第一伪码PN1码片同步模块,判断从得到的多路FFT的运算结果模值中选出的最大模值是否大于预设同步门限值,若是,执行步骤(12),否则,执行步骤(3);(12)接收端的第一伪码PN1码片同步模块,判断大于预设同步门限值的最大模值,是否是第一个大于预设同步门限值的最大模值,若是,将该最大模值记录为历史最大模值,并输出,同时记录并输出其对应的位置信息,并执行步骤(14),否则,执行步骤(13);(13)接收端的第一伪码PN1码片同步模块,判断大于预设同步门限值的最大模值,是否大于历史最大模值,若是,将该最大模值记录为历史最大模值,并输出,同时记录并输出其对应的位置信息,并执行步骤(14),否则,执行步骤(14);(14)接收端的频偏纠正模块,利用得到的历史最大模值对应的位置信息,连续对接收的单个信号样点数据进行频偏纠正,得到频偏纠正后的信号样点数据;(15)接收端的同步确认模块,判断得到的历史最大模值是否发生变化,若是,对得到的频偏纠正后的信号样点数据与第三伪码PN3的串行相关运算进行复位,否则,对得到的频偏纠正后的信号样点数据与第三伪码PN3进行串行相关运算,得到一个第三伪码PN3的相关值;(16)接收端的同步确认模块,判断得到的第三伪码PN3的相关值是否大于预设同步确认门限,若是,捕获结束,否则,执行步骤(3)。本专利技术与现有技术相比,具有如下优点:1本文档来自技高网
...
高增益扩频实时捕获的装置及方法

【技术保护点】
一种高增扩频实时捕获的装置,包括移位寄存器、解扩模块、多个RAM、并行FFT运算及取模值模块和选择最大值模块,其中:移位寄存器,用于连续存储单个信号样点数据并在存储时并行输出原有的样点值数据;解扩模块,用于实现移位寄存器的输出与本地伪码的并行相关;多个RAM并行排列,用于存储解扩模块的输出,并对存储的解扩模块的输出并行输出;并行FFT运算及取模值模块,用于对解扩模块输出的解扩值进行并行FFT运算,并对运算结果求模;选择最大值模块,用于选出并行FFT运算及取模值模块的输出的最大值,并记录该最大值的位置信息;其特征在于,所述移位寄存器,其深度与第二伪码PN2的长度相等;所述解扩模块存储的本地伪码为第二伪码PN2;所述多个RAM,其个数和第一伪码PN1的长度相等,单个RAM的容量与第二伪码PN2的长度相等,其后依次连接有顺序调整模块和符号调整模块,用于对多个RAM的输出依次进行顺序调整和符号调整;所述选择最大值模块,其后连有第一伪码PN1码片同步判决模块,用于对其后连接的频偏纠正模块和同步确认模块进行控制,其中频偏纠正模块,用于连续对接收的单个信号样点数据进行频偏纠正;同步确认模块,用于实现对频偏纠正模块的输出与第三伪码PN3的串行相关,并对相关结果进行判断。...

【技术特征摘要】
1.一种高增扩频实时捕获的装置,包括移位寄存器、解扩模块、多个RAM、并行FFT运算及取模值模块和选择最大值模块,其中:移位寄存器,用于连续存储单个信号样点数据并在存储时并行输出原有的样点值数据;解扩模块,用于实现移位寄存器的输出与本地伪码的并行相关;多个RAM并行排列,用于存储解扩模块的输出,并对存储的解扩模块的输出并行输出;并行FFT运算及取模值模块,用于对解扩模块输出的解扩值进行并行FFT运算,并对运算结果求模;选择最大值模块,用于选出并行FFT运算及取模值模块的输出的最大值,并记录该最大值的位置信息;其特征在于,所述移位寄存器,其深度与第二伪码PN2的长度相等;所述解扩模块存储的本地伪码为第二伪码PN2;所述多个RAM,其个数和第一伪码PN1的长度相等,单个RAM的容量与第二伪码PN2的长度相等,其后依次连接有顺序调整模块和符号调整模块,用于对多个RAM的输出依次进行顺序调整和符号调整;所述选择最大值模块,其后连有第一伪码PN1码片同步判决模块,用于对其后连接的频偏纠正模块和同步确认模块进行控制,其中频偏纠正模块,用于连续对接收的单个信号样点数据进行频偏纠正;同步确认模块,用于实现对频偏纠正模块的输出与第三伪码PN3的串行相关,并对相关结果进行判断。2.根据权利要求1所述的高增益扩频实时捕获的装置,其特征在于,所述第三伪码PN3,其长度和第一伪码PN1的长度与第二伪码PN2的长度乘积相等。3.根据权利要求1所述高增益扩频实时捕获的装置,其特征在于,所述第一伪码PN1和第二伪码PN2,其中第二伪码PN1的长度小于或等于第一伪码PN2的长度。4.一种高增益扩频实时捕获的方法,包括如下步骤:(1)发射端的第一伪码PN1和第二伪码PN2,依次对同步信息进行扩频,得到二次扩频后的同步信息,并发射;(2)发射端的第三伪码PN3对同步确认信息进行扩频,得到扩频后同步确认信息,并发射;(3)接收端的移位寄存器连续接收并存储单个信号样点数据,同时连续并行输出原有的样点数据;(4)接收端的解扩模块将连续并行输出的原有的样点数据,分别与第二伪码PN2进行并行相关运算,得到多个一次解扩值;(5)接收端的多个RAM,从第一个RAM开始,对得到的多个一次解扩值依次存储,直至所有RAM存满,再返回第一个RAM,进行新一轮存储,不断循环;(6)接收端的多个RAM,将其存储的相同地址的一次解扩值依次并行输出,直到RAM所有地址的一次解扩值输出结束,进行新一轮...

【专利技术属性】
技术研发人员:孙永军周昶赵朋俊王倩董文欣
申请(专利权)人:西安电子科技大学
类型:发明
国别省市:陕西;61

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1