像素电路、显示面板及驱动方法技术

技术编号:13839967 阅读:53 留言:0更新日期:2016-10-16 06:38
本公开的实施例提供一种像素电路、显示面板及驱动方法。该像素电路包括第一发光电路、第一驱动电路、第一补偿电路、第一数据写入电路、第一复位电路、第一存储电路、第一初始化电路、第一发光控制电路、第二发光电路、第二驱动电路、第二补偿电路、第二数据写入电路、第二复位电路、第二存储电路、第二初始化电路、第二发光控制电路、第三发光电路、第三发光控制电路、第三驱动电路以及第三初始化电路。本公开的实施例提供的像素电路、显示面板及驱动方法可以减小像素电路占用的面积,提高显示面板的分辨率,并还可以对有机发光二极管进行初始化放电,保证了低灰阶的准确性及全暗态画面下的全黑,有效改善整个显示面板的对比度。

【技术实现步骤摘要】

本公开的实施例涉及一种像素电路、显示面板及驱动方法
技术介绍
在显示领域,有机发光二极管(OLED)显示面板具有自发光、对比度高、厚度薄、视角广、反应速度快、可用于挠曲性面板、使用温度范围广、制造简单等特点,具有广阔的发展前景。由于上述特点,有机发光二极管(OLED)显示面板可以适用于手机、显示器、笔记本电脑、数码相机、仪器仪表等具有显示功能的装置。
技术实现思路
本公开的实施例提供一种像素电路,包括:第一发光电路,用于在工作时发光;第一驱动电路,用于驱动所述第一发光电路;第一补偿电路,用于补偿所述第一驱动电路;第一数据写入电路,用于向所述第一驱动电路写入数据;第一复位电路,用于将所述第一驱动电路复位;第一存储电路,用于存储所述第一驱动电路的驱动电压;第一初始化电路,用于将所述第一发光电路初始化;第一发光控制电路,用于控制所述第一发光电路的工作和关断;第二发光电路,用于在工作时发光;第二驱动电路,用于驱动所述第二发光电路;第二补偿电路,用于补偿所述第二驱动电路;第二数据写入电路,用于向所述第二驱动电路写入数据;第二复位电路,用于将所述第二驱动电路复位;第二存储电路,用于存储所述第二驱动电路的驱动电压;第二初始化电路,用于将所述第二发光电路初始化;第二发光控制电路,用于控制所述第二发光电路的工作和关断;第三发光电路,用于在工作时发光;第三发光控制电路,用于控制所述第三发光电路的工作和关断;第三驱动电路,用于驱动所述第三发光电路;第三初始化电路,用于将所述第三发光电路初始化;第一电源端,用于向所述第一发光电路、所述第二发光电路和所述第三发光电路提供第一发光电压;第二电源端,用于向所述第一发光电路、所述第二
发光电路和所述第三发光电路提供第二发光电压;第三电源端,用于向所述第一复位电路和所述第二复位电路提供复位电压;第一数据信号端,用于向所述第一数据写入电路提供第一数据信号或待机信号;第二数据信号端,用于向所述第二数据写入电路提供第二数据信号或待机信号;第一控制端,用于提供控制所述第一复位电路、所述第二复位电路工作和关断的第一控制信号;第二控制端,用于提供控制所述第一数据写入电路、所述第一补偿电路、所述第二数据写入电路、所述第二补偿电路工作和关断的第二控制信号;第三控制端,用于提供控制所述第一初始化电路、第二初始化电路、第三初始化电路工作和关断的第三控制信号;以及第四控制端,用于提供控制所述第一发光电路、所述第二发光控制电路、所述第三发光控制电路工作和关断的第四控制信号。例如,在本公开实施例提供的像素电路中,所述第一数据写入电路包括第一晶体管,所述第一发光控制电路包括第二晶体管和第五晶体管,所述第一补偿电路包括第三晶体管,所述第一驱动电路包括第四晶体管,所述第一复位电路包括第六晶体管,所述第一初始化电路包括第七晶体管,所述第一存储电路包括第一存储电容,所述第一发光电路包括第一有机发光二极管,所述第三发光控制电路包括第八晶体管和第十一晶体管,所述第三驱动电路包括第九晶体管和第十晶体管,所述第三初始化电路包括第十二晶体管,所述第二复位电路包括第十三晶体管,所述第二发光控制电路包括第十四晶体管和第十八晶体管,所述第二数据写入电路包括第十五晶体管,所述第二补偿电路包括第十六晶体管,所述第二驱动电路包括第十七晶体管,所述第二初始化电路包括第十九晶体管,所述第二存储电路包括第二存储电容,所述第二发光电路包括第二有机发光二极管,所述第三发光电路包括第三有机发光二极管。例如,在本公开实施例提供的像素电路中,所述第一晶体管的源极与所述第一数据信号端电连接,所述第一晶体管的栅极、所述第三晶体管的栅极和所述第二控制端电连接,所述第一晶体管的漏极、所述第二晶体管的漏极、所述第三晶体管的源极和所述第四晶体管的源极电连接;所述第二晶体管的栅极、所述第五晶体管的栅极和所述第四控制端电连接,所述第二晶体管的源极、所述第一存储电容的第一端和所述第一电源端电连接;所述第三晶体管的漏极和第一节点电连接;所述第四晶体管的栅极和所述第一节点电连
接,所述第四晶体管的漏极和所述第五晶体管的源极电连接;所述第五晶体管的漏极、所述第七晶体管的漏极和所述第一有机发光二极管的第一端电连接;所述第六晶体管的源极、所述第七晶体管的源极和所述第三电源端电连接,所述第六晶体管的栅极和所述第一控制端电连接,第六晶体管的漏极和所述第一节点电连接;所述第七晶体管的栅极和所述第三控制端电连接;所述第一存储电容的第二端和所述第一节点电连接;所述第一有机发光二极管的第二端和所述第二电源端电连接;所述第八晶体管的源极和所述第一电源端电连接,所述第八晶体管的栅极和所述第四控制端电连接,所述第八晶体管的漏极和所述第九晶体管的源极电连接;所述第九晶体管的栅极和所述第一节点电连接,所述第九晶体管的漏极和所述第十晶体管的源极电连接;所述第十晶体管的栅极和第二节点电连接,所述第十晶体管的漏极和所述第十一晶体管的源极电连接;所述第十一晶体管的栅极和所述第四控制端电连接,所述第十一晶体管的漏极、所述第三有机发光二极管的第一端和所述第十二晶体管的漏极电连接;所述第十二晶体管的栅极和所述第三控制端电连接,所述第十二晶体管的源极、所述第十三晶体管的漏极、所述第十九晶体管的源极和所述第三电源端电连接;所述第十三晶体管的源极和所述第二节点电连接,所述第十三晶体管的栅极和所述第一控制端电连接;所述第十四晶体管的源极、所述第二存储电容的第一端和所述第一电源端电连接,所述第十四晶体管的栅极、所述第十八晶体管的栅极和所述第四控制端电连接,所述第十四晶体管的漏极、所述第十五晶体管的漏极、所述第十六晶体管的源极和所述第十七晶体管的源极电连接;所述第十五晶体管的源极和所述第二数据信号端电连接,所述第十五晶体管的栅极、所述第十六晶体管的栅极和所述第二控制端电连接;所述第十六晶体管的漏极和所述第二节点电连接;所述第十七晶体管的栅极和所述第二节点电连接,所述第十七晶体管的漏极和所述第十八晶体管的源极电连接;所述第十八晶体管的漏极、所述第十九晶体管的漏极和所述第二有机发光二极管的第一端电连接;所述第十九晶体管的栅极和所述第三控制端电连接;所述第二存储电容的第二端和所述第二节点电连接;所述第二有机发光二极管的第二端和所述第二电源端电连接;所述第三有机发光二极管的第二端和所述第二电源端电连接。例如,在本公开实施例提供的像素电路中,所述第一晶体管、所述第二晶体管、所述第三晶体管、所述第四晶体管、所述第五晶体管、所述第六晶
体管、所述第七晶体管、所述第八晶体管、所述第九晶体管、所述第十晶体管、所述第十一晶体管、所述第十二晶体管、所述第十三晶体管、所述第十四晶体管、所述第十五晶体管、所述第十六晶体管、所述第十七晶体管、所述第十八晶体管和所述第十九晶体管均为薄膜晶体管。例如,在本公开实施例提供的像素电路中,所述第一晶体管、所述第二晶体管、所述第三晶体管、所述第四晶体管、所述第五晶体管、所述第六晶体管、所述第七晶体管、所述第八晶体管、所述第九晶体管、所述第十晶体管、所述第十一晶体管、所述第十二晶体管、所述第十三晶体管、所述第十四晶体管、所述第十五晶体管、所述第十六晶体管、所述第十七晶体管、所述第十本文档来自技高网
...

【技术保护点】
一种像素电路,包括:第一发光电路,用于在工作时发光;第一驱动电路,用于驱动所述第一发光电路;第一补偿电路,用于补偿所述第一驱动电路;第一数据写入电路,用于向所述第一驱动电路写入数据;第一复位电路,用于将所述第一驱动电路复位;第一存储电路,用于存储所述第一驱动电路的驱动电压;第一初始化电路,用于将所述第一发光电路初始化;第一发光控制电路,用于控制所述第一发光电路的工作和关断;第二发光电路,用于在工作时发光;第二驱动电路,用于驱动所述第二发光电路;第二补偿电路,用于补偿所述第二驱动电路;第二数据写入电路,用于向所述第二驱动电路写入数据;第二复位电路,用于将所述第二驱动电路复位;第二存储电路,用于存储所述第二驱动电路的驱动电压;第二初始化电路,用于将所述第二发光电路初始化;第二发光控制电路,用于控制所述第二发光电路的工作和关断;第三发光电路,用于在工作时发光;第三发光控制电路,用于控制所述第三发光电路的工作和关断;第三驱动电路,用于驱动所述第三发光电路;第三初始化电路,用于将所述第三发光电路初始化;第一电源端,用于向所述第一发光电路、所述第二发光电路和所述第三发光电路提供第一发光电压;第二电源端,用于向所述第一发光电路、所述第二发光电路和所述第三发光电路提供第二发光电压;第三电源端,用于向所述第一复位电路和所述第二复位电路提供复位电压;第一数据信号端,用于向所述第一数据写入电路提供第一数据信号或待机信号;第二数据信号端,用于向所述第二数据写入电路提供第二数据信号或待机信号;第一控制端,用于提供控制所述第一复位电路、所述第二复位电路工作和关断的第一控制信号;第二控制端,用于提供控制所述第一数据写入电路、所述第一补偿电路、所述第二数据写入电路、所述第二补偿电路工作和关断的第二控制信号;第三控制端,用于提供控制所述第一初始化电路、第二初始化电路、第三初始化电路工作和关断的第三控制信号;以及第四控制端,用于提供控制所述第一发光电路、所述第二发光控制电路、所述第三发光控制电路工作和关断的第四控制信号。...

【技术特征摘要】
1.一种像素电路,包括:第一发光电路,用于在工作时发光;第一驱动电路,用于驱动所述第一发光电路;第一补偿电路,用于补偿所述第一驱动电路;第一数据写入电路,用于向所述第一驱动电路写入数据;第一复位电路,用于将所述第一驱动电路复位;第一存储电路,用于存储所述第一驱动电路的驱动电压;第一初始化电路,用于将所述第一发光电路初始化;第一发光控制电路,用于控制所述第一发光电路的工作和关断;第二发光电路,用于在工作时发光;第二驱动电路,用于驱动所述第二发光电路;第二补偿电路,用于补偿所述第二驱动电路;第二数据写入电路,用于向所述第二驱动电路写入数据;第二复位电路,用于将所述第二驱动电路复位;第二存储电路,用于存储所述第二驱动电路的驱动电压;第二初始化电路,用于将所述第二发光电路初始化;第二发光控制电路,用于控制所述第二发光电路的工作和关断;第三发光电路,用于在工作时发光;第三发光控制电路,用于控制所述第三发光电路的工作和关断;第三驱动电路,用于驱动所述第三发光电路;第三初始化电路,用于将所述第三发光电路初始化;第一电源端,用于向所述第一发光电路、所述第二发光电路和所述第三发光电路提供第一发光电压;第二电源端,用于向所述第一发光电路、所述第二发光电路和所述第三发光电路提供第二发光电压;第三电源端,用于向所述第一复位电路和所述第二复位电路提供复位电压;第一数据信号端,用于向所述第一数据写入电路提供第一数据信号或待机信号;第二数据信号端,用于向所述第二数据写入电路提供第二数据信号或待机信号;第一控制端,用于提供控制所述第一复位电路、所述第二复位电路工作和关断的第一控制信号;第二控制端,用于提供控制所述第一数据写入电路、所述第一补偿电路、所述第二数据写入电路、所述第二补偿电路工作和关断的第二控制信号;第三控制端,用于提供控制所述第一初始化电路、第二初始化电路、第三初始化电路工作和关断的第三控制信号;以及第四控制端,用于提供控制所述第一发光电路、所述第二发光控制电路、所述第三发光控制电路工作和关断的第四控制信号。2.根据权利要求1所述的像素电路,其中,所述第一数据写入电路包括第一晶体管,所述第一发光控制电路包括第二晶体管和第五晶体管,所述第一补偿电路包括第三晶体管,所述第一驱动电路包括第四晶体管,所述第一复位电路包括第六晶体管,所述第一初始化电路包括第七晶体管,所述第一存储电路包括第一存储电容,所述第一发光电路包括第一有机发光二极管,所述第三发光控制电路包括第八晶体管和第十一晶体管,所述第三驱动电路包括第九晶体管和第十晶体管,所述第三初始化电路包括第十二晶体管,所述第二复位电路包括第十三晶体管,所述第二发光控制电路包括第十四晶体管和第十八晶体管,所述第二数据写入电路包括第十五晶体管,所述第二补偿电路包括第十六晶体管,所述第二驱动电路包括第十七晶体管,所述第二初始化电路包括第十九晶体管,所述第二存储电路包括第二存储电容,所述第二发光电路包括第二有机发光二极管,所述第三发光电路包括第三有机发光二极管。3.根据权利要求2所述的像素电路,其中,所述第一晶体管的源极与所述第一数据信号端电连接,所述第一晶体管的栅极、所述第三晶体管的栅极和所述第二控制端电连接,所述第一晶体管的漏极、所述第二晶体管的漏极、所述第三晶体管的源极和所述第四晶体管的源极电连接;所述第二晶体管的栅极、所述第五晶体管的栅极和所述第四控制端电连接,所述第二晶体管的源极、所述第一存储电容的第一端和所述第一电源端电连接;所述第三晶体管的漏极和第一节点电连接;所述第四晶体管的栅极和所述第一节点电连接,所述第四晶体管的漏极和所述第五晶体管的源极电连接;所述第五晶体管的漏极、所述第七晶体管的漏极和所述第一有机发光二极管的第一端电连接;所述第六晶体管的源极、所述第七晶体管的源极和所述第三电源端电连接,所述第六晶体管的栅极和所述第一控制端电连接,第六晶体管的漏极和所述第一节点电连接;所述第七晶体管的栅极和所述第三控制端电连接;所述第一存储电容的第二端和所述第一节点电连接;所述第一有机发光二极管的第二端和所述第二电源端电连接;所述第八晶体管的源极和所述第一电源端电连接,所述第八晶体管的栅极和所述第四控制端电连接,所述第八晶体管的漏极和所述第九晶体管的源极电连接;所述第九晶体管的栅极和所述第一节点电连接,所述第九晶体管的漏极和所述第十晶体管的源极电连接;所述第十晶体管的栅极和第二节点电连接,所述第十晶体管的漏极和所述第十一晶体管的源极电连接;所述第十一晶体管的栅极和所述第四控制端电连接,所述第十一晶体管的漏极、所述第三有机发光二极管的第一端和所述第十二晶体管的漏极电连接;所述第十二晶体管的栅极和所述第三控制端电连接,所述第十二晶体管的源极、所述第十三晶体管的漏极、所述第十九晶体管的源极和所述第三电源端电连接;所述第十三晶体管的源极和所述第二节点电连接,所述第十三晶体管的栅极和所述第一控制端电连接;所述第十四晶体管的源极、所述第二存储电容的第一端和所述第一电源端电连接,所述第十四晶体管的栅极、所述第十八晶体管的栅极和所述第四控制端电连接,所述第十四晶体管的漏极、所述第十五晶体管的漏极、所述第十六晶体管的源极和所述第十七晶体管的源极电连接;所述第十五晶体管的源极和所述第二数据信号端电连接,所述第十五晶
\t体管的栅极、所述第十六晶体管的栅极和所述第二控制端电连接;所述第十六晶体管的漏极和所述第二节点电连接;所述第十七晶体管的栅极和所述第二节点电连接,所述第十七晶体管的漏极和所述第十八晶体管的源极电连接;所述第十八晶体管的漏极、所述第十九晶体管的漏极和所述第二有机发光二极管的第一端电连接;所述第十九晶体管的栅极和所述第三控制端电连接;所述第二存储电容的第二端和所述第二节点电连接;所述第二有机发光二极管的第二端和所述第二电源端电连接;所述第三有机发光二极管的第二端和所述第二电源端电连接。4.根据权利要求3所述的像素电路,其中,所述第一晶体管、所述第二晶体管、所述第三晶体管、所述第四晶体管、所述第五晶体管、所述第六晶体管、所述第七晶体管、所述第八晶体管、所述第九晶体管、所述第十晶体管、所述第十一晶体管、所述第十二晶体管、所述第十三晶体管、所述第十四晶体管、所述第十五晶体管、所述第十六晶体管、所述第十七晶体管、所述第十八晶体管和所述第十九晶体管均为薄膜晶体管。5.根据权利要求3所述的像素电路,其中,所述第一晶体管、所述第二晶体管、所述第三晶体管、所述第四晶体管、所述第五晶体管、所述第六晶体管、所述第七晶体管、所述第八晶体管、所述第九晶体管、所述第十晶体管、所述第十一晶体管、所述第十二晶体管、所述第十三晶体管、所述第十四晶体管、所述第十五晶体管、所述第十六晶体管、所述第十七晶体管、所述第十八晶体管和所述第十九晶体管均为P型晶体管。6.根据权利要求2-5任一项所述的像素电路,其中,第四晶体管的阈值电压等于第九晶体管的阈值电压,第十晶体管的阈值电压等于第十七晶体管的阈值电压。7.根据权利要求2-5任一项所述的像素电路,其中,所述第一有机发光二极管在工作时发出第一颜色的光,所述第二有机发光二极管在工作时发出第二颜色的光,所述第三有机发光二极管在工作时发出第三颜色的光,所述第一颜色的光与所述第二颜色的光的混合色为所述第三颜色的光。8.根据权利要求7所述的像素电路,其中,所述第一颜色的光为红光,所述第二颜色的光为绿光,所述第三颜色的光为黄光。9.一种像素电路,包括:第四发光电路,用于在工作时发光;第四驱动电路,用于驱动所述第四发光电路;第三补偿电路,用于补偿所述第四驱动电路;第三数据写入电路,用于向所述第四驱动电路写入数据;第三复位电路,用于将所述第四驱动电路复位;第三存储电路,用于存储所述第四驱动电路的驱动电压;第四初始化电路,用于将所述第四发光电路初始化;第四发光控制电路,用于控制所述第四发光电路的工作...

【专利技术属性】
技术研发人员:吴渊聂军王政
申请(专利权)人:京东方科技集团股份有限公司成都京东方光电科技有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1