一种像素电路、其驱动方法及显示面板技术

技术编号:13835008 阅读:69 留言:0更新日期:2016-10-15 14:34
本发明专利技术公开了一种像素电路、其驱动方法及显示面板,该像素电路中初始化模块用于将初始化信号输出到第一节点;充电模块用于将数据信号输出到第一节点;维持模块用于通过第一电源信号维持第二节点的电位;驱动模块用于通过第一电源信号对第二节点进行初始化,以及输出驱动电流到控制模块的输入端;控制模块用于将驱动模块输出的驱动电流输入到发光器件的输入端,驱动发光器件发光。这样通过充电模块、初始化模块、维持模块、驱动模块和控制模块可以实现正常驱动发光器件发光的功能,其中,维持模块可以维持第二节点的电位,进而保证驱动模块在稳定的第二节点的控制下,可以输出稳定的驱动电流,驱动发光器件发光,有助于提高像素电路的补偿特性。

【技术实现步骤摘要】

本专利技术涉及显示
,尤其涉及一种像素电路、其驱动方法及显示面板
技术介绍
随着显示技术的发展,显示产品的高分辨率和低成本是当前显示产品的重要发展方向。然而随着显示产品的分辨率增加,显示面板上每个像素所占的面积将会不断变小,相应的用于设置像素电路的面积就会减小,从而会导致像素电路中的存储电容变小,进而导致像素电路的补偿特性变差。同样,为了降低显示产品的生产成本,一般会通过减少显示面板制作工艺中的掩模板数量,即简化制作工艺步骤的方式来实现,然而掩模板的减少即构图工艺步骤的简化,使得像素电路中的存储电容将由栅极金属层和源漏电极层构成,两者之间的介质厚度较大,这样也会导致像素电路中的存储电容变小,进而导致像素电路的补偿特性变差。因此,如何提高像素电路的补偿特性,使得显示面板满足高分辨率和低成本的发展趋势,是本领域技术人员亟待解决的技术问题。
技术实现思路
本专利技术实施例提供了一种像素电路、其驱动方法及显示面板,用以解决现有技术中存在的像素电路的补偿特性较差,无法满足显示面板高分辨率和低成本的发展趋势的问题。本专利技术实施例提供了一种像素电路,包括:充电模块、初始化模块、驱动模块、控制模块和发光器件;其中,所述初始化模块用于在初始化阶段将初始化信号输出到第一节点;所述充电模块用于在数据写入阶段将数据信号输出到所述第一节点;所述驱动模块用于在初始化阶段通过第一电源信号对第二节点进行初始化;在发光阶段输出驱动电流到所述控制模块的输入端;所述控制模块用于在发光阶段将所述驱动模块输出的驱动电流输入到所述发光器件的输入端,驱动所述发光器件发光;所述像素点路还包括:维持模块;所述维持模块用于在发光阶段通过所述第一电源信号维持所述第二节点的电位。在一种可能的实施方式中,本专利技术实施例提供的上述像素电路中,所述初始化模块的控制端用于输入第一控制信号,输入端用于输入所述初始化信号,输出端与所述第一节点相连;所述初始化模块用于在所述第一控制信号的控制下,将所述初始化信号输出到所述第一节点;所述充电模块的控制端用于输入第二控制信号,输入端用于输入所述数据信号,输出端与所述第一节点相连;所述充电模块用于在所述第二控制信号的控制下,将所述数据信号输出到所述第一节点;所述维持模块的控制端用于输入第三控制信号,输入端用于输入所述第一电源信号,输出端与所述第二节点相连;所述维持模块用于在所述第三控制信号的控制下,通过所述第一电源信号维持所述第二节点的电位;所述驱动模块的第一控制端与所述第二节点相连,第二控制端用于输入所述第一控制信号,第一输入端用于输入所述第一电源信号,第二输入端与所述第一节点相连,输出端与所述控制模块的输入端相连;所述驱动模块用于在所述第一控制信号的控制下,通过所述第一电源信号对所述第二节点进行初始化;在所述第二节点的控制下,输出驱动电流到所述控制模块的输入端;所述控制模块的控制端用于输入所述第三控制信号,输出端与所述发光器件的输入端相连;所述控制模块用于在所述第三控制信号的控制下,将所述驱
动模块输出的驱动电流输入到所述发光器件的输入端,驱动所述发光器件发光;所述发光器件的输出端用于接入第二电源信号。在一种可能的实施方式中,本专利技术实施例提供的上述像素电路中,所述维持模块,包括:第一开关晶体管和维持电容;其中,所述第一开关晶体管的栅极用于输入所述第三控制信号,源极用于输入所述第一电源信号,漏极与所述维持电容的一端相连;所述维持电容的另一端与所述第二节点相连。在一种可能的实施方式中,本专利技术实施例提供的上述像素电路中,所述维持电容的第一电极与所述第一开关晶体管的有源层同层设置,第二电极与所述第一开关晶体管的栅极层同层设置。在一种可能的实施方式中,本专利技术实施例提供的上述像素电路中,所述充电模块,包括:第二开关晶体管;所述第二开关晶体管的栅极用于输入所述第二控制信号,源极用于输入所述数据信号,漏极与所述第一节点相连。在一种可能的实施方式中,本专利技术实施例提供的上述像素电路中,所述初始化模块,包括:第三开关晶体管;所述第三开关晶体管的栅极用于输入所述第一控制信号,源极用于输入所述初始化信号,漏极与所述第一节点相连。在一种可能的实施方式中,本专利技术实施例提供的上述像素电路中,所述驱动模块,包括:第四开关晶体管、第五开关晶体管和存储电容;其中,所述第四开关晶体管的栅极用于输入所述第一控制信号,源极分别与所述第五开关晶体管的漏极和所述控制模块的输入端,漏极与所述第二节点相连;所述第五开关晶体管的栅极与所述第二节点相连,源极用于输入所述第一电源信号;所述存储电容连接于所述第一节点和所述第二节点之间。在一种可能的实施方式中,本专利技术实施例提供的上述像素电路中,所述控制模块,包括:第六开关晶体管;所述第六开关晶体管的栅极用于输入所述第三控制信号,源极与所述驱动模块的输出端相连,漏极与所述发光器件的输入端相连。本专利技术实施例提供了一种显示面板,包括本专利技术实施例提供的上述像素电路。本专利技术实施例提供了一种像素电路,包括:第一开关晶体管、第二开关晶体管、第三开关晶体管、第四开关晶体管、第五开关晶体管、第六开关晶体管、存储电容、维持电容和发光器件;其中,所述第一开关晶体管的栅极用于输入第三控制信号,源极用于输入第一电源信号,漏极与所述维持电容的一端相连;所述维持电容的另一端与第二节点相连;所述第二开关晶体管的栅极用于输入第二控制信号,源极用于输入数据信号,漏极与第一节点相连;所述第三开关晶体管的栅极用于输入第一控制信号,源极用于输入初始化信号,漏极与所述第一节点相连;所述第四开关晶体管的栅极用于输入所述第一控制信号,源极分别与所述第五开关晶体管的漏极和所述第六开关晶体管的源极相连,漏极与所述第二节点相连;所述第五开关晶体管的栅极与所述第二节点相连,源极用于输入所述第一电源信号;所述存储电容连接于所述第一节点和所述第二节点之间;所述第六开关晶体管的栅极用于输入所述第三控制信号,漏极与所述发光器件的输入端相连;所述发光器件的输出端用于接入第二电源信号。本专利技术实施例提供了一种本专利技术实施例提供的上述像素电路的驱动方法,包括:在初始化阶段,初始化模块将初始化信号输出到第一节点;驱动模块通过第一电源信号对第二节点进行初始化;在数据写入阶段,充电模块将数据信号输出到所述第一节点;在发光阶段,维持模块通过所述第一电源信号维持所述第二节点的电位;所述驱动模块输出驱动电流到控制模块的输入端;所述控制模块将所述驱动模块输出的驱动电流输入到发光器件的输入端,驱动所述发光器件发光。在一种可能的实施方式中,本专利技术实施例提供的上述驱动方法中,在初始化阶段,第一控制信号为低电平信号,所述初始化模块在所述第一控制信号的控制下,将所述初始化信号输出到所述第一节点;所述驱动模块在所述第一控制信号的控制下,通过所述第一电源信号对所述第二节点进行初始化;在数据写入阶段,第二控制信号为低电平信号,所述充电模块在所述第二控制信号的控制下,将所述数据信号输出到所述第一节点;在发光阶段,第三控制信号为低电平信号,所述维持模块在所述第三控制信号的控制下,通过所述第一电源信号维持所述第二节点的电位;所述驱动模块在所述第二节点的控制下,输出驱动电流到所述控制模块的输入端;所述控制模块在所述第三控制信本文档来自技高网
...
一种像素电路、其驱动方法及显示面板

【技术保护点】
一种像素电路,其特征在于,包括:充电模块、初始化模块、驱动模块、控制模块和发光器件;其中,所述初始化模块用于在初始化阶段将初始化信号输出到第一节点;所述充电模块用于在数据写入阶段将数据信号输出到所述第一节点;所述驱动模块用于在初始化阶段通过第一电源信号对第二节点进行初始化;在发光阶段输出驱动电流到所述控制模块的输入端;所述控制模块用于在发光阶段将所述驱动模块输出的驱动电流输入到所述发光器件的输入端,驱动所述发光器件发光;所述像素电路还包括:维持模块;所述维持模块用于在发光阶段通过所述第一电源信号维持所述第二节点的电位。

【技术特征摘要】
1.一种像素电路,其特征在于,包括:充电模块、初始化模块、驱动模块、控制模块和发光器件;其中,所述初始化模块用于在初始化阶段将初始化信号输出到第一节点;所述充电模块用于在数据写入阶段将数据信号输出到所述第一节点;所述驱动模块用于在初始化阶段通过第一电源信号对第二节点进行初始化;在发光阶段输出驱动电流到所述控制模块的输入端;所述控制模块用于在发光阶段将所述驱动模块输出的驱动电流输入到所述发光器件的输入端,驱动所述发光器件发光;所述像素电路还包括:维持模块;所述维持模块用于在发光阶段通过所述第一电源信号维持所述第二节点的电位。2.如权利要求1所述的像素电路,其特征在于:所述初始化模块的控制端用于输入第一控制信号,输入端用于输入所述初始化信号,输出端与所述第一节点相连;所述初始化模块用于在所述第一控制信号的控制下,将所述初始化信号输出到所述第一节点;所述充电模块的控制端用于输入第二控制信号,输入端用于输入所述数据信号,输出端与所述第一节点相连;所述充电模块用于在所述第二控制信号的控制下,将所述数据信号输出到所述第一节点;所述维持模块的控制端用于输入第三控制信号,输入端用于输入所述第一电源信号,输出端与所述第二节点相连;所述维持模块用于在所述第三控制信号的控制下,通过所述第一电源信号维持所述第二节点的电位;所述驱动模块的第一控制端与所述第二节点相连,第二控制端用于输入所述第一控制信号,第一输入端用于输入所述第一电源信号,第二输入端与所述第一节点相连,输出端与所述控制模块的输入端相连;所述驱动模块用于在所述第一控制信号的控制下,通过所述第一电源信号对所述第二节点进行初始
\t化;在所述第二节点的控制下,输出驱动电流到所述控制模块的输入端;所述控制模块的控制端用于输入所述第三控制信号,输出端与所述发光器件的输入端相连;所述控制模块用于在所述第三控制信号的控制下,将所述驱动模块输出的驱动电流输入到所述发光器件的输入端,驱动所述发光器件发光;所述发光器件的输出端用于接入第二电源信号。3.如权利要求2所述的像素电路,其特征在于,所述维持模块,包括:第一开关晶体管和维持电容;其中,所述第一开关晶体管的栅极用于输入所述第三控制信号,源极用于输入所述第一电源信号,漏极与所述维持电容的一端相连;所述维持电容的另一端与所述第二节点相连。4.如权利要求3所述的像素电路,其特征在于,所述维持电容的第一电极与所述第一开关晶体管的有源层同层设置,第二电极与所述第一开关晶体管的栅极层同层设置。5.如权利要求2-4任一项所述的像素电路,其特征在于,所述充电模块,包括:第二开关晶体管;所述第二开关晶体管的栅极用于输入所述第二控制信号,源极用于输入所述数据信号,漏极与所述第一节点相连。6.如权利要求2-4任一项所述的像素电路,其特征在于,所述初始化模块,包括:第三开关晶体管;所述第三开关晶体管的栅极用于输入所述第一控制信号,源极用于输入所述初始化信号,漏极与所述第一节点相连。7.如权利要求2-4任一项所述的像素电路,其特征在于,所述驱动模块,包括:第四开关晶体管、第五开关晶体管和存储电容;其中,所述第四开关晶体管的栅极用于输入所述第一控制信号,源极分别与所述第五开关晶体管的漏极和所述控制模块的输入端,漏极与所述第二节点相连;所述第五开关晶体管的栅极与所述第二节点相连,源极用于输入所述第一电源信号;所述存储电容连接于所述第一节点和所述第二节点之间。8.如权利要求2-4任一项所述的像素电路,其特征在于,所述控制模块,包括:第六开关晶体管;所述第六开关晶体管的栅极用于输入所述第三控制信号,源极与所述驱动模块的输出端相连,漏极与所述...

【专利技术属性】
技术研发人员:王强
申请(专利权)人:京东方科技集团股份有限公司北京京东方显示技术有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1