一种运行于CUDA平台的并行指令集预译码方法及系统技术方案

技术编号:13518431 阅读:72 留言:0更新日期:2016-08-12 14:21
本发明专利技术提供一种运行与CUDA平台的并行指令集预译码方法及系统,属于指令预译码技术领域。本发明专利技术运行与CUDA平台的并行指令集预译码方法包括以下步骤:对可执行文件进行解析,获取二进制指令;将获取的二进制指令的数据及输出数组传入存储器中;注册二进制指令和二进制指令对应的解析函数;读取二进制指令,对所有的二进制指令进行并行译码;将每条二进制指令译码完成后的中间数据保存到输出数组的对应位置;判断输出数组内的数据是否全部保存完成,如果是,将输出数组传回主机端;主机端处理后输出显示输出数组。本发明专利技术的有益效果为:随着二进制指令数的增加,缩短了处理器预译码的时间,极大的提高SPARC仿真运行效率和处理器的性能。

【技术实现步骤摘要】
201610216484

【技术保护点】
一种并行指令集预译码方法,其特征在于包括以下步骤:S1:对可执行文件进行解析,获取二进制指令;S2:将获取的二进制指令的数据及输出数组传入存储器中;S3:注册二进制指令和二进制指令对应的解析函数;S4:读取二进制指令,对所有的二进制指令进行并行译码;S5:将每条二进制指令译码完成后的中间数据保存到输出数组的对应位置;S6:判断输出数组内的数据是否全部保存完成,如果是,将输出数组传回主机端,如果否,继续执行步骤S4;S7:主机端处理后输出显示输出数组。

【技术特征摘要】

【专利技术属性】
技术研发人员:吴翔虎项文成陶永超曲明成
申请(专利权)人:深圳航天科技创新研究院
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1