系统时钟产生装置及电子设备制造方法及图纸

技术编号:12370495 阅读:63 留言:0更新日期:2015-11-23 16:58
本实用新型专利技术公开了一种系统时钟产生装置及电子设备,其中系统时钟产生装置包括与电子设备的电源模块电连接的单片机芯片;且单片机芯片配置有RC振荡器和锁相环电路;RC振荡器的输出端与锁相环电路的第一输入端电连接,适用于产生周期信号,并将周期信号通过第一输入端输入至锁相环电路;锁相环电路接收周期信号,并根据周期信号产生系统时钟。其通过对单片芯片设置RC振荡器和锁相环电路以产生系统时钟,避免了在单片机芯片外部挂载晶振产生系统时钟的单一形式,从而能够满足各种电子设备高集成度的要求。并且还节省了生产成本。

【技术实现步骤摘要】

本技术涉及电子
,特别是涉及一种系统时钟产生装置及电子设备
技术介绍
系统时钟作为电子系统(如:音箱设备等)的重要组成部分,为电子系统提供基准时钟。目前,在传统的电子系统中,基本都是单一的采用晶振装置为电子系统提供基准时钟,这就需要在MCU(Microcontroller Unit,微控制单元,又称单片微型计算机或单片机)芯片外部挂载晶振。其中,晶振也称为石英晶体,是目前产生系统基准时钟的重要组成部分。但是,随着消费类的电子设备集成化要求越来越高,这种单一的通过在MCU芯片外部挂载晶振产生系统基准时钟形式也就越来越难以满足电子设备的高集成化要求。同时,也不利于降低电子设备的成本。
技术实现思路
基于此,有必要针对现有的采用MCU芯片外部挂载晶振以产生系统基准时钟难以满足电子设备高集成化的要求,且不利于降低电子设备的成本的问题,提供一种系统时钟产生装置及电子设备。为实现本技术目的提供的一种系统时钟产生装置,包括与电子设备的电源模块电连接的单片机芯片;且所述单片机芯片配置有RC振荡器和锁相环电路;所述RC振荡器的输出端与所述锁相环电路的第一输入端电连接,适用于产生周期信号,并将所述周期信号通过所述第一输入端输入至所述锁相环电路;所述锁相环电路接收所述周期信号,并根据所述周期信号产生系统时钟。在其中一个实施例中,所述单片机芯片还配置有校验值生成电路;所述校验值生成电路与所述锁相环电路的第二输入端电连接。在其中一个实施例中,所述RC振荡器采用:受温度影响产生的振荡频率偏差在± I %以内的RC振荡器。在其中一个实施例中,所述单片机芯片还配置有数字接口模块、数模转换器/模数转换器、控制器和/或存储器;所述数字接口模块的输入端、所述数模转换器/模数转换器的输入端、所述控制器的输入端和/或所述存储器的输入端均与所述锁相环电路的输出端电连接。相应的,本技术还提供了一种电子设备,包括如上任一所述的系统时钟产生 目.0在其中一个实施例中,所述电子设备为音箱设备。在其中一个实施例中,所述音箱设备包括音频功放电路;所述系统时钟产生装置的单片机芯片配置有数字模拟转换器;所述音频功放电路的电源输入端与所述电子设备的电源模块电连接;所述音频功放电路的信号输入端与所述数字模拟转换器的输出端电连接。在其中一个实施例中,所述音箱设备还包括扬声器;所述扬声器与所述音频功放电路的信号输出端电连接。上述系统时钟产生装置的有益效果:其通过设置系统时钟产生装置包括与电子设备的电源模块电连接的单片机芯片,并对单片机芯片配置RC振荡器和锁相环电路,RC振荡器的输出端与锁相环电路的第一输入端电连接,用于将产生的周期信号通过第一输入端输入至锁相环电路。锁相环电路接收周期信号并根据接收到的周期信号产生系统时钟。其通过在单片机芯片上设置RC振荡器和锁相环电路来产生系统时钟,突破了在单片机芯片外部挂载晶振产生系统时钟的单一形式。同时,相对于在单片机芯片外部挂载晶振产生系统时钟的形式,其大大减少了系统时钟产生装置的体积,从而提高了集成度,能够满足各种电子设备高集成度的要求。并且,通过采用RC振荡器代替晶振,还节省了生产成本。【附图说明】图1为本技术的系统时钟产生装置的一具体实施例的结构示意图;图2为本技术的系统时钟产生装置的另一具体实施例的结构示意图;图3为本技术的音箱设备的一具体实施例的结构示意图。【具体实施方式】为使本技术技术方案更加清楚,以下结合附图及具体实施例对本技术做进一步详细说明。参见图1,作为本技术的系统时钟产生装置的一具体实施例,其包括单片机芯片100,即MCU芯片。其中,单片机芯片100的电源输入端与电子设备的电源模块200电连接,由电子设备的电源模块200为单片机芯片100供电。并且,单片机芯片100配置有RC振荡器110和锁相环电路120(Phase LockedLoop,简称PLL)。其中,RC振荡器110的输出端与锁相环电路120的第一输入端电连接;RC振荡器110产生周期信号,并将周期信号通过第一输入端输入至锁相环电路120 ;锁相环电路120接收周期信号,并根据周期信号产生系统时钟。由于RC振荡器110是一种基于RC选频特性(是指由电阻R、电容C构成的频率选择特性,可以选择特定的频率)的振荡电路,由RC选频网络,反馈网络,放大器件构成,可以产生周期信号。并且,PLL作为一种反馈控制回路,能够产生系统时钟。因此,其通过在单片机芯片100内部配置RC振荡器110和锁相环电路120,由RC振荡器110与锁相环电路120共同作用产生系统时钟的结构来代替在单片机芯片100外部挂载晶振产生系统时钟的结构,突破了传统的产生系统基准时钟的单一形式,使得系统时钟产生装置的体积大大减小。由此显著提高了系统时钟产生装置的集成度,使其能够满足各种电子设备高集成度的要求。并且,通过采用RC振荡器110代替晶振,节省了外挂晶振的成本,从而节省了生产成本,提尚了生广效率。应当说明的是,由于内置RC振荡器110由于受到温度的影响,其频率容易产生一定的偏差,因此为了保证内置RC振荡器110的正常工作,并保证本技术的系统时钟产生装置的可靠性和稳定性,本技术的单片机芯片100内置的RC振荡器110振荡频率的偏差必须保证在正常系统的时钟范围内。即,本技术的系统时钟产生装置中,RC振荡器110优选为在温度影响下所产生的振荡频率偏差在± I %以内的RC振荡器。同时,由于芯片生产工艺、材料的差别,使得不同批次芯片的RC振荡器的振荡频率的偏差是不一样的,其振荡频率偏差有时会取到±20%,甚至更高。因此作为一种可实施方式,可通过烧写校验值来修正锁相环电路的反馈系数,使不同频率的RC振荡器经过锁相环电路后,可以输出相同的系统时钟,以确保单片机芯片100安全正常的工作。其中,作为本技术的一具体实施例,可通过在单片机芯片100内部配置一校验值模块以存储相应的校验值。待锁相环电路120接收到RC振荡器110输出的周期信号后,同时读取校验值模块中存储的校验值,并根据校验值及周期信号生成系统时钟。其中,作为本技术的系统时钟产生装置的另一具体实施例,参见图2,其单片机芯片100内部还可配置校验值生成电路130。其中,校验值生成电路130的输出端与锁相环电路120的第二输入端电连接。通过校验值生成电路130产生校验值,使得锁相环电路120在接收到RC振荡器110输出的周期信号的同时,读取校验值生成电路130中生成的校验值,进而根据校验值和RC振荡器110产当前第1页1 2 本文档来自技高网...

【技术保护点】
一种系统时钟产生装置,其特征在于,包括与电子设备的电源模块电连接的单片机芯片;且所述单片机芯片配置有RC振荡器和锁相环电路;所述RC振荡器的输出端与所述锁相环电路的第一输入端电连接,适用于产生周期信号,并将所述周期信号通过所述第一输入端输入至所述锁相环电路;所述锁相环电路接收所述周期信号,并根据所述周期信号产生系统时钟。

【技术特征摘要】

【专利技术属性】
技术研发人员:黎载文
申请(专利权)人:珠海市杰理科技有限公司
类型:新型
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1