电涌保护器中的数据采集装置制造方法及图纸

技术编号:12156427 阅读:57 留言:0更新日期:2015-10-03 19:01
本实用新型专利技术电涌保护器中的数据采集装置,涉及用于限制过电流或过电压而不切断电路的紧急保护电路装置,包括数据采集电路部分、数据缓冲电路部分、单片机和寿命显示电路部分,其中数据采集电路部分主要包括接口插针、芯片AD8138和芯片AD9238,数据缓冲电路部分主要包括FIFO(即先入先出)寄存器和两个锁存器,寿命显示电路部分主要包括发光二极管和电阻,单片机中存储有寿命显示程序和数据采集处理程序;该装置克服了现有技术缺少专门针对SPD的数据采集装置和在线监测装置,同时以数字信号处理器(DSP)和现场可编程逻辑门阵列(FPGA)为核心的控制芯片的成本较高的缺陷。

【技术实现步骤摘要】

本技术的技术方案设及用于限制过电流或过电压而不切断电路的紧急保护 电路装置,具体地说是电涌保护器中的数据采集装置
技术介绍
电涌保护器(SurgeProtectiveDevice,W下简称SPD)又称浪涌保护器,是用于 带电系统中限制瞬态过电压和导引泄放电涌电流的非线性防护器件,用W保护耐压水平低 的电器或电子系统免遭雷击及雷击电磁脉冲或操作过电压的损害。近年来,随着楼宇自动 化水平的提高,SPD作为一种重要防雷击电磁脉冲装置,其工作的安全性和可靠性同楼宇的 电子信息系统安全直接相关。 目前,市面上已有的一些便携式SPD,对SPD的测试需通过人工定期监测,大大增 加了监测SPD的工作量,且缺少专口针对SPD的数据采集装置和在线监测装置,同时W数字 信号处理器值S巧和现场可编程逻辑口阵列(FPGA)为核屯、的控制巧片的成本较高。 SPD的进一步研发与改进将W实现提高该保护器在工作条件下的在线监测、预警 与管理性能为方向,该样不仅可W提高SPD的可靠性,减少设备维护成本,同时也可W提高 SPD防雷保护的智能化水平。
技术实现思路
本技术所要解决的技术问题是;提供电涌保护器中的数据采集装置,由单片 机控制,利用FIFO(即先入先出)寄存器和锁存器作为数据缓冲区的高速AD采样电路,实 现了高速AD采样与较慢速的单片机数据处理间的连接,通过单片机处理采集的泄流电流 数据,与预设的冲击次数值作比较,点亮对应数量的发光二极管,评估SPD老化程度并预 警,克服了现有技术缺少专口针对SPD的数据采集装置和在线监测装置,同时W数字信号 处理器值S巧和现场可编程逻辑口阵列(FPGA)为核屯、的控制巧片的成本高的缺陷。 本技术解决该技术问题所采用的技术方案是;电涌保护器中的数据采集装 置,包括数据采集电路部分、数据缓冲电路部分、单片机和寿命显示电路部分,其中数据采 集电路部分主要包括接口插针、巧片AD8138和巧片AD9238,数据缓冲电路部分主要包括 FIFO寄存器和两个锁存器,寿命显示电路部分主要包括发光二极管和电阻;上述各部分之 间的连接方式是;数据采集电路部分中接口插针连接巧片AD8138,巧片AD8138再连接巧片 AD9238,数据缓冲电路部分中FIFO寄存器连接锁存器,寿命显示电路部分的发光二极管 连接电阻,数据采集电路部分的巧片AD9238与数据缓冲电路部分的FIFO寄存器相连接,数 据缓冲电路部分的锁存器与单片机相连接,单片机再与寿命显示电路中的发光二极管相连 接;另外,泄涌电流通过接口插针进入数据采集电路部分。 上述电涌保护器中的数据采集装置,所述FIFO寄存器是巧片SN74V245 ;所述锁存 器是巧片CD74肥574。 上述电涌保护器中的数据采集装置,所述数据采集电路的完整构成是:包括一个 两针接口插针-PI、巧片AD8138-U1、巧片AD9238-U3、S输入通道与非口SN74F00D的一个 输入通道-U2A、一个OQ电阻-R1、两个IOyF电解电容C2和电解电容C3和一个0.IyF 电解电容Cl;P1的1引脚接Ul的1引脚,Pl的2引脚接巧片Ul的8引脚,Ul的3引脚接 +3V,Ul的2引脚接+IV,Ul的6引脚接-5V,Ul的4引脚接U3的2引脚,Ul的5引脚接U3 的3引脚,U3的1引脚、U3的4引脚、U3的13引脚和U3的16引脚接模拟地ANGD,U3的5 引脚接短接U3的59引脚并接+3. 3V,U3的12引脚、U3的17引脚和U3的64引脚短接接 +3. 3V,U3的8引脚接IOuF电解电容C3,电解电容C3的另一端接地,U3的9引脚和U3的 20引脚短接接模拟地ANGD,U3的28引脚、U3的40引脚和U3的53引脚短接接地,U3的29 引脚、U3的41引脚和U3的52引脚短接接+2. 5V,并且接两个并联的滤波的电解电容Cl和 电解电容C2的一端,两个并联的滤波的电解电容Cl和电解电容C2的另一端接地,U3的44 引脚、U3的45引脚、U3的46引脚、U3的47引脚、U3的48引脚、U3的49引脚、U3的50引 脚、U3的51引脚、U3的54引脚、U3的55引脚、U3的56引脚和U3的57引脚接数据总线 DATABUSA,U3的63引脚接工作频率CLK,U3的60引脚接U2A的输出端3引脚,U2A 的1引脚接数据缓冲电路中呪的25引脚,U2A的2引脚、U2A的14引脚短接接5V,U2A的 7引脚接地,模拟地AGND和地之间接Rl。 上述电涌保护器中的数据采集装置,所述数据缓冲电路的完整构成是:包括FIFO 寄存器巧片SN74V245-呪、锁存器巧片CD74肥574-U4、锁存器巧片CD74肥574-U6、S输入通 道与非口SN74F00D的另一个输入通道-U2B和S输入通道与非口SN74F00D的第S个输入 通道-U2C;其中呪的1引脚、呪的2引脚、呪的3引脚、呪的4引脚、呪的35引脚、呪的 40引脚、呪的46引脚、呪的51引脚、呪的55引脚、呪的58引脚、呪的59引脚、呪的62 引脚、呪的63引脚和呪的64引脚接地,呪的5引脚、呪的6引脚、呪的7引脚、呪的8 引脚、U5的9引脚、U5的10引脚、U5的11引脚、U5的12引脚、U5的13引脚、U5的14引 脚、呪的15引脚和呪的16引脚接数据采集电路中的U3的数据总线DATABUSA化.11], 呪的18引脚接工作频率CLK,呪的20引脚接U2B的输出端6引脚,U2B的4引脚接呪的 25引脚,U2B的5引脚接单片机的写标志位WR,U2B的7引脚接地,U2B的14引脚接5V,呪 的22引脚接+3. 3V,呪的28引脚接U4的2引脚,呪的29引脚接U4的3引脚,呪的30 引脚接地,呪的31引脚接U4的4引脚,呪的32引脚接U4的5引脚,呪的33引脚、呪 的43引脚、呪的49引脚和呪的56引脚接巧V,呪的34引脚接U4的6引脚,呪的36引 脚接U4的7引脚,呪的37引脚接U4的8引脚,呪的38引脚接U4的9引脚,呪的39引 脚接U6的2引脚,呪的41引脚接U6的3引脚,U4的1引脚接地,U4的10引脚接地,U4 的11引脚接工作频率CLK,U4的20引脚接巧V,U4的19引脚、U4的18引脚、U4的17引 脚、U4的16引脚、U4的15引脚、U4的14引脚、U4的13引脚和U4的12引脚分别接数据 总线DATABUSB,呪的42引脚接U6的4引脚,呪的44引脚接U6的5引脚,呪的 60引脚接U2C的输出8引脚,呪的54引脚接U2C的输入9引脚,U2C的输入端10引脚接 单片机的单片机读标志位RD,U2C的7引脚接地,U2C的14引脚接5V,U6的6引脚、U6的 7引脚、U6的8引脚、U6的9引脚和U6的10引脚接地,U6的11引脚接工作频率化K,U6 的20引脚接巧V,U6的19引脚、U6的18引脚、U6的17引脚和U6的16引脚接数据总线 DATABUSB巧..11],U6的15引脚、U6的14引脚、U6的13引脚和U6的15引脚置高电平不 接。 上文中,Pl是两针接口插针的简称,Ul是巧片AD8138的简称,U3是巧片AD9238的 简称,U2A是S输入通道与非口SN74F00D的一本文档来自技高网...

【技术保护点】
电涌保护器中的数据采集装置,其特征在于:包括数据采集电路部分、数据缓冲电路部分、单片机和寿命显示电路部分,其中数据采集电路部分主要包括接口插针、芯片AD8138和芯片AD9238,数据缓冲电路部分主要包括FIFO寄存器和两个锁存器,寿命显示电路部分主要包括发光二极管和电阻;上述各部分之间的连接方式是:数据采集电路部分中接口插针连接芯片AD8138,芯片AD8138再连接芯片AD9238,数据缓冲电路部分中FIFO寄存器连接锁存器,寿命显示电路部分的发光二极管连接电阻,数据采集电路部分的芯片AD9238与数据缓冲电路部分的FIFO寄存器相连接,数据缓冲电路部分的锁存器与单片机相连接,单片机再与寿命显示电路中的发光二极管相连接;另外,泄涌电流通过接口插针进入数据采集电路部分。

【技术特征摘要】

【专利技术属性】
技术研发人员:李文华仇慧宝张林林赵靖英
申请(专利权)人:河北工业大学
类型:新型
国别省市:天津;12

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1