一种栅极驱动电路制造技术

技术编号:11975930 阅读:78 留言:0更新日期:2015-08-31 02:02
本发明专利技术提供一种栅极驱动电路。其包括多级GOA驱动单元,每级GOA驱动单元包括:信号传入单元,其用于根据传入信号输出下拉控制信号;输出单元,其控制端耦接在信号传入单元的输出端,使本级GOA驱动单元输出第一和第二栅极信号;上拉控制单元,其根据上拉信号输出上拉控制信号;上拉维持单元,其根据上拉控制信号将输出单元控制端的电位上拉至直流电源电位,从而使第一栅极信号和第二栅极信号维持在高电位。本发明专利技术采用单级GOA驱动单元驱动双行栅线,减少栅极驱动电路中TFT的使用数量,降低电路功耗,实现扫描驱动电路的简化,使得显示装置能够实现窄边框设计。

【技术实现步骤摘要】
一种栅极驱动电路
本专利技术涉及显示
,具体地说,涉及一种显示装置的栅极驱动电路。
技术介绍
现有技术中,通常在液晶显示面板的阵列制程阶段采用阵列基板栅极驱动(GateDriverOnArray,GOA)技术将栅极驱动电路制作在阵列基板上,从而实现对栅线逐行扫描驱动。该技术可减少外接IC的绑定(bonding)工序,并提高液晶显示面板的集成度。自从低温多晶硅(LowTempraturePoly-silicon,LTPS)出现后,由于LTPS半导体本身超高载流子迁移率的特性,面板周边集成电路的设计成为行业关注的焦点。LTPS可采用离子布置技术调节TFT类型,因此,GOA电路可以配置为NMOS、PMOS或者CMOS类型。然而就光罩成本而言,CMOS和NMOS较PMOS需要更多道光罩制程,导致CMOS和NMOS的制造成本会大幅提升。而且CMOS类型的电路结构过于复杂,很难做到超窄边框的设计。特别是对于小尺寸的显示装置(如手机屏幕)来说,为了获得更佳的用户使用体验,边框的尺寸显得尤为重要。此外,GOA电路的功耗也是显示装置性能的重要参考指标。现有技术中LTPSGOA驱动电路结构过于复杂,功耗较大。
技术实现思路
本专利技术所要解决的技术问题之一是现有技术中低温多晶硅的GOA驱动电路结构过于复杂的技术缺陷。为了解决上述技术问题,本专利技术的实施例提供一种栅极驱动电路,包括多级GOA驱动单元,每级GOA驱动单元包括:信号传入单元,其用于根据传入信号输出下拉控制信号;输出单元,其控制端耦接在信号传入单元的输出端,以根据下拉控制信号和第一时钟脉冲信号下拉第一栅极信号输出端的电位,以及根据下拉控制信号和第二时钟脉冲信号下拉第二栅极信号输出端的电位,使本级GOA驱动单元输出第一和第二栅极信号,所述第一和第二栅极信号为相邻两行栅线的扫描信号;上拉控制单元,其根据上拉信号输出上拉控制信号;上拉维持单元,其耦接在上拉控制单元的输出端、输出单元的控制端、第二栅极信号输出端和直流电源之间,以根据上拉控制信号将输出单元控制端的电位上拉至直流电源电位,从而使第一栅极信号和第二栅极信号维持在高电位。在一个实施例中,每级GOA驱动单元的第二栅极信号输出端耦接在下一级GOA驱动单元的信号传入单元的输入端,以根据当前级GOA驱动单元输出的第二栅极信号启动下一级GOA驱动单元。在一个实施例中,每级GOA驱动单元的第一和第二时钟脉冲信号与其下一级GOA驱动单元的第一和第二时钟脉冲信号构成一个时钟周期,在时序上互相错开并且顺次衔接。在一个实施例中,所述输出单元包括:第一输出晶体管,其栅极耦接在信号传入单元的输出端,其第一端接收第一时钟信号,其第二端输出第一栅极信号;第二输出晶体管,其栅极耦接在信号传入单元的输出端,其第一端接收第二时钟信号,其第二端输出第二栅极信号。在一个实施例中,还包括降压单元,所述降压单元包括第一降压电容和/或第二降压电容,其中,第一降压电容的第一端耦接在所述输出单元控制端,第二端耦接在所述第一输出晶体管的第二端,以根据第一时钟信号下拉或者抬升所述输出单元控制端的电位;第二降压电容的第一端耦接在所述输出单元控制端,第二端耦接在所述第二输出晶体管的第二端,以根据第二时钟信号下拉所述输出单元控制端的电位。在一个实施例中,每级GOA驱动单元的上拉信号为下一级GOA驱动单元的第一时钟信号,或者为下一级GOA驱动单元输出的第一栅极信号。在一个实施例中,所述上拉维持单元包括:第一上拉晶体管,其栅极耦接在所述上拉控制单元的输出端,其第一端耦接直流电源,其第二端耦接在输出单元的控制端;第二上拉晶体管,其栅极耦接在所述上拉控制单元的输出端,其第一端耦接直流电源,其第二端耦接在输出单元的第二栅极信号输出端;其中,在上拉控制信号有效时第一和第二上拉晶体管导通,将输出单元控制端的电位上拉至直流电源电位,并将第二栅极信号上拉至直流电源电位。在一个实施例中,所述上拉维持单元进一步包括:防漏电晶体管,其栅极耦接在输出单元的控制端,其第一端耦接直流电源,其第二端耦接在第一上拉晶体管和第二上拉晶体管的栅极;其中,在输出单元控制端为低电位的情况下所述防漏电晶体管导通,使第一和第二上拉晶体管的栅极保持在高电位,从而防止产生从直流电源到输出单元控制端的漏电流。在一个实施例中,所述上拉控制单元包括一上拉控制晶体管,其栅极短接第一端,以接收上拉信号,其第二端耦接在所述第一和第二上拉晶体管的栅极。在一个实施例中,所述信号传入单元包括一信号传入晶体管,其栅极短接第一端,以接收传入信号,其第二端耦接在所述输出单元的控制端。与现有的GOA驱动单元相比,本专利技术具有以下优点。1、本专利技术通过采用单级GOA驱动单元驱动双行栅线,减少栅极驱动电路中TFT的使用数量,降低电路功耗,实现扫描驱动电路的简化,使得显示装置能够实现窄边框设计。2、本专利技术相邻两级GOA驱动单元的第一时钟脉冲信号和第二时钟脉冲信号构成一个时钟周期,并在时序上互相错开并且顺次衔接,完成上拉维持作用,解决目前LTPSGOA电路中上拉维持电路部分在非作用期间的冗长的电路架构问题。3、本专利技术采用直流电源的高电位完成在GOA驱动单元非作用期间持续上拉Q[N]点电位,并将输出的栅极扫描信号上拉至高点位,保证电路时序功能完整。4、本专利技术在上拉维持单元中设置防漏电晶体管,可以防止本级GOA驱动单元在作用期间从直流电源到Q[N]点的漏电流,保证驱动电路的稳定。本专利技术的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本专利技术而了解。本专利技术的目的和其他优点可通过在说明书、权利要求书以及附图中所特别指出的结构来实现和获得。附图说明附图用来提供对本申请技术方案或现有技术的进一步理解,并且构成说明书的一部分,但并不构成对本申请技术方案的限制。图1a是根据本专利技术实施例一的第N级GOA驱动单元的结构示意图;图1b是根据本专利技术实施例一的第N+2级GOA驱动单元的结构示意图;图2是根据本专利技术实施例一的GOA驱动单元工作时序图;图3是根据本专利技术实施例二的GOA驱动单元的结构示意图;图4是根据本专利技术实施例二的GOA驱动单元工作时序图;图5是根据本专利技术实施例三的GOA驱动单元的结构示意图;图6是根据本专利技术实施例三的GOA驱动单元工作时序图;图7是根据本专利技术实施例四的GOA驱动单元的结构示意图。具体实施方式为使本专利技术的目的、技术方案和优点更加清楚,下面以具有P型晶体管的LTPSGOA栅极驱动电路为例,参照附图详细介绍GOA驱动单元的电路结构和工作原理。实施例一本实施例提供一种栅极驱动电路,包括多级GOA驱动单元,每级GOA输出双行栅线的扫描信号。图1a和图1b分别是根据本实施例的栅极驱动电路第N级和第N+2级GOA驱动单元的结构示意图。图中仅显示了多级GOA驱动单元中的相邻两级。由于每级驱动电路产生两行栅线的扫描信号,为便于说明,将前一级GOA驱动单元标示为N,相邻的后一级GOA驱动单元标示为N+2。图1a和图1b中所示的晶体管元件均为P型。如图1a所示,第N级GOA驱动单元包括信号传入单元100、输出单元200、降压单元400、上拉维持单元500和上拉控制单元600。其中,信号传入单元100包括信号传入晶体管T1。T1的本文档来自技高网...
一种栅极驱动电路

【技术保护点】
一种栅极驱动电路,其特征在于,包括多级GOA驱动单元,每级GOA驱动单元包括:信号传入单元,其用于根据传入信号输出下拉控制信号;输出单元,其控制端耦接在信号传入单元的输出端,以根据下拉控制信号和第一时钟脉冲信号下拉第一栅极信号输出端的电位,以及根据下拉控制信号和第二时钟脉冲信号下拉第二栅极信号输出端的电位,使本级GOA驱动单元输出第一和第二栅极信号,所述第一和第二栅极信号为相邻两行栅线的扫描信号;上拉控制单元,其根据上拉信号输出上拉控制信号;上拉维持单元,其耦接在上拉控制单元的输出端、输出单元的控制端、第二栅极信号输出端和直流电源之间,以根据上拉控制信号将输出单元控制端的电位上拉至直流电源电位,从而使第一栅极信号和第二栅极信号维持在高电位。

【技术特征摘要】
1.一种栅极驱动电路,其特征在于,包括多级GOA驱动单元,每级GOA驱动单元包括:信号传入单元,其用于根据传入信号输出下拉控制信号;输出单元,其控制端耦接在信号传入单元的输出端,以根据下拉控制信号和第一时钟脉冲信号下拉第一栅极信号输出端的电位,以及根据下拉控制信号和第二时钟脉冲信号下拉第二栅极信号输出端的电位,使本级GOA驱动单元输出第一和第二栅极信号,所述第一和第二栅极信号为相邻两行栅线的扫描信号;上拉控制单元,其根据上拉信号输出上拉控制信号;上拉维持单元,其耦接在上拉控制单元的输出端、输出单元的控制端、第二栅极信号输出端和直流电源之间,以根据上拉控制信号将输出单元控制端的电位上拉至直流电源电位,从而使第一栅极信号和第二栅极信号维持在高电位;其中,每级GOA驱动单元的第一和第二时钟脉冲信号与其下一级GOA驱动单元的第一和第二时钟脉冲信号构成一个时钟周期,在时序上互相错开并且顺次衔接;其中,所述上拉维持单元包括:第一上拉晶体管,其栅极耦接在所述上拉控制单元的输出端,其第一端耦接直流电源,其第二端耦接在输出单元的控制端;第二上拉晶体管,其栅极耦接在所述上拉控制单元的输出端,其第一端耦接直流电源,其第二端耦接在输出单元的第二栅极信号输出端;其中,在上拉控制信号有效时第一和第二上拉晶体管导通,将输出单元控制端的电位上拉至直流电源电位,并将第二栅极信号上拉至直流电源电位。2.根据权利要求1所述的栅极驱动电路,其特征在于,每级GOA驱动单元的第二栅极信号输出端耦接在下一级GOA驱动单元的信号传入单元的输入端,以根据当前级GOA驱动单元输出的第二栅极信号启动下一级GOA驱动单元。3.根据权利要求1所述的栅极驱动电路,其特征在于,所述输...

【专利技术属性】
技术研发人员:戴荣磊颜尧肖军城
申请(专利权)人:深圳市华星光电技术有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1