可中断存储独占制造技术

技术编号:11951097 阅读:71 留言:0更新日期:2015-08-26 19:44
在一个示例中,本文中公开了一种处理器,被配置用于可中断原子独占存储操作。例如,负载独占(LDEX)跟着存储独占(STREX),两个一起形成原子。为了便于及时处理中断,STREX操作被分成两个部分。该STREX_INIT是不可中断的,但具有确定的执行时间,因为它需要固定数量的时钟周期。该STREX_INIT发送值输出到存储器总线。接着是STREX_SYNC操作,其轮询标志返回值是否可用。STREX_SYNC是中断的,以及方法公开用于确定一旦从中断返回,操作的原子是否已经分解。如果原子被分解,指令失败,而如果原子保存,则指令完成。

【技术实现步骤摘要】

本申请涉及计算机体系结构的领域,更具体地涉及具有中断存储独占原语的数字信号处理器或其它处理器。
技术介绍
高级微控制器总线架构(AMBA)是用于片上总线的开放的公开标准,用于设计基于系统上芯片(SoC)和应用特定集成电路(ASIC)的微控制器。它用于大范围的移动、嵌入和低功率的环境。自成立以来,AMBA的范围已经远远超越微控制器的设备,以及现在普遍用于各种ASIC和SoC部件的范围,包括用于像智能手机等的现代便携式移动设备中的应用处理器。AMBA标准规定在相应系统中的功能块的连接和管理,并且用于设计具有多个控制器和/或外围设备的系统。第三代AMBA包括先进可扩展接口(AXI),其目的是满足高性能,高时钟频率的系统。概述在一个示例中,本文中公开一种处理器,被配置用于可中断原子独占存储操作。例如,负载独占(LDEX)跟着存储独占(STREX),两个一起形成原子。为了便于及时处理中断,STREX操作被分成两个部分。该STREX_INIT是不可中断的,但具有确定的执行时间,因为它需要固定数量的时钟周期。该STREX_INIT发送值输出到存储器总线。接着是STREX_SYNC操作,其轮询标志返回值是否可用。STREX_SYNC是中断的,以及方法公开用于确定一旦从中断返回,操作的原子是否已经分解。如果原子被分解,指令失败,而如果原子保存,则指令完成。在另一个示例中,本文中公开一种芯片上系统,包括:存储器;通信地耦合到所述存储器的存储器总线;和经由存储器总线通信地耦合到所述存储器的处理器,所述处理器包括电路,用于提供存储独占功能,包括存储独占初始化(STREX_INIT)指令,所述STREX_INIT指令可操作以初始化独占存储事务到存储器中的位置;存储独占同步(STREX_SYNC)指令,所述STREX_SYNC指令可操作以监视XWAVAIL指示器,所述指示器XWAVAIL指示器可操作以指示对STREX_INIT原语的XWRESULT响应是否可用,所述XWRESULT响应可操作以指示独占存储事务到存储器中的位置是否成功。在又一个示例中,本文中公开了一种数字信号处理器系统,包括:存储器;通信地耦合到所述存储器的存储器总线;和可通信地经由存储器总线耦合到所述存储器的计算单元,所述计算单元可操作以提供存储独占原语,其包括执行存储专属初始化(STREX_INIT)原语,所述STREX_INIT原语可操作以启动独占存储事务到存储器中的位置;执行单独的存储独占同步(STREX_SYNC)原语,所述STREX_SYNC原语可操作以监视XWAVAIL指示器,所述XWAVAIL指示器可操作以指示对STREX_INIT原语的XWRESULT响应可获得,所述XWRESULT响应可操作以指示到存储位置的独占存储事务是否成功。在又一个示例中,本文中公开一种由计算设备执行的提供存储独占原语的方法,包括:执行存储独占初始化(STREX_INIT)原语,STREX_INIT原语可操作以发起独占存储事务到存储器位置;执行单独的存储独占同步(STREX_SYNC)原语,所述STREX_SYNC原语可操作以监视XWAVAIL指示器,所述XWAVAIL指示器可操作以指示对STREX INIT原语的XWRESULT响应是否可获得,所述XWRESULT响应可操作以指示到存储器位置的独占存储事务是否成功。附图内容当结合附图阅读时,本公开内容最好从下面的详细描述理解。需要强调,按照行业的标准做法,各种功能都没有按比例绘制,并仅用于示例目的。事实上,各种特征的尺寸可以任意地增加或减少,为了清楚的讨论。图1是根据本说明书的一个或多个示例的示例数字信号处理器(DSP)的示意框图。图1A是根据本说明书的一个或多个示例的STREX寄存器的框图;图2是根据本说明书的一个或多个示例的计算设备200的框图;图3是根据本说明书的一个或多个示例的STREX状态机的框图;图4–5是根据本说明书的一个或多个示例的STREX_INIT和STREX_SYNC原语的流程图;图6是根据本说明书的一个或多个示例的LDEX和STREX原语的使用案例的流程图;图7和图7A是根据本说明书的一个或多个实施例的结合图6公开的真值表的信号时序图。具体实施方式概述在一个示例中,本文中公开一种处理器,被配置用于可中断原子独占存储操作。例如,负载独占(LDEX)跟着存储独占(STREX),两个一起形成原子。为了便于及时处理中断,STREX操作被分成两个部分。该STREX_INIT是不可中断的,但具有确定的执行时间,因为它需要固定数量的时钟周期。该STREX_INIT发送值输出到存储器总线。接着是STREX_SYNC操作,其轮询标志返回值是否可用。STREX_SYNC是中断的,以及方法公开用于确定一旦从中断返回,操作的原子是否已经分解。如果原子被分解,指令失败,而如果原子保存,则指令完成。在另一个示例中,本文中公开一种芯片上系统,包括:存储器;通信地耦合到所述存储器的存储器总线;和经由存储器总线通信地耦合到所述存储器的处理器,所述处理器包括电路,用于提供存储独占功能,包括存储独占初始化(STREX_INIT)指令,所述STREX_INIT指令可操作以初始化独占存储事务到存储器中的位置;存储独占同步(STREX_SYNC)指令,所述STREX_SYNC指令可操作以监视XWAVAIL指示器,所述指示器XWAVAIL指示器可操作以指示对STREX_INIT原语的XWRESULT响应是否可用,所述XWRESULT响应可操作以指示独占存储事务到存储器中的位置是否成功。在又一个示例中,本文中公开了一种数字信号处理器系统,包括:存储器;通信地耦合到所述存储器的存储器总线;和可通信地经由存储器总线耦合到所述存储器的计算单元,所述计算单元可操作以提供存储独占原语,其包括执行存储专属初始化(STREX_INIT)原语,所述STREX_INIT原语可操作以启动独占存储事务到存储器中的位置;执行单独的存储独占同步(STREX_SYNC)原语,所述STREX_SYNC原语可操作以监视XWAVAIL指示器,所述XWAVAIL指示器可操作以指示对STREX_INIT原语的XWRESULT响应可获得,所述XWRESULT响应可操作以指示到存储位置的独占存储事务是否成功。在又一个示例中,本文中公开一种由计本文档来自技高网...

【技术保护点】
一种芯片上系统,包括:存储器;通信地耦合到所述存储器的存储器总线;和经由存储器总线通信地耦合到所述存储器的处理器,所述处理器包括电路,用于提供存储独占功能,包括:存储独占初始化(STREX_INIT)指令,所述TREX_INIT指令可操作以初始化独占存储事务到存储器中的位置;存储独占同步(STREX_SYNC)指令,所述SYNC_STREX指令可操作以监视XWAVAIL指标,所述XWAVAIL指令可操作以指示对STREX_INIT原语的XWRESULT响应可获得,所述XWRESULT响应可操作以指示到存储器中位置的所述独占存储存储事务是否是成功。

【技术特征摘要】
2014.02.21 US 14/187,0581.一种芯片上系统,包括:
存储器;
通信地耦合到所述存储器的存储器总线;和
经由存储器总线通信地耦合到所述存储器的处理器,所述处理器包括
电路,用于提供存储独占功能,包括:
存储独占初始化(STREX_INIT)指令,所述TREX_INIT指令可操作
以初始化独占存储事务到存储器中的位置;
存储独占同步(STREX_SYNC)指令,所述SYNC_STREX指令可操
作以监视XWAVAIL指标,所述XWAVAIL指令可操作以指示对
STREX_INIT原语的XWRESULT响应可获得,所述XWRESULT响应可
操作以指示到存储器中位置的所述独占存储存储事务是否是成功。
2.如权利要求1所述的芯片上系统,其中,所述存储器中存储操作系
统,包括指令以通过存储独占功能提供信号处理。
3.如权利要求1所述的芯片上系统,其中,所述存储器中存储操作系
统,包括指令以在上下文切换时执行无条件的STREX_SYNC。
4.如权利要求1所述的芯片上系统,其中,所述存储器总线是改进的
扩展接口(AXI)总线。
5.如权利要求1所述的芯片上系统,其中,所述STREX_SYNC原语
可由系统中断进行中断。
6.如权利要求1所述的芯片上系统,其中:
所述处理器进一步可操作以在STREX_INIT原语之前提供负载独占
(LDEX)原语,其中,LDEX、STREX_INIT和STREX_SYNC共同包括
原子事务;
以及如果中断发生在LDEX和STREX_INIT之间并启动第二LDEX,
STREX_INIT原语可操作以发生故障而不启动存储事务。
7.如权利要求1所述的芯片上系统,其中所述处理器进一步可操作以,
如果系统中断发生在STREX_INIT原语和STREX_SYNC原语之间以及如
果所述中断执行第二STREX_SYNC,所述STREX_SYNC原语可操作以进
入无运行状态。
8.一种数字信号处理器系统,包括:
存储器;
通信地耦合到所述存储器的存储器总线;和
经由存储器总线通信地耦合到所述存储器的计算单元,所述计算单元
可操作以提供存储独占原语,包括:
执行存储独占初始化(STREX_INIT)原语,所述STREX_INIT原语
可操作以初始化独占存储事务到存储器中的位置;
执行单独的存储独占同步(STREX_SYNC)原语,所述STREX_SYNC
原语可操作以监视XWAVAIL指示器,所述XWAVAIL指示器可操作以指
示响应于STREX_INIT原语的XWRESULT可获得,所述XWRES...

【专利技术属性】
技术研发人员:A·J·希格哈姆G·M·尤克纳
申请(专利权)人:亚德诺半导体集团
类型:发明
国别省市:百慕大群岛;BM

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1