用于GOA架构液晶面板的电平移位电路及电平移位方法技术

技术编号:11857552 阅读:162 留言:0更新日期:2015-08-12 01:17
本发明专利技术提供一种用于GOA架构液晶面板的电平移位电路及电平移位方法,在电平移位芯片(20)内设置延时计算寄存模块(201),使用起始信号线(30)和IIC总线(40)对时序控制器(10)与电平移位芯片(20)进行通信连接。时序控制器(10)通过IIC总线(40)对延时计算寄存模块(201)进行初始化赋值(T1~Tn),通过起始信号线(30)发送起始信号(STV)给电平移位芯片(20);电平移位芯片(20)根据延时计算寄存模块内的初始化赋值(T1~Tn)以起始信号(STV)为基准,触发输出至少四组时序信号(CKV1~CKVn),并提升所述起始信号(STV)及至少四组时序信号(CKV1~CKVn))的电压,以对GOA架构液晶面板(50)进行驱动,实现在较低的成本下产生较多数量的时序信号。

【技术实现步骤摘要】
用于GOA架构液晶面板的电平移位电路及电平移位方法
本专利技术涉及显示
,尤其涉及一种用于GOA架构液晶面板的电平移位电路及电平移位方法。
技术介绍
主动矩阵式液晶显示器(ActiveMatrixLiquidCrystalDisplay,AMLCD)是目前最常用的显示装置,所述主动矩阵式液晶显示器包含多个像素,每个像素具有一个薄膜晶体管(ThinFilmTransistor,TFT),该TFT的栅极连接至沿水平方向延伸的扫描线,该TFT的漏极连接至沿垂直方向延伸的数据线,而该TFT的源极连接至对应的像素电极。如果在水平方向的某一扫描线上施加足够的正电压,则会使得连接在该条扫描线上的所有TFT打开,将数据线上所加载的数据信号电压写入像素电极中,从而显示画面。一种类型的主动矩阵式液晶显示器的液晶面板采用GOA架构(GateDriveOnArray)即将栅极驱动器(GateDriveIC)整合在薄膜晶体管阵列(Array)基板上,以实现逐行扫描对液晶面板进行驱动。相比于传统的通过COMS制程将集成电路(IntegratedCircuit,IC)制作在液晶面板外的驱动方法,采用GOA架构可减少制程工序,降低成本,提高液晶显示面板的集成度,并有利于实现面板的超窄边框及薄型化。但采用GOA架构会使电路驱动板(PCBA)上多出一颗电平移位芯片(LevelShiftIC),将低压驱动信号升压至高压驱动信号,以驱动液晶面板中的TFT进行工作。请参阅图1,现有的用于GOA架构液晶面板的电平移位电路通常包括:一设于电路驱动板PCBA上的时序控制器(TCON)100,该时序控制器100用于产生和发送起始信号STV、时序信号CKVn等控制信号,n为正整数;一设于电路驱动板PCBA上的电平移位芯片200,该电平移位芯片200用于提升由时序控制器100发送来的起始信号STV、及时序信号CKVn的电压。经电平移位芯片200升压后的起始信号STV、及时序信号CKVn对GOA架构液晶面板300中的TFT进行驱动。为使GOA架构液晶面板300中的TFT能够正常的逐行打开,一般需要4组时序信号CKV1~CKV4或更多的时序信号才能实现逐行扫描的显示效果。每个控制信号都需要时序控制器100和电平移位芯片200有对应的引脚来进行通信连接,如图1所示,当有4组时序信号CKV1~CKV4及一起始信号STV时,总共需要5对一一对应的引脚用于时序控制器100和电平移位芯片200的通信连接,以提升每一控制信号的电压。如图2所示,时序控制器100产生起始信号STV,并以起始信号STV的上升沿为基准,分别间隔T1、T2、T3、及T4时间后依次产生时序信号CKV1、CKV2、CKV3、及CKV4。所述起始信号STV及时序信号CKV1~CKV4的低电平为0V,高电平为3.3V,高电平持续时间为T5,周期时间为T6。如图3所示,经电平移位芯片200升压后的起始信号STV、及时序信号CKV1~CKV4的低电平为-6V,高电平为30V,时序信号CKV1~CKV4相对起始信号STV上升沿的时间间隔、高电平持续时间、及周期时间均不变。上述用于GOA架构液晶面板的电平移位电路虽然能够实现提升每一控制信号的电压来驱动液晶面板中的TFT,但是当所需的时序信号CKVn越来越多的时候,时序控制器100和电平移位芯片200之间所需要的引脚就会越来越多,而每多出一个引脚都有可能会使时序控制器100和电平移位芯片200的封装型号(package)变大,而封装型号的大小直接影响到IC的成本高低。同时,走线越多亦会使PCBA尺寸变大,进一步导致成本增高。因此,当所需的时序信号CKVn数量较多时,会造成IC的成本和PCBA的成本明显增高,不利于采用GOA架构降低成本的初衷。
技术实现思路
本专利技术的目的在于提供一种用于GOA架构液晶面板的电平移位电路,能够减少时序控制器与电平移位芯片之间的引脚数,减小时序控制器与电平移位芯片的封装型号,减少时序控制器与电平移位芯片之间的走线总数,减小电路驱动板尺寸,降低生产成本。本专利技术的目的还在于提供一种用于GOA架构液晶面板的电平移位方法,能够产生较多数量的时序信号,同时能够减少时序控制器与电平移位芯片之间的引脚数,减小时序控制器与电平移位芯片的封装型号,减少时序控制器与电平移位芯片之间的走线总数,减小电路驱动板尺寸,降低生产成本。为实现上述目的,本专利技术首先提供一种用于GOA架构液晶面板的电平移位电路,包括:一时序控制器及一电平移位芯片;所述电平移位芯片内包括一延时计算寄存模块;所述时序控制器通过起始信号线和IIC总线与电平移位芯片通信连接;所述时序控制器通过IIC总线对电平移位芯片内的延时计算寄存模块进行初始化赋值,通过起始信号线发送起始信号给电平移位芯片;所述电平移位芯片根据延时计算寄存模块内的初始化赋值以起始信号为基准,触发输出至少四组时序信号,并提升所述起始信号及至少四组时序信号的电压;升压后的起始信号及每一组时序信号分别通过一信号线传输至GOA架构液晶面板。所述IIC总线包括用于传输串行数据信号的串行数据信号线和用于传输串行时序信号的串行时序信号线。所述电平移位芯片根据延时计算寄存模块内的初始化赋值以起始信号的上升沿为基准,触发输出至少四组时序信号。每一组时序信号的产生时间与起始信号的上升沿间隔相应的一初始化赋值。所述至少四组时序信号的高电平持续时间及周期时间亦由所述延时计算寄存模块内的初始化赋值确定。本专利技术还提供一种用于GOA架构液晶面板的电平移位方法,包括如下步骤:步骤1、提供一GOA架构液晶面板、及用于GOA架构液晶面板的电平移位电路;所述用于GOA架构液晶面板的电平移位电路包括一时序控制器及一电平移位芯片;所述电平移位芯片内包括一延时计算寄存模块;所述时序控制器通过起始信号线和IIC总线与电平移位芯片通信连接;步骤2、所述时序控制器通过IIC总线对电平移位芯片内的延时计算寄存模块进行初始化赋值;步骤3、所述时序控制器产生起始信号并通过起始信号线发送给电平移位芯片;步骤4、所述电平移位芯片根据延时计算寄存模块内的初始化赋值以起始信号为基准触发输出至少四组时序信号,并提升所述起始信号及至少四组时序信号的电压;再将升压后的起始信号及每一组时序信号分别通过一信号线传输至GOA架构液晶面板。所述IIC总线包括用于传输串行数据信号的串行数据信号线和用于传输串行时序信号的串行时序信号线。所述步骤2中根据串行数据信号与串行时序信号确定延时计算寄存模块内的初始化赋值。所述步骤4中电平移位芯片根据延时计算寄存模块内的初始化赋值以起始信号的上升沿为基准,触发输出至少四组时序信号;每一组时序信号的产生时间与起始信号的上升沿间隔相应的一初始化赋值。所述步骤4中,所述至少四组时序信号的高电平持续时间及周期时间亦由所述延时计算寄存模块内的初始化赋值确定。本专利技术的有益效果:本专利技术提供的一种用于GOA架构液晶面板的电平移位电路及电平移位方法,在电平移位芯片内设置延时计算寄存模块,使用起始信号线和IIC总线对时序控制器与电平移位芯片进行通信连接。时序控制器通过IIC总线对电平移位芯片内的延时计算寄存模块进行初始化赋值,通过起始信号线发送起始信号给电平移位芯片;电平移本文档来自技高网
...
用于GOA架构液晶面板的电平移位电路及电平移位方法

【技术保护点】
一种用于GOA架构液晶面板的电平移位电路,其特征在于,包括:一时序控制器(10)及一电平移位芯片(20);所述电平移位芯片内(20)包括一延时计算寄存模块(201);所述时序控制器(10)通过起始信号线(30)和IIC总线(40)与电平移位芯片(20)通信连接;所述时序控制器(10)通过IIC总线(40)对电平移位芯片(20)内的延时计算寄存模块(201)进行初始化赋值(T1~Tn),通过起始信号线(30)发送起始信号(STV)给电平移位芯片(20);所述电平移位芯片(20)根据延时计算寄存模块(201)内的初始化赋值(T1~Tn)以起始信号(STV)为基准,触发输出至少四组时序信号(CKV1~CKVn),并提升所述起始信号(STV)及至少四组时序信号(CKV1~CKVn)的电压;升压后的起始信号(STV)及每一组时序信号分别通过一信号线传输至GOA架构液晶面板(50)。

【技术特征摘要】
1.一种用于GOA架构液晶面板的电平移位电路,其特征在于,包括:一时序控制器(10)及一电平移位芯片(20);所述电平移位芯片内(20)包括一延时计算寄存模块(201);所述时序控制器(10)通过起始信号线(30)和IIC总线(40)与电平移位芯片(20)通信连接;所述时序控制器(10)通过IIC总线(40)向电平移位芯片(20)内的延时计算寄存模块(201)发送串行数据信号(SDA)及串行时序信号(SCL)对电平移位芯片(20)内的延时计算寄存模块(201)进行初始化赋值(T1~Tn),通过起始信号线(30)发送起始信号(STV)给电平移位芯片(20);所述电平移位芯片(20)根据延时计算寄存模块(201)内的初始化赋值(T1~Tn)以起始信号(STV)为基准,触发输出至少四组时序信号(CKV1~CKVn),并提升所述起始信号(STV)及至少四组时序信号(CKV1~CKVn)的电压;升压后的起始信号(STV)及每一组时序信号分别通过一信号线传输至GOA架构液晶面板(50);所述电平移位芯片(20)根据延时计算寄存模块(201)内的初始化赋值(T1~Tn)以起始信号(STV)的上升沿为基准,触发输出至少四组时序信号(CKV1~CKVn);每一组时序信号(CKVn)的产生时间与起始信号(STV)的上升沿间隔相应的一初始化赋值(Tn)。2.如权利要求1所述的用于GOA架构液晶面板的电平移位电路,其特征在于,所述IIC总线(40)包括用于传输串行数据信号(SDA)的串行数据信号线和用于传输串行时序信号(SCL)的串行时序信号线。3.如权利要求1所述的用于GOA架构液晶面板的电平移位电路,其特征在于,所述至少四组时序信号(CKV1~CKVn)的高电平持续时间(Tn+1)及周期时间(Tn+2)亦由所述延时计算寄存模块(201)内的初始化赋值确定。4.一种用于GOA架构液晶面板的电平移位方法,其特征在于,包括如下步骤:步骤1、...

【专利技术属性】
技术研发人员:曾德康徐枫程吴晶晶
申请(专利权)人:深圳市华星光电技术有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1