一种基于DDS的同步信号源制造技术

技术编号:11838781 阅读:111 留言:0更新日期:2015-08-06 09:53
本实用新型专利技术公开了一种基于DDS的同步信号源,包括型号均为AD9851的DDS芯片U1和DDS芯片U2,用于使DDS芯片U1和DDS芯片U2的相位同步的相位同步电路,以及用于接入外部时钟的外部时钟输入接口P1和用于接入外部电源及控制信号的外部电源及控制信号输入接口P5;DDS芯片U1的地20引脚和第21引脚上接有第一射频信号输出电路,DDS芯片U2的第21引脚上接有第二射频信号输出电路,DDS芯片U2的第20引脚上接有第三射频信号输出电路;相位同步电路包括芯片74AC74SC。本实用新型专利技术电路结构简单,实现方便,相位同步度高,温度漂移特性好,工作可靠性高,通用性强,使用效果好,便于推广使用。

【技术实现步骤摘要】

本技术属于射频通信
,具体涉及一种基于DDS的同步信号源
技术介绍
DDS是直接数字式频率合成器(Direct Digital Synthesizer)的英文缩写。与传统的频率合成器相比,DDS具有低成本、低功耗、高分辨率和快速转换时间等优点,广泛使用在电信与电子仪器领域,是实现设备全数字化的一个关键技术。在现有的射频系统中往往需要多个DDS频率合成器,而且需要保持它们直接的相位关系,此时就需要有能够实现多个DDS相位同步的电路来完成,但是,现有技术中缺乏电路结构简单、实现方便、能够精确同步、温度漂移特性好、工作可靠性高、通用性强的基于DDS的同步信号源。
技术实现思路
本技术所要解决的技术问题在于针对上述现有技术中的不足,提供一种基于DDS的同步信号源,其电路结构简单,实现方便,相位同步度高,温度漂移特性好,工作可靠性高,通用性强,使用效果好,便于推广使用。为解决上述技术问题,本技术采用的技术方案是:一种基于DDS的同步信号源,其特征在于:包括型号均为AD9851的DDS芯片Ul和DDS芯片U2,用于使DDS芯片Ul和DDS芯片U2的相位同步的相位同步电路,以及用于接入外部时钟的外部时钟输入接口 Pl和用于接入外部电源及控制信号的外部电源及控制信号输入接口 P5 ;所述DDS芯片Ul的地20引脚和第21引脚上接有第一射频信号输出电路,所述DDS芯片U2的第21引脚上接有第二射频信号输出电路,所述DDS芯片U2的第20引脚上接有第三射频信号输出电路;所述外部时钟输入接口 Pl为具有2个引脚的接口,所述外部电源及控制信号输入接口 P5为具有8个引脚的接口,所述DDS芯片Ul的第7引脚和DDS芯片U2的第7引脚均与所述外部电源及控制信号输入接口 P5的用于接入控制时钟信号的第5引脚相接,所述DDS芯片Ul的第12引脚通过电阻RllO接地,所述DDS芯片U2的第12引脚通过电阻R120接地,所述DDS芯片Ul的第22引脚和DDS芯片U2的第22引脚均与所述外部电源及控制信号输入接口 P5的用于接入复位信号的第6引脚相接,所述DDS芯片Ul的第25引脚与所述外部电源及控制信号输入接口 P5的用于接入给DDS芯片Ul提供的控制命令数据的第7引脚相接,所述DDS芯片U2的第25引脚与所述外部电源及控制信号输入接口 P5的用于接入给DDS芯片U2提供的控制命令数据的第8引脚相接;所述相位同步电路包括芯片74AC74SC,所述芯片74AC74SC的第2引脚与所述外部电源及控制信号输入接口 P5的用于接入同步控制信号的第4引脚相接,所述芯片74AC74SC的第3引脚和第11引脚,以及所述DDS芯片Ul的第9引脚和DDS芯片U2的第9引脚均与所述外部时钟输入接口 Pl的第I引脚相接,所述芯片74AC74SC的第12引脚与第5引脚相接,所述DDS芯片Ul的第8引脚和DDS芯片U2的第8引脚均与所述芯片74AC74SC的第9引脚相接。上述的一种基于DDS的同步信号源,其特征在于:所述第一射频信号输出电路包括型号为T1-6T的射频变压器U4和具有2个引脚的射频信号输出接口 P2,所述射频变压器U4的初级线圈的两端分别与所述DDS芯片Ul的第20引脚和第21引脚相接,所述射频变压器U4的初级线圈的两端之间接有电阻R111,所述射频变压器U4的初级线圈的中间抽头通过电阻R113接地,所述射频变压器U4的次级线圈的一端与射频信号输出接口 P2的第I引脚相接,所述射频变压器U4的次级线圈的另一端接地,所述射频信号输出接口 P2的第2引脚接地。上述的一种基于DDS的同步信号源,其特征在于:所述第二射频信号输出电路由电阻R123a、电容C185a和具有2个引脚的射频信号输出接口 P3组成,所述射频信号输出接口 P3的第I引脚通过电容C185a与所述DDS芯片Ul的第21引脚相接,所述电容C185a与所述DDS芯片Ul的第21引脚的连接端通过电阻R123a接地,所述射频信号输出接口 P3的第2引脚接地。上述的一种基于DDS的同步信号源,其特征在于:所述第三射频信号输出电路由电阻R123、电容C185和具有2个引脚的射频信号输出接口 P4组成,所述射频信号输出接口 P4的第I引脚通过电容C185与所述DDS芯片Ul的第20引脚相接,所述电容C185与所述DDS芯片Ul的第20引脚的连接端通过电阻R123接地,所述射频信号输出接口 P4的第2引脚接地。本技术与现有技术相比具有以下优点:1、本技术电路结构简单,设计合理,实现方便。2、本技术基于Anolog公司生产的信号为AD9851的DDS芯片Ul和DDS芯片U2来实现基于DDS的同步信号源,并采用芯片74AC74SC来完成DDS芯片Ul和DDS芯片U2两路DDS信号源的精确同步,使两路DDS信号源的相位误差小于0.02度,相位同步度高且两路DDS信号源具有相同的精度特性,且具有良好的温度漂移特性。3、本技术的工作可靠性高,能够用于各类通信与测试系统中,通用性强,使用效果好,便于推广使用。综上所述,本技术电路结构简单,实现方便,相位同步度高,温度漂移特性好,工作可靠性高,通用性强,使用效果好,便于推广使用。下面通过附图和实施例,对本技术的技术方案做进一步的详细描述。【附图说明】图1为本技术的电路原理图。附图标记说明:I 一相位同步电路;2—第一射频信号输出电路;3—第二射频信号输出电路;4一第三射频信号输出电路。【具体实施方式】如图1所示,本技术包括型号均为AD9851的DDS芯片Ul和DDS芯片U2,用于使DDS芯片Ul和DDS芯片U2的相位同步的相位同步电路1,以及用于接入外部时钟的外部时钟输入接口 Pl和用于接入外部电源及控制信号的外部电源及控制信号输入接口 P5 ;所述DDS芯片Ul的地20引脚和第21引脚上接有第一射频信号输出电路2,所述DDS芯片U2的第21引脚上接有第二射频信号输出电路3,所述DDS芯片U2的第20引脚上接有第三射频信号输出电路4 ;所述外部时钟输入接口 Pl为具有2个引脚的接口,所述外部电源及控制信号输入接口 P5为具有8个引脚的接口,所述DDS芯片Ul的第7引脚和DDS芯片U2的第7引脚均与所述外部电源及控制信号输入接口 P5的用于接入控制时钟信号的第5引脚相接,所述DDS芯片Ul的第12引脚通过电阻Rl 10接地,所述DDS芯片U2的第12引脚通过电阻R120接地,所述DDS芯片Ul的第22引脚和DDS芯片U2的第22引脚均与所述外部电源及控制信号输入接口 P5的用于接入复位信号的第6引脚相接,所述DDS芯片Ul的第25引脚与所述外部电源及控制信号输入接口 P5的用于接入给DDS芯片Ul提供的控制命令数据的第7引脚相接,所述DDS芯片U2的第25引脚与所述外部电源及控制信号输入接口 P5的用于接入给DDS芯片U2提供的控制命令数据的第8引脚相接;所述相位同步电路I包括芯片74AC74SC,所述芯片74AC74SC的第2引脚与所述外部电源及控制信号输入接口 P5的用于接入同步控制信号的第4引脚相接,所述芯片74AC74SC的第3引脚和第11引脚,以及所述DDS芯片Ul的第9引脚和DD本文档来自技高网...

【技术保护点】
一种基于DDS的同步信号源,其特征在于:包括型号均为AD9851的DDS芯片U1和DDS芯片U2,用于使DDS芯片U1和DDS芯片U2的相位同步的相位同步电路(1),以及用于接入外部时钟的外部时钟输入接口P1和用于接入外部电源及控制信号的外部电源及控制信号输入接口P5;所述DDS芯片U1的地20引脚和第21引脚上接有第一射频信号输出电路(2),所述DDS芯片U2的第21引脚上接有第二射频信号输出电路(3),所述DDS芯片U2的第20引脚上接有第三射频信号输出电路(4);所述外部时钟输入接口P1为具有2个引脚的接口,所述外部电源及控制信号输入接口P5为具有8个引脚的接口,所述DDS芯片U1的第7引脚和DDS芯片U2的第7引脚均与所述外部电源及控制信号输入接口P5的用于接入控制时钟信号的第5引脚相接,所述DDS芯片U1的第12引脚通过电阻R110接地,所述DDS芯片U2的第12引脚通过电阻R120接地,所述DDS芯片U1的第22引脚和DDS芯片U2的第22引脚均与所述外部电源及控制信号输入接口P5的用于接入复位信号的第6引脚相接,所述DDS芯片U1的第25引脚与所述外部电源及控制信号输入接口P5的用于接入给DDS芯片U1提供的控制命令数据的第7引脚相接,所述DDS芯片U2的第25引脚与所述外部电源及控制信号输入接口P5的用于接入给DDS芯片U2提供的控制命令数据的第8引脚相接;所述相位同步电路(1)包括芯片74AC74SC,所述芯片74AC74SC的第2引脚与所述外部电源及控制信号输入接口P5的用于接入同步控制信号的第4引脚相接,所述芯片74AC74SC的第3引脚和第11引脚,以及所述DDS芯片U1的第9引脚和DDS芯片U2的第9引脚均与所述外部时钟输入接口P1的第1引脚相接,所述芯片74AC74SC的第12引脚与第5引脚相接,所述DDS芯片U1的第8引脚和DDS芯片U2的第8引脚均与所述芯片74AC74SC的第9引脚相接。...

【技术特征摘要】

【专利技术属性】
技术研发人员:王静
申请(专利权)人:西安科技大学
类型:新型
国别省市:陕西;61

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1