锁存电路制造技术

技术编号:11467919 阅读:152 留言:0更新日期:2015-05-18 00:19
一种锁存电路,基于主从交叉耦合的反相器对配置。从电路的反相器耦合至高电压轨和低电压轨,其中对于两个反相器中的每一个,通过电阻性元件来实现与电压轨之一的耦合。这种电路设计无需内部时钟缓冲器,并实现了单相时钟控制,因此不需要内部时钟信号反转。可以以低功率来实现该电路,当输入数据信号和输出数据信号相同时,不存在针对冗余转变的动态功耗。

【技术实现步骤摘要】
锁存电路
本专利技术涉及锁存电路。
技术介绍
已经认识到时钟网络设计是锁存电路的总功耗的主要因素。具体地,当输入和输出处于相同状态时,内部节点的冗余转变在诸如触发器之类的锁存电路中引起不必要的功耗。这些冗余转变可以引起大约50%的功耗。时钟汇(clocksink)(触发器)的动态功耗通常为片上系统(“SoC”)设计的总功率预算的大约30%。已采用多种方法来减小片上系统架构的功耗。时钟选通已广泛用作一种将SoC设计的未使用部分的时钟控制关闭的方法。不幸的是,对于被时钟控制的元件所采样的数据在两个连续周期都相同的情况,时钟选通是无效的。当输入节点和输出节点处于相同状态时,由时钟信号引起的触发器内部节点的冗余切换导致不必要地增加了功耗。图1示出了已知的主-从D型触发器布局,其中示出了D输入、Q输出、外部时钟输入CK以及内部反相时钟CKA和CKN。该电路包括主选通D型锁存器10和从选通D型锁存器12。始终切换内部时钟寄生电容,而与连续时钟周期中的采样值差异无关。这导致了不期望的功耗增加。提出了多种低功率技术来减小由触发器的内部节点的冗余切换引起的功耗。图2示出了所谓的“按需时钟(clockondemand)”触发器。该“按需时钟”触发器具有“异或”门20,“异或”门20的输出Sdiff用于对主/从锁存器布置24的“与”门22形式的时钟缓冲器进行选通,以避免针对相同输入值和输出值的冗余转变。“异或”门将当前D输入与锁存的触发器Q输出相比较。这样,仅当当前输入与先前时钟周期中采样的输入不同时才创建透明采样窗口。这种微架构用作一种精细调节特征,以相较于作为较粗略控制的时钟选通而言节省时钟电力。在常规操作期间,即,当输入数据和输出数据在连续时钟周期中不相同时,由于“与”门22和“异或”门20添加的功能,功耗增加(增加的功耗实际上为23%)。考虑到在连续时钟周期中输入和输出数据相同时实现的功耗减少(是因子1.7至2.94),这种功耗增加可以忽略。图3示出了功耗变化(基于电流I平均)。每一对中,左侧条形示出了图2中电路的功耗,右侧条形示出了基本触发器24的功耗。针对三种可能的输入数据序列示出了功耗。该电路在保持时间方面存在问题。按需时钟触发器基本上是由电路中通过Sdiff信号与时钟信号之间的“与”操作而产生的脉冲时钟来驱动的锁存电路。尤其对于扫描测试电路而言,保持时间变差的问题尤为严重。扫描链是一种移位寄存器,扫描链的每个分段的传播延迟可能较小。这使得有必要向扫描链的分段中插入延迟单元以应对保持时间违反。这不仅使设计工作变得复杂,还由于插入延迟单元导致了功耗增加。避免了能量密集预充电的低功率条件时钟控制触发器基于差分布局,如图4所示,图4示出了基于差分SRAM单元的主从触发器布局。该电路包括主存储单元40和从存储单元42。每个存储单元采用交叉耦合反相器对(CCIP)的形式。例如在US7456669中描述了这类电路的操作。电路输入DIN由第一数据反相器43反相,以形成反相输入DBN,并再次由第二数据反相器44反相,以形成非反相输入DB。在本说明书和权利要求书中,非反相的意思是“具有相同的相位”,因为DB实际上是输入的双重反相版本。这两个数据信号DB和DBN是内部数据信号。时钟输入控制晶体管集合,该晶体管集合将内部数据信号耦合至主存储单元40或者将主存储单元数据耦合至从存储单元42。该晶体管集合包括:第一NMOS晶体管45a,用于耦合两个存储单元的输入;第二NMOS晶体管45b,用于耦合两个存储单元的输出;第三PMOS晶体管45c,用于将反相输入DBN耦合至主单元40的输入;以及第四PMOS晶体管45d,用于将非反相输入DB耦合至主单元40的输出。对于时钟输入的一个相位(在该示例中,CK低),将两个内部数据信号耦合至主存储单元40,对于另一个相位(在该示例中,CK高),由内部节点MDBN和MDB将主单元和从单元耦合在一起。从单元的输入称作QB,从单元的输出称作Q。将信号QB反相以得到电路输出DOUT。仅当输入数据和输出数据在连续时钟周期中不同时才对内部节点(DBN、DB、MDBN、MDB、QB和Q)放电或充电。采样操作基本上包括:向两对交叉耦合反相器(主CCIP40和从CCIP42)写入。在时钟的低相位期间(在时钟的上升沿之前),输入数据对于主CCIP40透明。在时钟的上升沿,由主CCIP40将数据写入从CCIP42。然而当从CCIP42中存储的数据值与主CCIP40的值不同时,从CCIP中存储的数据值引起主CCIP数据破坏的风险很高。这使得该电路易受工艺变化的影响。为了避免这种数据耦合并克制从CCIP中存储的数据值,将主CCIP的尺寸设计为大于从CCIP(如图4中示意性所示出)。这种大尺寸设计增加了功耗。为了解决该问题,在ChenKong等人的“A77%Energy-Saving22-TransistorSingle-PhaseClockingDflip-flopwithAdaptiveCouplingconfigurationin40nmCMOS”,Proc.OfIEEEISSCC2011,pp.338-339中提出了基于自适应耦合的主从触发器布局。图5示出了这种电路设计。基于自适应耦合的布局引入了两个附加的自适应耦合元件50、52。这种配置削弱了输入状态(主CCIP40中存储的值)与内部状态(要写入的从CCIP值)不同时状态保持(state-retention)耦合的影响。这导致容易转变并且增强了变化弹性(variabilityresilience)。每个自适应耦合元件由并联配置的一个PMOS和一个NMOS构成,栅极由相同的数据信号来控制。如果NMOS的栅极电平为低(DBN节点为低,DB节点为高),则PMOS导通,NMOS截止,从而削弱了主CCIP40中存储的值翻转(flipping)时升高的节点CDBN的影响。该电路的基本思想在于限制从CCIP数据耦合对主CCIP的影响。附加的电路元件向电路中引入了不期望的延迟。
技术实现思路
本专利技术由权利要求来限定。根据本专利技术,提供了一种锁存电路,包括:主电路,包括交叉耦合的反相器对;从电路,包括交叉耦合的反相器对;数据输入端子;数据输出端子;反相器布置,用于将数据输入端子处的数据反相,以得到数据输入的反相版本和非反相版本;第一切换布置,用于将数据输入的反相版本和非反相版本之一切换到主电路的输入,并将数据输入的反相版本和非反相版本中的另一个切换到主电路的输出;以及第二切换布置,用于耦合主电路和从电路的输入以及耦合主电路和从电路的输出,所述第一切换电路和第二切换电路由输入时钟来进行时钟控制,其中,从电路的反相器耦合至高电压轨和低电压轨,其中对于两个反相器中的每一个,通过电阻性元件来实现与电压轨之一的耦合。该电路提供了从电路反相器与电压线之一的电阻性连接。这用于产生电压降,该电压降降低了晶体管源极电压,从而降低了从电路的强度。这种电路设计无需内部时钟缓冲器。该电路还可以使用单相时钟控制(singlephaseclocking),因此不需要内部时钟信号反转。不需要预充电阶段(基于感测放大器的触发器需要,如US7557630中所公开)。可以以低功率来实现本专利技术的电路,当输入数据信号和本文档来自技高网
...
锁存电路

【技术保护点】
一种锁存电路,包括:主电路(40),包括交叉耦合的反相器对;从电路(42),包括交叉耦合的反相器对(60,62);数据输入端子(DIN);数据输出端子(DOUT);反相器布置(43,44),用于将数据输入端子处的数据反相,以得到数据输入的反相版本和非反相版本;第一切换布置(45c,45d),用于将数据输入的反相版本和非反相版本之一切换到主电路的输入,并将数据输入的反相版本和非反相版本中的另一个切换到主电路的输出;以及第二切换布置(45a,45b),用于耦合主电路和从电路的输入以及耦合主电路和从电路的输出,所述第一切换电路和第二切换电路由输入时钟(CK)进行时钟控制,其中,从电路的反相器耦合至高电压轨和低电压轨,其中对于两个反相器中的每一个,通过电阻性元件(64,66)来实现与电压轨之一的耦合。

【技术特征摘要】
2013.11.01 EP 13191288.31.一种锁存电路,包括:主电路(40),包括交叉耦合的反相器对;从电路(42),包括交叉耦合的反相器对(60,62);数据输入端子(DIN);数据输出端子(DOUT);反相器布置(43,44),用于将数据输入端子处的数据反相,以得到数据输入的反相版本和非反相版本;第一切换布置(45c,45d),用于将数据输入的反相版本和非反相版本之一切换到主电路的输入,并将数据输入的反相版本和非反相版本中的另一个切换到主电路的输出;以及第二切换布置(45a,45b),用于耦合主电路和从电路的输入以及耦合主电路和从电路的输出,所述第一切换布置和第二切换布置由输入时钟(CK)进行时钟控制,其中,从电路的反相器耦合至高电压轨和低电压轨,其中对于从电路的两个反相器中的每一个,通过电阻性元件(64,66)来实现与高电压轨的耦合,所述电阻性元件包括连接在高电压轨(VDD)与相应的反相器(60,62)之间的二极管方式连接的NMOS晶体管,其中所述二极管方式连接的NMOS晶体管的栅极连接到所述高电压轨。2...

【专利技术属性】
技术研发人员:维巴胡·夏尔马阿杰伊·卡谱拉尔夫·马尔察恩
申请(专利权)人:恩智浦有限公司
类型:发明
国别省市:荷兰;NL

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1