延迟线环形振荡器装置制造方法及图纸

技术编号:11167082 阅读:80 留言:0更新日期:2015-03-19 00:31
本发明专利技术提供一种内建延迟线环形振荡器装置包括双门逻辑电路、缓冲器、时脉输入缓冲器以及延迟锁相回路电路。双门逻辑电路接收时脉致能信号、特定模态信号以及延迟时脉输出信号。双门逻辑电路在时脉致能信号、特定模态信号以及延迟时脉输出信号上执行逻辑操作,用以产生模态选择信号。缓冲器依据模态选择信号与控制信号产生反馈信号。时脉输入缓冲器依据反馈信号决定是否传输输入时脉信号至时脉输入缓冲器的输出端。延迟锁相回路电路产生延迟时脉输出信号。反馈信号的频率依据控制信号而被调整。

【技术实现步骤摘要】

本专利技术是有关于一种延迟线退化保护结构,尤其是具有内建的环形振荡器装置,且特别是有关于一种系统中延迟线环形振荡器装置
技术介绍
当时脉路径包括用来进入非对称应力状态的延迟锁相回路电路的时脉时间未转态时,尤其是包括缓慢退出省电、自动更新或任何延迟锁相回路电路重新启动的操作状态之后。希望不要进入一段很长时间的非时脉状态,或是希望随机事件持续时间的偶数/奇数数量被平衡。在动态随机存取存储器(Dynamic Random Access Memory,简称:DRAM)的应用中,对于上述所提到的问题中,会有责任周期退化以及由于应力不匹配而造成数据信号至时脉信号偏离(tDQSCK)的时间偏移这两种情况。同样的问题在时脉分布树中也会发现。当考虑服务器领域应用的随机性时,上述的问题会严重地影响DRAM的生命期。
技术实现思路
本专利技术提供一种为了延伸可靠性生命期概念的延迟线环形振荡器装置。本专利技术所提供的延迟线环形振荡器装置包括双门逻辑电路、缓冲器、时脉输入缓冲器以及延迟锁相回路电路。双门逻辑电路具有三个输入端与一个输出端。三个输入端中的两个输入端分别地接收时脉致能信号与特定模态信号,第三个输入端接收延迟时脉输出信号或细微延迟输出信号。双门逻辑电路在时脉致能信号、特定模态信号以及延迟时脉输出信号与细微延迟输出信号中其中一个信号上执行逻辑操作,用以在双门逻辑电路的输出端上产生模态选择信号。缓冲器接收模态选择信号并依据模态选择信号与控制信号产生反馈信号。时脉输入缓冲器接收反馈信号与输入时脉信号。时脉输入缓冲器依据反馈信号决定是否传输输入时脉信号至时脉输入缓冲器的输出端。延迟锁相回路电路接收并延迟在时脉输入缓冲器的输出端上的信号,为了产生延迟时脉输出信号。其中,反馈信号的频率依据控制信号而被调整。在本专利技术的一实施例中,上述的双门逻辑电路为与或反向器(AOI)门。该与或反向器门具有与非输入端、第一或输入端、第二或输入端与及或反向器输出端。与非输入端接收时脉致能信号,第一或输入端接收特定模态信号,第二或输入端接收延迟时脉输出信号或细微延迟输出信号。在本专利技术的一实施例中,上述的时脉输入缓冲器为与非门。与非门具有第一输入端、第二输入端以及输出端。与非门的第一输入端接收反馈信号,与非门的第二输入端接收输入时脉信号,与非门的输出端耦接至延迟锁相回路电路。在本专利技术的一实施例中,延迟锁相回路电路为粗略延迟锁相回路电路。在本专利技术的一实施例中,上述的延迟线环形振荡器装置还包括细微延迟锁相回路电路,其输入端耦接至粗略延迟锁相回路电路。细微延迟锁相回路电路由粗略延迟锁相回路电路接收粗略延迟输出信号对。细微延迟锁相回路电路依据粗略延迟输出信号对产生细微延迟输出信号。在本专利技术的一实施例中,上述的延迟线环形振荡器装置还包括或非门。或非门耦接至双门逻辑电路。其中,或非门接收省电信号、自动更新信号以及用于负偏压温度不稳定性(NBTI)测试模态的信号。或非门被用以产生特定模态信号。在本专利技术的一实施例中,上述的缓冲器包括以串联方式耦接的多个非门。第一个非门接收模态选择信号,最后一个非门产生反馈信号。在每一个非门中,多个门延迟中的每一个门延迟是通过控制信号所控制。在本专利技术的一实施例中,上述的每一个非门包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、第一开关以及第二开关。第一晶体管具有第一端、第二端以及控制端。第一晶体管的第一端耦接至第一参考电压,第一晶体管的控制端为非门的输入端。第二晶体管具有第一端、第二端以及控制端。第二晶体管的控制端耦接至第一晶体管的控制端,第二晶体管的第二端耦接至第二参考电压。第三晶体管具有第一端、第二端以及控制端。第三晶体管的第一端耦接至第一晶体管的第二端,第三晶体管的第二端为非门的输出端。第一开关耦接于非门的输入端与第三晶体管的控制端两者之间。第一开关依据控制信号,被用来连接第三晶体管的控制端至非门的输入端或至第二参考电压。第四晶体管具有第一端、第二端以及控制端。第四晶体管的第一端耦接至非门的输出端,第四晶体管的第二端耦接至第二晶体管的第一端。第二开关耦接于非门的输入端与第四晶体管的控制端两者之间。第二开关依据控制信号,被用来连接第四晶体管的控制端至非门的输入端或至第一参考电压。在本专利技术的一实施例中,上述的非门还包括第一电容器与第二电容器。第一电容器耦接于每一个非门的输出端与该第一参考电压两者之间。第二电容器耦接于每一个非门的输出端与第一参考电压两者之间。在本专利技术的一实施例中,上述的第一电容器是由N型晶体管所形成,第二电容器是由P型晶体管所形成。在本专利技术的一实施例中,上述的第一晶体管与第三晶体管为P型晶体管,第二晶体管与第四晶体管为N型晶体管。在本专利技术的一实施例中,当第一开关连接第三晶体管的控制端至非门的输入端时,第二开关连接第四晶体管的控制端至第一参考电压。当第一开关连接第三晶体管的控制端至第二参考电压时,第二开关连接第四晶体管的控制端至非门的输入端。在本专利技术的一实施例中,缓冲器中的非门的总数为偶数。基于上述,本专利技术提供了具有双门逻辑电路与缓冲器的延迟线环形振荡器装置。延迟线环形振荡器装置可用于调整反馈信号的频率。依据特定模态信号,双门逻辑电路、缓冲器、时脉输入缓冲器以及延迟锁相回路电路形成一个具有奇数门的回路。因此,一个具有缓慢频率与稳定责任周期的延迟时脉输出信号可被产生。也就是说,延迟线环形振荡器装置中非对称性的退化应力问题可被解决,系统特性可通过避免延迟线环形振荡器装置负偏压温度不稳定性(NBTI)以及/或正偏压温度不稳定性(PBTI)而被提升。应能理解的是,上述的一般描述与下列的详细描述都是示范性的,为了要提供本专利技术所要保护的范围更进一步的解释。为让本专利技术的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。附图说明图1是本专利技术一实施例的一种延迟线环形振荡器装置100的方块图;图2是本专利技术另一实施例的一种延迟线环形振荡器装置200的方块图;图3是本专利技术一实施例的一种缓冲器220的电路图;图4A与图4B分别是本专利技术一实施例的电容器C1与电容器C2的电路图。附图标记说明:100、200:延迟线环形振荡器装置;110、210:双门逻辑电路;120、220:缓冲器;130、230:时脉输入缓冲器;140:延迟锁相回路电路;240:粗略延迟锁相本文档来自技高网...
延迟线环形振荡器装置

【技术保护点】
一种延迟线环形振荡器装置,其特征在于,包括:一双门逻辑电路,具有三个输入端与输出端,该些三个输入端中的两个输入端分别接收一时脉致能信号与一特定模态信号,该些三个输入端中的第三个输入端还接收一延迟时脉输出信号或一细微延迟输出信号,该双门逻辑电路针对该时脉致能信号、该特定模态信号以及该延迟时脉输出信号与该细微延迟输出信号中的其中一个执行一逻辑操作,用以在该双门逻辑电路的该输出端上产生一模态选择信号;一缓冲器,接收该模态选择信号并依据该模态选择信号与一控制信号产生一反馈信号;一时脉输入缓冲器,接收该反馈信号与一输入时脉信号,该时脉输入缓冲器依据该反馈信号决定是否传输该输入时脉信号至该时脉输入缓冲器的输出端;以及一延迟锁相回路电路,接收并延迟在该时脉输入缓冲器的该输出端上的信号,为了产生该延迟时脉输出信号,其中,该反馈信号的频率依据该控制信号而被调整。

【技术特征摘要】
2013.08.19 US 13/969,6271.一种延迟线环形振荡器装置,其特征在于,包括:
一双门逻辑电路,具有三个输入端与输出端,该些三个输入端中的两个
输入端分别接收一时脉致能信号与一特定模态信号,该些三个输入端中的第
三个输入端还接收一延迟时脉输出信号或一细微延迟输出信号,该双门逻辑
电路针对该时脉致能信号、该特定模态信号以及该延迟时脉输出信号与该细
微延迟输出信号中的其中一个执行一逻辑操作,用以在该双门逻辑电路的该
输出端上产生一模态选择信号;
一缓冲器,接收该模态选择信号并依据该模态选择信号与一控制信号产
生一反馈信号;
一时脉输入缓冲器,接收该反馈信号与一输入时脉信号,该时脉输入缓
冲器依据该反馈信号决定是否传输该输入时脉信号至该时脉输入缓冲器的输
出端;以及
一延迟锁相回路电路,接收并延迟在该时脉输入缓冲器的该输出端上的
信号,为了产生该延迟时脉输出信号,其中,该反馈信号的频率依据该控制
信号而被调整。
2.根据权利要求1所述的延迟线环形振荡器装置,其特征在于,该双
门逻辑电路为一与或反向器(AOI)门,该与或反向器门具有一与非输入端、
一第一或输入端与一第二或输入端以及一及或反向器输出端,该与非输入端
接收该时脉致能信号,该第一或输入端接收该特定模态信号,以及该第二或
输入端接收该延迟时脉输出信号或该细微延迟输出信号。
3.根据权利要求1所述的延迟线环形振荡器装置,其特征在于,该时
脉输入缓冲器为一与非门,该与非门具有第一输入端、第二输入端以及输出
端,该与非门的第一输入端接收该反馈信号,该与非门的第二输入端接收该
输入时脉信号,以及该与非门的输出端耦接至该延迟锁相回路电路。
4.根据权利要求1所述的延迟线环形振荡器装置,其特征在于,该延
迟锁相回路电路为一粗略延迟锁相回路电路。
5.根据权利要求4所述的延迟线环形振荡器装置,其特征在于,还包
括:
一细微延迟锁相回路电路,其具有一输入端对,该输入端对被耦接至该

\t粗略延迟锁相回路电路,该细微延迟锁相回路电路经由该输入端对由该粗略
延迟锁相回路电路接收一粗略延迟输出信号对,该细微延迟锁相回路电路依
据该粗略延迟输出信号对产生该细微延迟输出信号。
6.根据权利要求1所述的延迟线环形振荡器装置,其特征在于,还包
括:
一或非门,其耦接至该双门逻辑电路,其中该或非门接收一省电信号、
一自动更新信号以及一用于负偏压温度不稳定性测试模态的信号,该或非门
被用以产生该特...

【专利技术属性】
技术研发人员:马炎涛
申请(专利权)人:南亚科技股份有限公司
类型:发明
国别省市:中国台湾;71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1