突波滤波器与滤波方法技术

技术编号:11076456 阅读:104 留言:0更新日期:2015-02-25 14:49
本发明专利技术公开了一种突波滤波器与滤波方法。突波滤波器(Glitch Filter)包含高突波滤波电路、低突波滤波电路与控制电路。高突波滤波电路用以根据输入信号产生上拉控制信号。低突波滤波电路用以根据输入信号产生下拉控制信号。控制电路用以根据上拉控制信号与下拉控制信号而决定突波滤波器的输出端的逻辑电平。

【技术实现步骤摘要】
突波滤波器与滤波方法
本专利技术涉及一种集成电路,尤其涉及一种突波滤波器。
技术介绍
电子电路在操作中常受限于信号失真与噪声干扰。信号失真与噪声干扰可能会严重地降低电子电路的效能。在某些情况中,信号失真与噪声干扰还可能会使电子电路的操作失效。举例而言,在电子电路的操作中存在一种非周期性的噪声:“突波”。请参照图1A,图1A为一种现有的突波滤波器的电路示意图。如图1A所示,现有的突波滤波器100包含高突波滤波器120与低突波滤波器140,其中高突波滤波器120电性串接低突波滤波器140。起初,输入信号VIN被直接地输入至与非门122的一输入端,输入信号VIN还经由上升边缘延迟单元124而传送至与非门122的另一输入端,其中上升边缘延迟单元124用以对输入信号VIN的上升边缘延迟一延迟时间tdr。接着,高突波滤波器120的输出端连接至或非门142的一输入端,高突波滤波器120的输出端还经由下降边缘延迟单元144连接至或非门142的另一输入端,其中下降边缘延迟单元144用以对输入信号VIN的下降边缘延迟一延迟时间tdf。据此,具有比延迟时间tdf短的低突波可被滤除。请参照图1B,图1B为图1A的突波滤波器的波形图。如图1B所示,当输入信号VIN在其使能期间(亦即为逻辑“1”的时间)出现震荡,前述的突波滤波器100被预期可输出一个具有高逻辑电平的平滑信号。然而,在实际应用中,突波滤波器100在滤除第一个高突波后,会让低突波变得比突波滤波器100的工作范围还宽,使得突波滤波器100会切换其输出至低逻辑电平一段时间。在此例中,前述处于低逻辑电平的情况被称为“漏洞”(loophole),漏洞常被用来当做突波滤波器100是否可以正确地滤除输入信号VIN的参考指标。再者,如先前图1A所示,突波滤波器100会对输入信号VIN的转态边缘加入较多的延迟时间,可能会对某些对于传播延迟敏感度较高的电路造成影响。因此,上述的缺陷与不足之处为当前相关领域亟需改进的目标。
技术实现思路
为解决上述问题,本专利技术的一个方面提供一种突波滤波器。突波滤波器包含高突波滤波电路、低突波滤波电路与控制电路。高突波滤波电路用以根据输入信号产生上拉控制信号。低突波滤波电路用以根据输入信号产生下拉控制信号。控制电路用以根据上拉控制信号与下拉控制信号而决定突波滤波器的输出端的逻辑电平。根据本专利技术的一实施例,前述的高突波滤波电路包含上升时间延迟单元与与非门电路。上升时间延迟单元用以对输入信号的上升边缘延迟第一延迟时间。与非门电路用以根据输入信号与经上升时间延迟单元延迟后的输入信号产生上拉控制信号。根据本专利技术的一实施例,前述的低突波滤波电路包含下降时间延迟单元与或非门电路。下降时间延迟单元用以对输入信号的下降边缘延迟第二延迟时间。或非门电路用以根据输入信号与经下降时间单元延迟后的输入信号产生下拉控制信号。根据本专利技术的一实施例,前述的控制电路包含上拉单元与下拉单元。上拉单元用以根据上拉控制信号而将突波滤波器的输出端上拉至高逻辑电平。下拉单元用以根据下拉控制信号而将突波滤波器的输出端下拉至低逻辑电平。根据本专利技术的一实施例,前述的突波滤波器还包含闩锁器。闩锁器电性并接于突波滤波器的输出端,并用以维持突波滤波器的输出端的前次逻辑电平。根据本专利技术的一实施例,前述的闩锁器包含第一反相器、第二反相器、第一使能单元与第二使能单元。第一反相器用以对突波滤波器的输出端进行反相。第二反相器,其中第二反相器的输入端电性耦接至第一反相器的输出端,且第二反相器的输出端电性耦接至突波滤波器的输出端。第一使能单元用以根据下拉控制信号而导通第二反相器的上拉路径。第二使能单元用以根据上拉控制信号而导通第二反相器的下拉路径。根据本专利技术的一实施例,前述的突波滤波器还包含缓冲器。缓冲器用以增加突波滤波器的输出驱动能力,其中该缓冲器的输入端电性耦接第一反相器的输出端。本专利技术的另一个方面提供一种突波滤波器。突波滤波器具有输入端与输出端,且突波滤波器包含上升时间延迟单元、下降时间延迟单元、与非门电路、或非门电路、第一开关与第二开关。上升时间延迟单元包含输入端与输出端,其中上升时间延迟单元的输入端电性耦接至突波滤波器的输入端。下降时间延迟单元包含输入端与输出端,其中下降时间延迟单元的输入端电性耦接至突波滤波器的输入端。与非门电路包含第一输入端、第二输入端与输出端,其中与非门电路的第一输入端电性耦接至突波滤波器的输入端,与非门电路的第二输入端电性耦接至上升时间延迟单元的输出端。或非门电路包含第一输入端、第二输入端与输出端,其中或非门电路的该第一输入端电性耦接至突波滤波器的输入端,或非门电路的第二输入端电性耦接至下降时间延迟单元的输出端。第一开关包含第一端、第二端与控制端,其中第一开关的第一端用以接收高电压,第一开关的第二端电性耦接至突波滤波器的输出端,且第一开关的控制端电性耦接与非门电路的输出端。第二开关包含第一端、第二端与控制端,其中第二开关的第一端电性耦接至第一开关的第二端,第二开关的第二端电性耦接至地,第二开关的控制端电性耦接或非门电路的输出端。根据本专利技术的一实施例,前述的突波滤波器还包含反相器、第三开关、第四开关、第五开关与第六开关。反相器包含输入端以及输出端,其中反相器的输入端电性耦接至突波滤波器的输出端。第三开关包含第一端、第二端与控制端,其中第三开关的第一端用以接收高电压,第三开关的控制端电性耦接或非门电路的输出端。第四开关包含第一端、第二端与控制端,其中第四开关的第一端电性耦接至第三开关的第二端,第四开关的第二端电性耦接突波滤波器的输出端,且第四开关的控制端电性耦接反相器的输出端。第五开关包含第一端、第二端与控制端,其中第五开关的第一端电性耦接至第四开关的第二端,第五开关的控制端电性耦接反相器的输出端。第六开关包含第一端、第二端与控制端,其中第六开关的第一端电性耦接至第五开关的第二端,第六开关的第二端电性耦接至地,且第六开关的控制端电性耦接与非门电路的输出端。根据本专利技术的一实施例,前述的突波滤波器还包含缓冲器。缓冲器用以增加突波滤波器的输出驱动能力,其中该缓冲器的输入端电性耦接反相器的输出端。本专利技术另一个方面提供一种滤波方法。滤波方法包含下列步骤:通过将输入信号的上升边缘延迟一段第一延迟时间而产生第一延迟输入信号,其中输入信号用以输入至电子装置;通过将输入信号的下降边缘延迟一段第二延迟时间而产生第二延迟输入信号;根据输入信号与第一延迟输入信号而产生上拉控制信号;根据输入信号与第二延迟输入信号而产生下拉控制信号;以及根据上拉控制信号与下拉控制信号而产生经滤波后的输入信号。根据本专利技术的一实施例,前述的产生经滤波后的输入信号的步骤包含下列步骤:根据上拉控制信号而将控制电路的输出端的电压电平拉升至高逻辑电平;以及根据下拉控制信号而将控制电路的输出端的电压电平拉低至低逻辑电平。综上所述,本专利技术的技术方案与现有技术相比具有明显的优点和有益效果。通过上述技术方案,可达到相当的技术进步,并具有产业上的广泛利用价值。附图说明为让本专利技术的上述和其他目的、特征、优点与实施例能更明显易懂,附图的说明如下:图1A为一种现有的突波滤波器的电路示意图;图1B为图1A的突波滤波器的波形图;图2A为根据本专利技术一实施例的一种本文档来自技高网
...
突波滤波器与滤波方法

【技术保护点】
一种突波滤波器,其特征在于,包含:高突波滤波电路,其用以根据输入信号产生上拉控制信号;低突波滤波电路,其用以根据上述输入信号产生下拉控制信号;以及控制电路,其用以根据上述上拉控制信号与上述下拉控制信号而决定该突波滤波器的输出端的逻辑电平。

【技术特征摘要】
2013.08.14 US 13/966,2981.一种突波滤波器,其特征在于,包含:高突波滤波电路,其用以根据输入信号产生上拉控制信号;低突波滤波电路,其用以根据上述输入信号产生下拉控制信号;控制电路,其用以根据上述上拉控制信号与上述下拉控制信号而决定该突波滤波器的输出端的逻辑电平;以及闩锁器,其电性并接于所述突波滤波器的所述输出端,并用以维持所述突波滤波器的所述输出端的前次逻辑电平,所述闩锁器包含:第一反相器,其用以对所述突波滤波器的所述输出端进行反相;第二反相器,该第二反相器的输入端电性耦接至上述第一反相器的输出端,且该第二反相器的输出端电性耦接至所述突波滤波器的所述输出端;第一使能单元,其用以根据所述下拉控制信号而导通上述第二反相器的上拉路径;以及第二使能单元,其用以根据所述上拉控制信号而导通上述第二反相器的下拉路径。2.如权利要求1所述的突波滤波器,其特征在于,所述高突波滤波电路包含:上升时间延迟单元,其用以对所述输入信号的上升边缘延迟第一延迟时间;以及与非门电路,其用以根据所述输入信号与经上述上升时间延迟单元延迟后的所述输入信号产生所述上拉控制信号。3.如权利要求1所述的突波滤波器,其特征在于,所述低突波滤波电路包含:下降时间延迟单元,其用以对所述输入信号的下降边缘延迟第二延迟时间;以及或非门电路,其用以根据所述输入信号与经上述下降时间延迟单元延迟后的所述输入信号产生所述下拉控制信号。4.如权利要求1所述的突波滤波器,其特征在于,所述控制电路包含:上拉单元,其用以根据所述上拉控制信号而将所述突波滤波器的所述输出端上拉至高逻辑电平;以及下拉单元,其用以根据所述下拉控制信号而将所述突波滤波器的所述输出端下拉至低逻辑电平。5.如权利要求1所述的突波滤波器,其特征在于,还包含:缓冲器,其用以增加所述突波滤波器的输出驱动能力,该缓冲器的输入端电性耦接所述第一反相器的所述输出端。6.一种突波滤波器,其特征在于,该突波滤波器具有输入端与输出端,该突波滤波器包含:上升时间延迟单元,其包含输入端与输出端,该上升时间延迟单元的该输入端电性耦接至上述突波滤波器的上述输入端;下降时间延迟单元,其包含输入端与输出端,该下降时间延迟单元的该输入端电性耦接至上述突波滤波器的上述输入端;与非门电路,其包含第一输入端、第二输入端与输出端,该与非门电路的该第一输入端电性耦接至上述突波滤波器的上述输入端,该与非门电路的该第二输入端电性耦接至上述上升时间延迟单元的上述输出端;或非门电路,其包含第一输入端、第二输入端与输出端,该或非门电路的该第一输入端电性耦接至上述突波滤波器的上述输入端,该或非门电路的该第...

【专利技术属性】
技术研发人员:刘斌
申请(专利权)人:南亚科技股份有限公司
类型:发明
国别省市:中国台湾;71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1