【技术实现步骤摘要】
突波滤波器与滤波方法
本专利技术涉及一种集成电路,尤其涉及一种突波滤波器。
技术介绍
电子电路在操作中常受限于信号失真与噪声干扰。信号失真与噪声干扰可能会严重地降低电子电路的效能。在某些情况中,信号失真与噪声干扰还可能会使电子电路的操作失效。举例而言,在电子电路的操作中存在一种非周期性的噪声:“突波”。请参照图1A,图1A为一种现有的突波滤波器的电路示意图。如图1A所示,现有的突波滤波器100包含高突波滤波器120与低突波滤波器140,其中高突波滤波器120电性串接低突波滤波器140。起初,输入信号VIN被直接地输入至与非门122的一输入端,输入信号VIN还经由上升边缘延迟单元124而传送至与非门122的另一输入端,其中上升边缘延迟单元124用以对输入信号VIN的上升边缘延迟一延迟时间tdr。接着,高突波滤波器120的输出端连接至或非门142的一输入端,高突波滤波器120的输出端还经由下降边缘延迟单元144连接至或非门142的另一输入端,其中下降边缘延迟单元144用以对输入信号VIN的下降边缘延迟一延迟时间tdf。据此,具有比延迟时间tdf短的低突波可被滤除。请参照图1B,图1B为图1A的突波滤波器的波形图。如图1B所示,当输入信号VIN在其使能期间(亦即为逻辑“1”的时间)出现震荡,前述的突波滤波器100被预期可输出一个具有高逻辑电平的平滑信号。然而,在实际应用中,突波滤波器100在滤除第一个高突波后,会让低突波变得比突波滤波器100的工作范围还宽,使得突波滤波器100会切换其输出至低逻辑电平一段时间。在此例中,前述处于低逻辑电平的情况被称为“漏洞”(l ...
【技术保护点】
一种突波滤波器,其特征在于,包含:高突波滤波电路,其用以根据输入信号产生上拉控制信号;低突波滤波电路,其用以根据上述输入信号产生下拉控制信号;以及控制电路,其用以根据上述上拉控制信号与上述下拉控制信号而决定该突波滤波器的输出端的逻辑电平。
【技术特征摘要】
2013.08.14 US 13/966,2981.一种突波滤波器,其特征在于,包含:高突波滤波电路,其用以根据输入信号产生上拉控制信号;低突波滤波电路,其用以根据上述输入信号产生下拉控制信号;控制电路,其用以根据上述上拉控制信号与上述下拉控制信号而决定该突波滤波器的输出端的逻辑电平;以及闩锁器,其电性并接于所述突波滤波器的所述输出端,并用以维持所述突波滤波器的所述输出端的前次逻辑电平,所述闩锁器包含:第一反相器,其用以对所述突波滤波器的所述输出端进行反相;第二反相器,该第二反相器的输入端电性耦接至上述第一反相器的输出端,且该第二反相器的输出端电性耦接至所述突波滤波器的所述输出端;第一使能单元,其用以根据所述下拉控制信号而导通上述第二反相器的上拉路径;以及第二使能单元,其用以根据所述上拉控制信号而导通上述第二反相器的下拉路径。2.如权利要求1所述的突波滤波器,其特征在于,所述高突波滤波电路包含:上升时间延迟单元,其用以对所述输入信号的上升边缘延迟第一延迟时间;以及与非门电路,其用以根据所述输入信号与经上述上升时间延迟单元延迟后的所述输入信号产生所述上拉控制信号。3.如权利要求1所述的突波滤波器,其特征在于,所述低突波滤波电路包含:下降时间延迟单元,其用以对所述输入信号的下降边缘延迟第二延迟时间;以及或非门电路,其用以根据所述输入信号与经上述下降时间延迟单元延迟后的所述输入信号产生所述下拉控制信号。4.如权利要求1所述的突波滤波器,其特征在于,所述控制电路包含:上拉单元,其用以根据所述上拉控制信号而将所述突波滤波器的所述输出端上拉至高逻辑电平;以及下拉单元,其用以根据所述下拉控制信号而将所述突波滤波器的所述输出端下拉至低逻辑电平。5.如权利要求1所述的突波滤波器,其特征在于,还包含:缓冲器,其用以增加所述突波滤波器的输出驱动能力,该缓冲器的输入端电性耦接所述第一反相器的所述输出端。6.一种突波滤波器,其特征在于,该突波滤波器具有输入端与输出端,该突波滤波器包含:上升时间延迟单元,其包含输入端与输出端,该上升时间延迟单元的该输入端电性耦接至上述突波滤波器的上述输入端;下降时间延迟单元,其包含输入端与输出端,该下降时间延迟单元的该输入端电性耦接至上述突波滤波器的上述输入端;与非门电路,其包含第一输入端、第二输入端与输出端,该与非门电路的该第一输入端电性耦接至上述突波滤波器的上述输入端,该与非门电路的该第二输入端电性耦接至上述上升时间延迟单元的上述输出端;或非门电路,其包含第一输入端、第二输入端与输出端,该或非门电路的该第一输入端电性耦接至上述突波滤波器的上述输入端,该或非门电路的该第...
【专利技术属性】
技术研发人员:刘斌,
申请(专利权)人:南亚科技股份有限公司,
类型:发明
国别省市:中国台湾;71
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。