阵列基板及显示装置制造方法及图纸

技术编号:10489959 阅读:108 留言:0更新日期:2014-10-03 17:57
本发明专利技术公开了一种阵列基板,属于显示技术领域,解决了现有的液晶显示器存在的开口率较低的技术问题。该阵列基板,包括阵列式排布的若干个子像素单元,以及若干条信号线;相邻的两条信号线中,其中一条信号线位于与其对应的子像素单元的第一方向侧,另一条信号线位于与其对应的子像素单元的第二方向侧;所述第一方向侧和所述第二方向侧分别为子像素单元的相对两侧。本发明专利技术可用于液晶电视、液晶显示器、手机、平板电脑等显示装置。

【技术实现步骤摘要】
阵列基板及显示装置
本专利技术涉及显示
,具体地说,涉及一种阵列基板及显示装置。
技术介绍
随着显示技术的发展,液晶显示器已经成为最为常见的平板显示装置。 液晶显示器由阵列基板和彩膜基板组成。阵列基板上设置有阵列式排布的若干个子像素单元,以及分隔出各子像素单元的纵横交错的栅线和数据线,阵列基板上通常还设置有与栅线平行的公共电极线。彩膜基板上设置有彩膜层和黑矩阵,彩膜层的位置对应于阵列基板上的子像素单元,黑矩阵的位置对应于阵列基板上的栅线、数据线和公共电极线等子像素单元以外的区域,以防止子像素单元以外的区域发生漏光。 现有的液晶显示器中,为了能够完全覆盖栅线、数据线和公共电极线等部分,黑矩阵的面积较大,因此现有的液晶显示器存在开口率较低的技术问题。
技术实现思路
本专利技术的目的在于提供一种阵列基板及显示装置,以解决现有的液晶显示器存在的开口率较低的技术问题。 本专利技术提供一种阵列基板,包括阵列式排布的若干个子像素单元,以及若干条信号线; 相邻的两条信号线中,其中一条信号线位于与其对应的子像素单元的第一方向侦U,另一条信号线位于与其对应的子像素单元的第二方向侧; 所述第一方向侧和所述第二方向侧分别为子像素单元的相对两侧。 在一种实现方式中,所述信号线为与每行所述子像素单元对应的栅线。 进一步,该阵列基板还包括对应于每行所述子像素单元的若干条公共电极线。 优选的,与同一行子像素单元对应的栅线和公共电极线,均位于该行子像素单元的同侧。 优选的,与同一行子像素单元对应的栅线和公共电极线中,公共电极线位于栅线与该行子像素单元之间。 或者,与同一行子像素单元对应的栅线和公共电极线中,栅线位于公共电极线与该行子像素单元之间。 优选的,所述栅线与所述公共电极线同层设置。 进一步,所述子像素单元中包括存储电容和像素电极; 所述存储电容的一端与栅线相连,所述存储电容的另一端与所述像素电极相连。 在另一种实现方式中,所述信号线为与每列所述子像素单元对应的数据线。 本专利技术还提供一种显示装置,包括彩膜基板和上述的阵列基板; 所述彩膜基板上设置有彩膜层和黑矩阵,所述彩膜层的位置对应于所述阵列基板上的子像素单元,所述黑矩阵的位置对应于所述阵列基板上的子像素单元以外的区域。 本专利技术带来了以下有益效果:本专利技术提供的阵列基板中,一条信号线位于与其对应的子像素单元的第一方向侧,与该信号线相邻的另一条信号线位于与其对应的子像素单元的第二方向侧,且第一方向侧和第二方向侧分别为子像素单元的相对两侧,从而使相邻的两条信号线靠近设置,即该相邻的两条信号线位于与其对应的两行(列)子像素单元之间。为了防止漏光,彩膜基板上的黑矩阵的边缘会有一部分超出信号线的边缘,如果该超出的部分的宽度为S,这两条信号线的宽度均为A,这两条信号线的间距为L,则覆盖这两条信号线的黑矩阵的宽度为2A+2S+L。 现有技术中,各条信号线单独设置,覆盖每条信号线的黑矩阵的宽度均为A+2S,则覆盖两条信号线的黑矩阵的总宽度为2A+4S。因此,与现有技术相比,本专利技术提供的技术方案中,覆盖每两条信号线的黑矩阵的宽度减少了 2S-L,而相邻两条信号线的间距L可以设置得非常小,从而能够显著减小黑矩阵的面积,提高液晶显示器的开口率,解决了现有的液晶显示器的开口率较低的技术问题。 本专利技术的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本专利技术而了解。本专利技术的目的和其他优点可通过在说明书、权利要求书以及附图中所特别指出的结构来实现和获得。 【附图说明】 为了更清楚地说明本专利技术实施例中的技术方案,下面将对实施例描述中所需要的附图做简单的介绍: 图1是本专利技术实施例一提供的阵列基板的示意图; 图2是图1中栅线和公共电极线部分的局部示意图; 图3是现有的阵列基板的不意图; 图4是图3中栅线和公共电极线部分的局部示意图; 图5是本专利技术实施例二提供的阵列基板的示意图; 图6是图5中栅线部分的局部示意图; 图7是本专利技术实施例三提供的阵列基板的示意图; 图8是图7中数据线部分的局部示意图; 图9是图3中数据线部分的局部示意图。 【具体实施方式】 以下将结合附图及实施例来详细说明本专利技术的实施方式,借此对本专利技术如何应用技术手段来解决技术问题,并达成技术效果的实现过程能充分理解并据以实施。需要说明的是,只要不构成冲突,本专利技术中的各个实施例以及各实施例中的各个特征可以相互结合,所形成的技术方案均在本专利技术的保护范围之内。 本专利技术实施例提供了一种阵列基板,包括阵列式排布的若干个子像素单元,以及分割出子像素单元的若干条信号线。相邻的两条信号线中,其中一条信号线位于与其对应的子像素单元的第一方向侧,另一条信号线位于与其对应的子像素单元的第二方向侧,且第一方向侧和第二方向侧分别为子像素单元的相对两侧。 本专利技术实施例提供的阵列基板中,一条信号线位于与其对应的子像素单元的第一方向侧,与该信号线相邻的另一条信号线位于与其对应的子像素单元的第二方向侧,且第一方向侧和第二方向侧分别为子像素单元的相对两侧,从而使相邻的两条信号线靠近设置,即该相邻的两条信号线位于与其对应的两行(列)子像素单元之间。为了防止漏光,彩膜基板上的黑矩阵的边缘会有一部分超出信号线的边缘,如果该超出的部分的宽度为S,这两条信号线的宽度均为A,这两条信号线的间距为L,则覆盖这两条信号线的黑矩阵的宽度为 2A+2S+L。 现有技术中,各条信号线单独设置,覆盖每条信号线的黑矩阵的宽度均为A+2S,则覆盖两条信号线的黑矩阵的总宽度为2A+4S。因此,与现有技术相比,本专利技术实施例提供的技术方案中,覆盖每两条信号线的黑矩阵的宽度减少了 2S-L,而相邻两条信号线的间距L可以设置得非常小,从而能够显著减小黑矩阵的面积,提高液晶显示器的开口率,解决了现有的液晶显示器的开口率较低的技术问题。 实施例一: 本专利技术实施例提供的阵列基板包括阵列式排布的若干个子像素单元,以及若干条信号线。本实施例中的信号线为与每行子像素单元I对应的栅线2,如图1所示。相邻的两条栅线2中,例如G(n)和6(11+1),其中6(11)位于与其对应的子像素单元I的下侧(第一方向侧),G(n+l)位于与其对应的子像素单元I的上侧(第二方向侧,且第一方向侧和第二方向侧分别为子像素单元的相对两侧)。又如,相邻的G(n+2)和G(n+3)中,G(n+2)位于与其对应的子像素单元I的下侧,G(n+3)位于与其对应的子像素单元I的上侧。 此外,还可以将G(n+1)和G(n+2)视为相邻的两条栅线,则相当于G(n+2)位于与其对应的子像素单元I的下侧(第一方向侧),G(n+1)位于与其对应的子像素单元I的上侧(第二方向侧,第一方向侧和第二方向侧分别为子像素单元的相对两侧)。 本专利技术实施例提供的阵列基板中,进一步还包括对应于每行子像素单元I的公共电极线3,用于为每个子像素单元I对应的公共电极(图中未示出)提供电压。栅线2与公共电极线3可以同层设置,从而使栅线2与公共电极线3可以在一次构图工艺中同时形成。 作为一个优选方案,与同一行子像素单元I对应的栅线2和公共电极线3,本文档来自技高网...

【技术保护点】
一种阵列基板,包括阵列式排布的若干个子像素单元,以及若干条信号线;相邻的两条信号线中,其中一条信号线位于与其对应的子像素单元的第一方向侧,另一条信号线位于与其对应的子像素单元的第二方向侧;所述第一方向侧和所述第二方向侧分别为子像素单元的相对两侧。

【技术特征摘要】
1.一种阵列基板,包括阵列式排布的若干个子像素单元,以及若干条信号线; 相邻的两条信号线中,其中一条信号线位于与其对应的子像素单元的第一方向侧,另一条信号线位于与其对应的子像素单元的第二方向侧; 所述第一方向侧和所述第二方向侧分别为子像素单元的相对两侧。2.如权利要求1所述的阵列基板,其特征在于,所述信号线为与每行所述子像素单元对应的栅线。3.如权利要求2所述的阵列基板,其特征在于,还包括对应于每行所述子像素单元的若干条公共电极线。4.如权利要求3所述的阵列基板,其特征在于,与同一行子像素单元对应的栅线和公共电极线,均位于该行子像素单元的同侧。5.如权利要求4所述的阵列基板,其特征在于,与同一行子像素单元对应的栅线和公共电极线中,公共电极线位于栅线与该行子像素单元之间。6...

【专利技术属性】
技术研发人员:王聪施明宏杜鹏
申请(专利权)人:深圳市华星光电技术有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1