显示装置制造方法及图纸

技术编号:10487732 阅读:86 留言:0更新日期:2014-10-03 16:30
本发明专利技术公开了一种显示装置,属于显示技术领域,解决了现有技术中由于WOA的阻值造成的水平区块不良的技术问题。该显示装置,包括基板、栅极驱动电路和至少两个用于传输栅极驱动信号的覆晶薄膜COF,该显示装置还包括至少两条走线,每个所述COF各通过一条所述走线连接至所述栅极驱动电路;每条所述走线中均包括基板走线WOA,全部或部分所述走线中还包括与所述WOA串联的电阻。本发明专利技术可用于液晶电视、液晶显示器、手机、平板电脑等显示装置。

【技术实现步骤摘要】
显示装置
本专利技术涉及显示
,具体地说,涉及一种显示装置。
技术介绍
随着显示技术的发展,液晶显示器已经成为最为常见的平板显示装置。在液晶显示器中,由基板上纵横交错的栅线和数据线控制各个像素,以实现图像的显示。 目前,为了节省成本,经常将栅极驱动电路和数据电路制作在同一块印刷电路板(PCB)上,再利用基板走线(Wire On Array,简称W0A)将该PCB与用于传输栅极驱动信号的覆晶薄膜(Chip On Film,简称C0F)连接。液晶显示器中通常包括至少两个用于传输栅极驱动信号的C0F,相邻的两个COF之间也通过WOA连接。每个COF分别与基板上的一组扇形引线(fanout)相连,并通过扇形引线连接至各条栅线。 由于WOA具有一定的阻值,所以与后一个COF相连的栅线的阻值,会比与前一个COF相连的栅线的阻值大,使得这两条栅线上的栅极驱动信号的波形产生差异。在两个COF的交界处,也就是前一个COF连接的最后一条栅线与后一个COF连接的第一条栅线上的栅极驱动信号的波形差异会显得特别明显。尤其是经过信赖性高温高湿测试之后,会使薄膜晶体管(Thin Film Transistor,简称TFT)特性曲线偏移,漏电流增大或充电变得不足,使该波形差异更加明显,导致液晶显示器在COF的交界处出现线状的亮斑或暗斑(mura),也就是水平区块不良(Hblock),影响了液晶显示器的显示效果。
技术实现思路
本专利技术的目的在于提供一种显示装置,以解决现有技术中由于WOA的阻值造成的水平区块不良的技术问题。 本专利技术提供一种显示装置,包括基板、栅极驱动电路和至少两个用于传输栅极驱动信号的覆晶薄膜C0F,该显示装置还包括至少两条走线,每个所述COF各通过一条所述走线连接至所述栅极驱动电路; 每条所述走线中均包括基板走线W0A,全部或部分所述走线中还包括与所述WOA串联的电阻。 优选的,各条所述走线的阻值相等。 可选的,每条所述走线中均包括与所述WOA串联的电阻; 在任意两条走线中,WOA的阻值不等,该两条走线中电阻的阻值之差,等于该两条走线中WOA的阻值之差。 [0011 ] 或者,与最后一个COF相连的走线仅由所述WOA构成,其余各条走线均包括与所述WOA串联的电阻。 进一步,与最后一个COF相连的走线中WOA的阻值,大于其他任意一条走线中WOA的阻值; 其他任意一条走线中电阻的阻值,等于所述与最后一个COF相连的走线中WOA的阻值与该任意一条走线中WOA的阻值之差。 优选的,所述电阻为可变电阻。 进一步,所述基板上设置有至少两组扇形引线及若干条栅线,各个所述COF与各组所述扇形引线一一对应相连; 所述扇形引线包括若干条引线,各条所述引线与所述栅线一一对应相连。 优选的,各条所述弓I线的阻值相等。 本专利技术带来了以下有益效果:本专利技术提供的显示装置中,每个COF各通过一条走线连接至栅极驱动电路,且每条走线中均包括W0A。因为各COF与栅极驱动电路之间的距离不同,所以各走线中WOA的长度也不同,则各走线中WOA的阻值也不同。本专利技术中,通过在全部或部分走线中设置与WOA串联的电阻,补偿各走线中WOA的不同阻值,使得各走线的阻值能够尽可能的接近,甚至相等,以消除栅极驱动信号的波形差异,从而解决了现有技术中由于WOA的阻值造成的水平区块不良的技术问题,改善了显示装置的显示效果。 本专利技术的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本专利技术而了解。本专利技术的目的和其他优点可通过在说明书、权利要求书以及附图中所特别指出的结构来实现和获得。 【附图说明】 为了更清楚地说明本专利技术实施例中的技术方案,下面将对实施例描述中所需要的附图做简单的介绍: 图1是本专利技术实施例提供的显示装置的示意图。 【具体实施方式】 以下将结合附图及实施例来详细说明本专利技术的实施方式,借此对本专利技术如何应用技术手段来解决技术问题,并达成技术效果的实现过程能充分理解并据以实施。需要说明的是,只要不构成冲突,本专利技术中的各个实施例以及各实施例中的各个特征可以相互结合,所形成的技术方案均在本专利技术的保护范围之内。 本专利技术实施例提供的显示装置,包括基板、印刷电路板(PCB),及分别用于传输栅极驱动信号和数据信号的若干个C0F。 如图1所示,本实施例中具有两个用于传输栅极驱动信号的C0F11U2,该显示装置还包括两条走线21、22,每个C0F11、12各通过一条走线21、22连接至PCB3上的栅极驱动电路30。在其他实施方式中,也可以具有三个COF及三条走线,或者更多的COF及走线。 本实施例中,与第一个COFll相连的走线21包括W0A41,及与W0A41串联的电阻40 ;与第二个C0F12相连的走线22仅由W0A42构成。 本专利技术实施例提供的显示装置中,每个COFl 1、12各通过一条走线21、22连接至栅极驱动电路30,且每条走线21、22中分别包括W0A41、42。因为C0F11、12与栅极驱动电路30之间的距离不同,所以走线21、22中W0A41、42的长度也不同,则W0A41、42的阻值也不同。本专利技术实施例中,通过在走线21中设置与W0A41串联的电阻40,补偿W0A41、42的不同阻值,使得走线21、22的阻值能够尽可能的接近,甚至相等,以消除栅极驱动信号的波形差异,从而解决了现有技术中由于WOA的阻值造成的水平区块不良(Hblock)的技术问题,改善了显示装置的显示效果。 作为一个优选方案,走线21与走线22的阻值相等。本实施例中,与C0F12相连的走线22中W0A42的阻值,大于与COFll相连的走线21中W0A41的阻值。走线21中电阻40的阻值,等于走线22中W0A42的阻值与走线21中W0A41的阻值之差。 进一步,基板5上还设置有两组扇形引线7及若干条栅线6,C0F11、12与两组扇形引线7 —一对应相连,再连接至各条栅线6。每组扇形引线7均包括若干条引线70,各条引线70与栅线6 —一对应相连。优选的,各条引线70的阻值相等,以避免由于扇形引线7部分的阻值差异造成各栅线6上的栅极驱动信号的波形产生差异。 为了更为直观的说明本专利技术实施例中栅线6的阻值,可以将走线21中W0A41的阻值表示为Rl ;走线22中W0A42的阻值大于W0A41的阻值,将W0A42与W0A41的阻值之差表示为R2,即W0A42的阻值为R1+R2 ;扇形引线7中各引线70的阻值为R3 ;走线21中电阻40的阻值为R2’,且R2’与R2相等。则与COFll相连的最后一条栅线6A的阻值RA =R2’+R1+R3,与C0F12相连的第一条栅线6B的阻值RB = R1+R2+R3。因为R2 = R2’,所以RA= RB,即这两条栅线6A、6B的阻值相等,从而消除了这两条栅线6A、6B上栅极驱动信号的波形差异,解决了现有技术中由于WOA的阻值造成的水平区块不良(Hblock)的技术问题,改善了显示装置的显示效果。 优选的,电阻40可以为可变电阻。在外界环境变化时,W0A41、42的阻值也可能会发生变化,将电阻40设置为可变电阻,可以更加方便的调节电阻4本文档来自技高网...

【技术保护点】
一种显示装置,包括基板、栅极驱动电路和至少两个用于传输栅极驱动信号的覆晶薄膜COF,其特征在于,还包括至少两条走线,每个所述COF各通过一条所述走线连接至所述栅极驱动电路;每条所述走线中均包括基板走线WOA,全部或部分所述走线中还包括与所述WOA串联的电阻。

【技术特征摘要】
1.一种显示装置,包括基板、栅极驱动电路和至少两个用于传输栅极驱动信号的覆晶薄膜COF,其特征在于,还包括至少两条走线,每个所述COF各通过一条所述走线连接至所述栅极驱动电路; 每条所述走线中均包括基板走线W0A,全部或部分所述走线中还包括与所述WOA串联的电阻。2.如权利要求1所述的显示装置,其特征在于,各条所述走线的阻值相等。3.如权利要求1所述的显示装置,其特征在于,每条所述走线中均包括与所述WOA串联的电阻; 在任意两条走线中,WOA的阻值不等,该两条走线中电阻的阻值之差,等于该两条走线中WOA的阻值之差。4.如权利要求1所述的显示装置,其特征在于,与最后一个COF相连的走线仅由所述WOA构成,其余各条...

【专利技术属性】
技术研发人员:陈彩琴连校许
申请(专利权)人:深圳市华星光电技术有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1