一种数据处理系统及处理方法技术方案

技术编号:10229815 阅读:199 留言:0更新日期:2014-07-18 02:53
本发明专利技术公开了一种数据处理系统及处理方法,用以节约RRU的资源,并减少功耗。本发明专利技术提供的一种数据处理系统,数/模转换模块包括DAC和ADC;上变频/下变频模块根据定时模块发送的时分选择控制信号,在上行时隙内,将ADC发送的上行数据进行抽取滤波处理后发送给BBU;在下行时隙内,将BBU发送的下行数据进行内插滤波处理后发送给速率匹配模块;经过上变频/下变频模块处理后的上行数据的速率与ADC的接口速率相同;速率匹配模块将上变频/下变频模块发送的下行数据进行内插滤波处理后发送给DAC,经过速率匹配模块处理后的下行数据的速率与DAC的接口速率相同。

【技术实现步骤摘要】
一种数据处理系统及处理方法
本专利技术涉及通信
,尤其涉及一种信号处理系统及处理方法。
技术介绍
室内基带处理单元(BuildingBasebandUnit,BBU)和射频拉远单元(RadioRemoteUnit,RRU)分别承担基站的基带处理部分和射频处理部分的功能,BBU与RRU之间采用光纤传输,传输过程如下:对于下行方向:光纤从BBU直接连到RRU,BBU和RRU之间传输的是基带数字信号,这样基站可以控制某个用户的信号从指定的RRU通道发射出去,这样可以大大降低对本小区其他通道上用户的干扰。对于上行方向:用户手机信号被距离最近的通道收到,然后从这个通道经过光纤传到基站,这样也可以大大降低不同通道上用户之间的干扰。BBU和RRU接口的基带速率较低,例如时分同步码分多址(Time-Division-SynchronousCode-DivisionMultipleAccess,TD-SCDMA)系统采用的是1.28MSPS/载波带宽;TD制式的长期演进(TDLongTermEvolution,TD-LTE)系统按载波带宽不同,速率也不同,目前支持4种速率:7.68MSPS/5M载波带宽、15.36MSPS/10M载波带宽、15.36MSPS/15M载波带宽(和10M同一采样率)、30.72MSPS/20M载波带宽。目前设计中,DAC、ADC接口速率一般为245.76MSPS,因此中间必然需要数字上变频器(DigitalUpConverter,DUC)和数字下变频器(DigitalDownConverter,DDC)处理,DDC和DUC的功能一般通过可编逻辑器件实现,例如通过现场可编程门阵列(FieldProgrammableGateArray,FPGA)。在时分双工(Time-DivisionDuplex,TDD)系统中,DUC和DDC是分别通过级联多个有限长单位冲激响应(FiniteImpulseResponse,FIR)滤波器来实现其各自的功能的,在上行方向和下行方向是并行独立且分时工作的,目前采用互斥开关的方式来实现。但是,由于DDC和DUC是完全独立的,因此在现有技术的具体实现过程中,工作时是并行存在的,从而会占用RRU中数字信号处理芯片(DigitalSignalProcessing,DSP)和嵌入式块BRAM双倍的资源,同时会产生双倍的功耗,既浪费了资源又加重了成本。
技术实现思路
本专利技术实施例提供了一种数据处理系统及处理方法,用以节约射频拉远单元RRU的资源,并减少功耗。本专利技术实施例提供的一种数据处理系统,包括:定时模块、上变频/下变频模块、速率匹配模块和数/模转换模块,其中,所述数/模转换模块包括数模转换器DAC和模数转换器ADC;所述上变频/下变频模块,用于:根据接收到的定时模块发送的时分选择控制信号,在上行时隙内,接收ADC发送的上行数据,将所述上行数据进行抽取滤波处理后发送给室内基带处理单元BBU;在下行时隙内,接收BBU发送的下行数据,将所述下行数据进行内插滤波处理后发送给所述速率匹配模块;其中,经过上变频/下变频模块处理后的上行数据的速率与ADC的接口速率相同;所述速率匹配模块,用于:接收上变频/下变频模块发送的下行数据,将所述下行数据进行内插滤波处理后发送给DAC,其中,经过速率匹配模块处理后的下行数据的速率与DAC的接口速率相同。本专利技术提供的数据处理系统,根据接收到的定时模块发送的时分选择控制信号,将上变频/下变频模块的资源在上行时隙内和下行时隙内实现复用,能够有效的节约RRU的资源,并且大大减少功耗。较佳的,所述上变频/下变频模块包括多个时分选择器和多个级联的有限长单位冲激响应FIR滤波器,其中,与BBU连接的FIR滤波器为单相FIR滤波器,其余FIR滤波器为多相FIR滤波器;每一级所述多相FIR滤波器对进入该多相FIR滤波器的上行数据进行抽取滤波处理,对进入该多相FIR滤波器的下行数据进行内插滤波处理;所述单相FIR滤波器对进入该单相FIR滤波器的数据进行成型滤波处理;其中,在上行时隙内,多个级联的多相FIR滤波器对上行数据完成抽取滤波处理后,将该上行数据发送给所述单相FIR滤波器进行成型滤波处理;在下行时隙内,所述单相FIR滤波器对下行数据完成成型滤波处理后,将该下行数据发送给多相FIR滤波器进行内插滤波处理;所述单相FIR滤波器在上行方向和下行方向上分别连接一个时分选择器;所述多相FIR滤波器的每一相滤波单元在上行方向和下行方向上分别连接一个时分选择器;每一所述时分选择器用于:根据所述时分选择控制信号,在上行时隙内,选择上行数据进入该时分选择器所连接的FIR滤波器;在下行时隙内,选择下行数据进入该时分选择器所连接的FIR滤波器。由于FIR滤波器并不能识别通过自身的数据是上行数据还是下行数据,也就不能对通过自身的数据进行选择。而设置的时分选择器能够在时分选择控制信号的控制下,在上行时隙内选择上行数据通过FIR滤波器,在下行时隙内选择下行数据通过FIR滤波器,从而能够保证FIR滤波器分别准确的对上行数据和下行数据进行处理。较佳的,所述定时模块根据接收到的BBU发送的时隙配置信息和无线帧头指示信息,生成时分选择控制信号。较佳的,所述时分选择控制信号的特殊时隙包括多个上行时段和下行时段,且上行时段和下行时段是交替的;当所述上行数据为上行测量数据,所述下行数据为下行测量数据时,在存在多个载波的情况下,所述上变频/下变频模块,还用于:根据接收到的定时模块发送的时分选择控制信号,在特殊时隙的上行时段,在空闲的非主载波上,接收ADC发送的上行数据,将所述上行测量数据进行抽取滤波处理后发送给室内基带处理单元BBU;在特殊时隙的下行时段,在主载波上,接收BBU发送的下行测量数据,将所述下行测量数据进行内插滤波处理后发送给所述速率匹配模块;其中,经过上变频/下变频模块处理后的上行测量数据的速率与ADC的接口速率相同;所述速率匹配模块,用于:接收上变频/下变频模块发送的下行测量数据,将所述下行测量数据进行内插滤波处理后发送给DAC,其中,经过速率匹配模块处理后的下行测量数据的速率与DAC的接口速率相同。目前的射频拉远单元RRU,一般都是需要支持多载波的,如此运营商可以根据具体的数据传输情况开通载波通道数量,以保证在数据传输量大时能够满足传输要求。因此,在存在多个载波的情况下,由于测量模块只会加载在主载波上,而实际系统中,每天线至少会有两个载波,其中的一个是主载波,这种情况下可以用另外的一个载波的资源在特殊时隙内接收上行数据,而同时主载波在该时隙内发送下行数据,因此可以实现测量模块的同时接收和发送数据。本专利技术中通过将特殊时隙划分为多个交替的上行时段和下行时段,可以实现对测量信号的同时发送和接收。较佳的,若所述DAC的接口速率为所述ADC的接口速率的N倍,则所述速率匹配模块包括一级N相的FIR滤波器,其中,N大于1。较佳的,若N为整数,则N≦5;若N为分数,则N的分子和分母均为小于或等于5的整数。DAC的接口速率为ADC的接口速率的N倍,包括DAC的接口速率是ADC的接口速率的整数倍,比如2倍或3倍,或者DAC的接口速率是ADC的接口速率的3/2倍或4/3倍。本专利技术实施例提供的一本文档来自技高网
...
一种数据处理系统及处理方法

【技术保护点】
一种数据处理系统,其特征在于,该系统包括:定时模块、上变频/下变频模块、速率匹配模块和数/模转换模块,其中,所述数/模转换模块包括数模转换器DAC和模数转换器ADC;所述上变频/下变频模块,用于:根据接收到的定时模块发送的时分选择控制信号,在上行时隙内,接收ADC发送的上行数据,将所述上行数据进行抽取滤波处理后发送给室内基带处理单元BBU;在下行时隙内,接收BBU发送的下行数据,将所述下行数据进行内插滤波处理后发送给所述速率匹配模块;其中,经过上变频/下变频模块处理后的上行数据的速率与ADC的接口速率相同;所述速率匹配模块,用于:接收上变频/下变频模块发送的下行数据,将所述下行数据进行内插滤波处理后发送给DAC,其中,经过速率匹配模块处理后的下行数据的速率与DAC的接口速率相同。

【技术特征摘要】
1.一种数据处理系统,其特征在于,该系统包括:定时模块、上变频/下变频模块、速率匹配模块和数/模转换模块,其中,所述数/模转换模块包括数模转换器DAC和模数转换器ADC;所述上变频/下变频模块,用于:根据接收到的定时模块发送的时分选择控制信号,在上行时隙内,接收ADC发送的上行数据,将所述上行数据进行抽取滤波处理后发送给室内基带处理单元BBU;在下行时隙内,接收BBU发送的下行数据,将所述下行数据进行内插滤波处理后发送给所述速率匹配模块;其中,经过上变频/下变频模块处理后的上行数据的速率与ADC的接口速率相同;所述速率匹配模块,用于:接收上变频/下变频模块发送的下行数据,将所述下行数据进行内插滤波处理后发送给DAC,其中,经过速率匹配模块处理后的下行数据的速率与DAC的接口速率相同。2.根据权利要求1所述的系统,其特征在于,所述上变频/下变频模块包括多个时分选择器和多个级联的有限长单位冲激响应FIR滤波器,其中,与BBU连接的FIR滤波器为单相FIR滤波器,其余FIR滤波器为多相FIR滤波器;每一级所述多相FIR滤波器对进入该多相FIR滤波器的上行数据进行抽取滤波处理,对进入该多相FIR滤波器的下行数据进行内插滤波处理;所述单相FIR滤波器对进入该单相FIR滤波器的数据进行成型滤波处理;其中,在上行时隙内,多个级联的多相FIR滤波器对上行数据完成抽取滤波处理后,将该上行数据发送给所述单相FIR滤波器进行成型滤波处理;在下行时隙内,所述单相FIR滤波器对下行数据完成成型滤波处理后,将该下行数据发送给多相FIR滤波器进行内插滤波处理;所述单相FIR滤波器在上行方向和下行方向上分别连接一个时分选择器;所述多相FIR滤波器的每一相滤波单元在上行方向和下行方向上分别连接一个时分选择器;每一所述时分选择器用于:根据所述时分选择控制信号,在上行时隙内,选择上行数据进入该时分选择器所连接的FIR滤波器;在下行时隙内,选择下行数据进入该时分选择器所连接的FIR滤波器。3.根据权利要求2所述的系统,其特征在于,所述定时模块根据接收到的BBU发送的时隙配置信息和无线帧头指示信息,生成时分选择控制信号。4.根据权利要求3所述的系统,其特征在于,所述时分选择控制信号的特殊时隙包括多个上行时段和下行时段,且上行时段和下行时段是交替的;当所述上行数据为上行测量数据,所述下行数据为下行测量数据时,在存在多个载波的情况下,所述上变频/下变频模块,还用于:根据接收到的定时模块发送的时分选择控制信号,在特殊时隙的上行时段,在空闲的非主载波上,接收ADC发送的上行数据,将所述上行测量数据进行抽取滤波处理后发送给室内基带处理单元BBU;在特殊时隙的下行时段,在主载波上,接收BBU发送的下行测量数据,将所述下行测量数据进行内插滤波处理后发送给所述速率匹配模块;其中,经过上变频/下变频模块处理后的上行测量数据的速率与ADC的接口速率相同;所述速率匹配模块,用于:接收上变频/下变频模块发送的下行测量数据,将所述下行测量数据进行内插滤波处理后发送给DAC,其中,经过速率匹配模块处理后的下行测量数据的速率与DAC的接口速率相同。5.根据权利要求1-4任一权项所述的系统,其特征在于,若所述DAC的接口速率为所述ADC的接口速率的N倍,则所述速率匹配模块包括一级N相的FIR滤波器,其中,N大于1。6.根据权利要求5所述的系统,其特征在于,若N为整数,则N≦...

【专利技术属性】
技术研发人员:杨明段滔孙华荣李谦耿贵杰
申请(专利权)人:大唐移动通信设备有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1