同系列多平台FPGA应用合并系统技术方案

技术编号:10021946 阅读:118 留言:0更新日期:2014-05-09 03:28
本发明专利技术提供一种同系列多平台FPGA应用合并系统,应用于包括适配器和至少两个平台的测试或生产系统中,所述系统包括:至少两个功能模块,用于与所述至少两个平台相对应;IO选择器,分别与至少两个功能模块连接,用于自适应选择至少两个功能模块中的一个功能模块;IO属性控制器,与所述IO选择器连接,用于选择依据被选择功能模块的具体属性,即每个IO都是输入,输出和高阻三态的属性。本发明专利技术所述的同系列多平台FPGA应用合并系统能够大大减轻FPGA版本的后期开发、维护、存储、升级等方面的开支,降低在板上存储、加载等方面的难度,并且能够大大提高工作效率。

【技术实现步骤摘要】
【专利摘要】本专利技术提供一种同系列多平台FPGA应用合并系统,应用于包括适配器和至少两个平台的测试或生产系统中,所述系统包括:至少两个功能模块,用于与所述至少两个平台相对应;IO选择器,分别与至少两个功能模块连接,用于自适应选择至少两个功能模块中的一个功能模块;IO属性控制器,与所述IO选择器连接,用于选择依据被选择功能模块的具体属性,即每个IO都是输入,输出和高阻三态的属性。本专利技术所述的同系列多平台FPGA应用合并系统能够大大减轻FPGA版本的后期开发、维护、存储、升级等方面的开支,降低在板上存储、加载等方面的难度,并且能够大大提高工作效率。【专利说明】同系列多平台FPGA应用合并系统
本专利技术属于数字化电子领域,涉及一种FPGA应用合并系统,特别是涉及一种同系列多平台FPGA应用合并系统。
技术介绍
目前,现场可编程门阵列(Field Programmable Gate Array,简称FPGA)以其内部丰富的触发器和外部众多的I/O引脚成为现代数字应用系统的“胶水”,它对于数字信号处理器(Digital Signal Processor,简称DSP)芯片应用系统的作用也是如此,FPGA的可编程特性提升了 DSP的接口能力。FPGA芯片内部运行的逻辑是以配置文件的形式保存在某种存储介质上的。现在在产品或生产平台中,经常会面临如下场景,即在同一系列的不同产品中,系统的大体架构相类似,但是其具体细节却存在差异。因此,为了节省硬件研发及制造成本,常用方案就是将相互兼容的硬件部分统一设计为一个适配器(Adapter),而该适配器用于放置CPU、FPGA等通用器件,也就是说是通过插槽与不同的平台进行对接。但是在此种模式下,适配器(Adapter)的硬件与软件均可使用同一套FPGA版本,但由于FPGA所控制的引脚定义在不同平台上时会有所差异,因此,FPGA需要使用不同的镜像(Image)来配对相应的平台。为避免输入/输出(IO)电平或方向的差异造成硬件损害,所以需要特别注意的是不能将不同FPGA版本混用。然而,这就对FPGA版本的更新和维护,以及FPGA版本板上的存储、加载等方面大大增加了难度。
技术实现思路
鉴于以上所述现有技术的缺点,本专利技术的目的在于提供一种同系列多平台FPGA应用合并系统,用于解决现有技术中在FPGA板上存储、加载等方面存在一定难度的问题。为实现上述目的及其他相关目的,本专利技术提供一种同系列多平台FPGA应用合并系统,应用于包括适配器和至少两个平台的测试系统中,所述同系列多平台FPGA应用合并系统包括:至少两个功能模块,用于与所述至少两个平台相对应;IO选择器,分别与至少两个功能模块连接,用于自适应选择至少两个功能模块中的一个功能模块;IO属性控制器,与所述IO选择器连接,用于选择依据被选择功能模块的IO的具体属性,即每个IO都是输入,输出和高阻三态的属性。优选地,所述同系列多平台FPGA应用合并系统还包括IO引脚,连接在所述同系列多平台FPGA应用合并系统上,用于将所述同系列多平台FPGA应用合并系统嵌入至所述适配器中。优选地,所述IO属性控制器还包括可编程输入输出单元。 优选地,所述IO属性控制器需要用到FPGA的通用输入输出的每个IO都是三态的属性,即实时配置成为输入、输出、或高阻。优选地,所述可编程输入输出单元包括三态控制端口,输出端口、输入端口。优选地,当三态控制端口处的信号电平为低电平时,IO为输出状态;当三态控制端口处的信号电平为高电平时,IO为高阻状态。优选地,所述同系列多平台FPGA应用合并系统采用包括第一级结构和第二级结构的两级结构对IO进行控制,即两级结构指IO选择器和IO属性控制器。优选地,处于第一级结构的IO选择器会将至少两个功能模块中的具体一功能模块的IO映射到FPGA的IO上。优选地,处于第二级结构的IO属性控制器会依据至少两个功能模块中具体一功能模块来配置具体的每个IO的输入输出特性。如上所述,本专利技术所述的同系列多平台FPGA应用合并系统能够大大减轻FPGA版本的后期开发、维护、存储、升级等方面的开支,降低在板上存储、加载等方面的难度,并且能够大大提高工作效率。【专利附图】【附图说明】图1显示为本专利技术的同系列多平台FPGA应用合并系统的应用场景示意图。图2显示为本专利技术的同系列多平台FPGA应用合并系统示意图。图3显示为本专利技术的同系列多平台FPGA应用合并系统中可编程输入输出单元的示意图。`图4显示为本专利技术的适配当前平台的单个功能模块的同系列多平台FPGA应用合并系统的示意图。元件标号说明I适配器2平台11 同系列多平台FPGA应用合并系统111 功能模块112 IO 选择器113 IO属性控制器1131 可编程输入输出单元【具体实施方式】以下通过特定的具体实例说明本专利技术的实施方式,本领域技术人员可由本说明书所揭露的内容轻易地了解本专利技术的其他优点与功效。本专利技术还可以通过另外不同的【具体实施方式】加以实施或应用,本说明书中的各项细节也可以基于不同观点与应用,在没有背离本专利技术的精神下进行各种修饰或改变。请参阅附图。需要说明的是,本实施例中所提供的图示仅以示意方式说明本专利技术的基本构想,遂图式中仅显示与本专利技术中有关的组件而非按照实际实施时的组件数目、形状及尺寸绘制,其实际实施时各组件的型态、数量及比例可为一种随意的改变,且其组件布局型态也可能更为复杂。下面结合实施例和附图对本专利技术进行详细说明。所述同系列多平台FPGA应用合并系统应用于包括适配器I和至少两个平台2的测试或生产系统中,所述同系列多平台FPGA应用合并系统11嵌入到所述适配器I中,如图1所示的所述FPGA应用合并系统11的应用场景,平台,平台22…平台2N代表不同的平台,而这N个平台在CPU、FPGA等方面使用了同样的器件。传统在硬件方面降低成本的方案就是将通用的器件放置在同一适配器中,通过插槽将所述适配器插在不同的平台2上。所述适配器I上的FPGA或CPU的IO可通过插槽来控制或访问平台上的器件。而在传统方案中,当适配器I插在不同的平台2上时,就需要分别加载不同的FPGA镜像。而使用本实施例提供的同系列多平台FPGA应用合并系统,便可将适配器I直接插入不同的平台2中,通过FPGA自适应配置自身的IO引脚以匹配不同的平台设计。本专利技术提供的同平台多系列FPGA应用合并系统将使用不同平台的FPGA设计合并于同一镜像中。当需要开发多个平台,而各平台适合用同一 FPGA时,可以大幅度提高工作效率。本实施例提供一种同系列多平台FPGA应用合并系统11,如图2所示,所述同系列多平台FPGA应用合并系统11包括:N个与所述平台、平台22、…平台对应的功能模块111 ; 10选择器112,分别与N个功能模块111连接,用于自适应选择N个功能模块111其中的一个功能模块,而每个功能模块上所运行的功能是根据用户需要而自行设定的,例如,对外部EROM操作功能,对外部传感器进行读取功能等等;10属性控制器113,与所述IO选择器112连接,用于选择依据被选择功能模块111的IO的具体属性,所述IO的具体属性是指每个IO都是三态的属性,也就是说依据被选择功能模块111中的引脚属性来配置FPGA实际的IO引脚(未示出本文档来自技高网
...

【技术保护点】

【技术特征摘要】

【专利技术属性】
技术研发人员:余年兵黄凯
申请(专利权)人:加弘科技咨询上海有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1