清华大学专利技术

清华大学共有45928项专利

  • 本发明涉及一种电力电子设备的控制脉冲的发生方法,首先对前端的同步信号进行处理,产生相位标度数据,或者对相位脉冲信号进行相位计数,获得相位标度数据;对输入的控制信号进行转换处理,得到控制数据,并将其存入存储空间中,按照数据交换逻辑读取脉冲...
  • 大容量绝缘栅双极型晶体管(IGBT)驱动电路,属于绝缘栅双极型晶体管驱动电路领域,其特征在于:功率放大级(20)由低压MOS管(T4,T5)组成,所述驱动电路还包括:整形电路(1)、电阻(R3)、整形电路(2)和电平转换电路(30);所...
  • 一种的直流电压转换器,由两个PMOS管M1和M2组成,其连接关系为:输入信号Vin接到PMOS管M1的栅极上,PMOS管M1的漏极连接到地,PMOS管M1的源级就是输出Vout,同时该节点连接PMOS管M2的漏极,M2的源级连接到电源V...
  • 负电压电平转换电路,其特征在于,含有    CMOS反相器(507):其输入端连接输入电压;    第一个反相器:由PMOS管(504)和NMOS管(501)构成,连接在CMOS反相器(507)的输入端和负高压输入端之间;    第二个...
  • 负电压译码电路,含有:    第一级负电压电平转换电路:把输入的正电压电平和零电平转换为一个负低电压电平和正电压电平,并输出给所述第二级电平移动电路;    第二级电平移动电路:把输入的负低电压电平和正电压电平转换为零电平和负低电压电平...
  • 一种时序逻辑数字电路的设计方法,其特征在于该方法包括以下步骤:    (1)设时序逻辑数字电路中共有s种状态,向时序逻辑数字电路输入的条件共有m种,时序逻辑数字电路的动作共有p种;    (2)建立用以描述上述s种状态中的任意两种状态之...
  • 基于USB移动存储技术的便携式信号发生方法及系统属于医用电子仪器领域,所述方法的特征在于:单片机通过USB接口对主机进行读写判断以实现USB移动存储设备类,同时又通过按键产生外部中断和计数器中断;计数器中断按日期前向来执行文件搜索操作,...
  • 薄栅氧低功耗自恢复的电平移位栅电压控制电路属于高压器件的电平移位栅电压控制技术领域,其特征在于它由公知的灵敏放大电路和高压电平移位电路、公知的驱动和关闭驱动输出级、恒流源以及驱动和关闭驱动输出级的控制电路组成。高压电平移位电路中的P1、...
  • 本发明涉及一种降低大规模集成电路中电路功耗的方法,属于CMOS集成电路设计技术领域。该方法首先将电路中的逻辑门的阈值设为低阈值,计算每一个逻辑门的延时和最大缓冲时间;根据计算结果重新分配上述电路中各个逻辑门的缓冲时间,使得逻辑门的缓冲时...
  • 逆阻式绝缘栅双极型晶体管的驱动保护电路,其特征在于,它含有:控制器;三段式驱动电路,它包括动态充电电流源、动态泄放电流源以及和它们串接的推挽放大电路;还有一个在被驱动的逆阻式绝缘栅双极型晶体管分别导通和关断时其集电极电压的下降时刻以及上...
  • 低时钟信号摆幅条件预充CMOS触发器属于CMOS触发器技术领域,其特征在于:它具有把公知的名为SAFF_CP的条件预充结构的低电压摆幅时钟信号驱动的触发器电路中第一级锁存器内全部PMOS管的衬底直接连接到电源端,同时把第一级锁存器中唯一...
  • 高速低时钟信号摆幅条件预充CMOS触发器,属于CMOS触发器技术领域,其特征在于:它把SAFF_CP条件预充结构的低电压摆幅时钟信号驱动的触发电路中第一级锁存器内全部的PMOS管的衬底直接连接到电源端,再在省去第一级锁存器中唯一的一个栅...
  • 用两级级联延时线法测量时间间隔的方法及装置属于高精度时间间隔测量技术领域,其方法的特征在于基于脉冲计数法测量待测时间间隔内的时钟上升沿个数即整时钟周期数,再用第一级延时线测量待测时间间隔前后两个不足整周期部分的时间间隔,并将小于第一级延...
  • 带有扫描测试功能且基于条件预充结构的D触发器属于D触发器技术领域,其特征在于:本发明由测试功能端的控制电路、第一、第二两级锁存器依次串连组成。所述控制电路用传输门作为前级的控制逻辑,简化了结构,对延时和功耗的影响也较小;第一级锁存器采用...
  • 同步使能型条件预充CMOS触发器,属于D触发器技术领域,其特征在于,它有同步使能电路以及第一、第二两级锁存其一次串接构成,所述同步使能电路含有两个CMOS传输门,它的输入分别是输入数据信号和第二级锁存器中的一个输出信号,两个传输们分别在...
  • 同步扫描使能条件预冲CMOS触发器属于扫描和使能触发器领域,其特征在于,本发明是在现有的条件预冲结构和低电压摆幅时钟信号驱动的触发器上,对第一级锁存器在结构上作了简化,减少了一个额外的高压电源,在第二级锁存器用两个独立的电路参数相同单时...
  • 本发明属于D触发器设计技术领域,其特征在于,该触发器包括:用于对低摆幅时钟信号进行反相的反相器,使用PMOS管栅极与漏极接在一起构成有源负载以降低反相器的供电电压,也可用NMOS管上拉,或者PN结方式;触发驱动电路,它设有一个与该反相器...
  • 本发明属于D触发器设计技术领域,其特征在于,该触发器包括:对时钟信号进行反相的反相器;触发驱动电路,它设有一个与该反相器输出端相连的时钟信号输入端以及触发信号输入端;从动型触发电路,它的触发驱动信号输入端与该触发驱动电路的输出端相连,它...
  • 本发明属于CMOS触发器技术领域,其特征在于:第一级锁存器采用由输入数据控制的改进的条件预充控制电路,减小了触发器自身的动态功耗和泄漏电流功耗;第一级锁存器的两个输出节点分别连接到两个独立的并具有相同电路参数的单时钟锁存器上,保证了触发...
  • 高速低功耗主从型D触发器属于D触发器技术领域,其特征在于:它由驱动和触发两部分电路级联构成,驱动电路包括传输门及受其控制的钟控反相电路和一个反相器,触发电路是一个受控于钟控反相电路的差分结构触发器。传输门由时钟信号控制通断:高时关断,低...