北京微核芯科技有限公司专利技术

北京微核芯科技有限公司共有9项专利

  • 本申请提出一种浮点数据处理方法及装置,方法包括:当浮点数据由除浮点运算部件和浮点寄存器堆部件之外的部件输入至浮点寄存器堆部件时,对所述浮点数据进行拆分处理以将所述浮点数据的格式由浮点原始格式转换为浮点内部格式;其中,浮点内部格式下浮点数...
  • 本实用新型公开了一种用于调度乱序队列的仲裁电路,包括:与用于记录乱序处理器中所有指令的寄存器队列地址相连的多个异或门,其中,异或门的一个输入端与寄存器队列地址前面增加的最高位相连,另一个输入端与寄存器队列的读指针增加的最高位相连,将异或...
  • 本实用新型公开了一种具有指令年龄比较功能的仲裁电路,仲裁电路用于乱序处理器的乱序队列中指令的年龄信息的大小比较,包括:与用于记录乱序处理器中所有指令的寄存器队列地址相连的多个异或门,其中,异或门的一个输入端与寄存器队列地址前面增加的最高...
  • 本实用新型公开了一种用于调度乱序队列和判断队列取消项的乱序处理器,包括:指令分配电路;分别与分配电路相连用于记录乱序处理器中所有指令的寄存器和乱序队列;分别与寄存器和乱序队列相连的仲裁电路,仲裁电路用于乱序处理器的乱序队列中指令的年龄信...
  • 本实用新型公开了一种用于判断队列项是否取消的裁决电路,包括:与用于记录乱序处理器中所有指令的寄存器队列地址相连的多个异或门,其中,异或门的一个输入端与寄存器队列地址前面增加的最高位相连,另一个输入端与寄存器的读指针增加的最高位相连,将异...
  • 本发明涉及一种基于SEDRAM的堆叠式Cache系统、控制方法和Cache装置,该堆叠式Cache系统集成于多层键合晶圆,并包括高速缓冲存储器、Cache控制器及SEDRAM控制器;多层键合晶圆包括存储晶圆结构和处理器晶圆结构;SEDR...
  • 本申请提出一种浮点数据处理方法及装置,方法包括:当浮点数据由除浮点运算部件和浮点寄存器堆部件之外的部件输入至浮点寄存器堆部件时,对所述浮点数据进行第一处理以将所述浮点数据的格式由浮点原始格式转换为浮点内部格式;其中,浮点内部格式下浮点数...
  • 本发明公开了一种调度乱序队列和判断队列取消项的方法和装置,其中,方法包括以下步骤:在重定序缓存或转移重定序缓存地址前面增加最高位;用重定序缓存或转移重定序缓存的读指针增加的最高位,异或两个需要比较的重定序缓存或转移重定序缓存地址增加的最...
  • 本发明公开了一种乱序处理器中乱序执行队列的调度方法和装置,其中,方法包括以下步骤:构建与乱序执行队列同样项数的顺序维护队列,为进入乱序执行队列的指令和数据分配空项,其中,顺序维护队列包括标识id域;将多项的乱序执行队列各项依次编号,并通...
1