一种基于FPGA的通信基带的一体化验证平台制造技术

技术编号:9829218 阅读:144 留言:0更新日期:2014-04-01 18:16
本发明专利技术公开一种基于FPGA的通信基带一体化的验证平台,包括软件基带部分和硬件基带部分,两者通过以太网的UDP协议连接。软件基带部分是在上位机中通过相应软件实现的基带算法软件仿真模块;硬件基带部分是基于FPGA板搭建基带硬件模块,由射频模块和基带处理模块组成,其中射频模块用于无线信号的收发,基带处理模块用于基带信号数据的处理。采用本发明专利技术将软、硬件验证的优势联合起来,可在实际通信环境中进行软件仿真,并在软件界面对硬件验证结果进行实时直观显示,无需等整个基带系统设计全部完成即可对相应基带模块进行单独的算法验证和硬件验证,方便设计人员及时发现独立模块中的问题,因此该验证平台能够提高基带的设计效率。

【技术实现步骤摘要】

【技术保护点】
一种基于FPGA的通信基带的一体化验证平台,其特征在于,包括软件基带处理模块、硬件基带处理模块和射频模块,所述软件基带处理模块通过采用UDP传输协议的以太网与硬件基带处理模块连接,硬件基带处理模块通过AD/DA转换器与射频模块连接;所述硬件基带处理模块包括发送硬件基带处理单元和接收硬件基带处理单元,射频模块包括射频发送单元和射频接收单元;所述发送硬件基带处理单元通过DA转换器与射频发送单元连接,接收硬件基带处理单元通过AD转换器与射频接收单元连接;所述发送硬件基带处理单元包括微控制器MCU、以太网物理层PHY、以太网控制器MAC,数据存储控制器DSC,发送FIFO子单元和发送基带子单元,以太网物理层PHY 的输出端与以太网控制器MAC的输入端连接,以太网控制器MAC的输出端与数据存储控制器DSC的输入端连接,数据存储控制器DSC的输出端与发送FIFO子单元的输入端连接,发送FIFO子单元的输出端与发送基带子单元的输入端连接,发送基带子单元的输出端通过DA转换器与射频发送单元连接;微控制器MCU分别与太网控制器MAC,数据存储控制器DSC连接,所述以太网控制器MAC中还设有广播包过滤器;所述接收硬件基带处理单元包括微控制器MCU、以太网物理层PHY、以太网控制器MAC,数据存储控制器DSC,接收FIFO子单元和接收基带子单元,以太网物理层PHY 的输入端与以太网控制器MAC的输出端连接,以太网控制器MAC的输入端与数据存储控制器DSC的输出端连接,数据存储控制器DSC的输入端与接收FIFO子单元的输出端连接,接收FIFO子单元的输入端与接收基带子单元的输出端连接,接收基带子单元的输入端通过DA转换器与射频发送单元连接,微控制器MCU分别与太网控制器MAC,数据存储控制器DSC连接。...

【技术特征摘要】

【专利技术属性】
技术研发人员:陆许明徐永键陈晓东谭洪舟
申请(专利权)人:广州市花都区中山大学国光电子与通信研究院
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1